TWI433095B - 支援雙解析度顯示之顯示裝置與其驅動方法 - Google Patents

支援雙解析度顯示之顯示裝置與其驅動方法 Download PDF

Info

Publication number
TWI433095B
TWI433095B TW100102169A TW100102169A TWI433095B TW I433095 B TWI433095 B TW I433095B TW 100102169 A TW100102169 A TW 100102169A TW 100102169 A TW100102169 A TW 100102169A TW I433095 B TWI433095 B TW I433095B
Authority
TW
Taiwan
Prior art keywords
shift register
clock signals
stage shift
signal
output
Prior art date
Application number
TW100102169A
Other languages
English (en)
Other versions
TW201232501A (en
Inventor
Yi Cheng Tsai
Original Assignee
Innolux Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Innolux Corp filed Critical Innolux Corp
Priority to TW100102169A priority Critical patent/TWI433095B/zh
Publication of TW201232501A publication Critical patent/TW201232501A/zh
Application granted granted Critical
Publication of TWI433095B publication Critical patent/TWI433095B/zh

Links

Landscapes

  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

支援雙解析度顯示之顯示裝置與其驅動方法
本發明是有關於一種移位暫存器電路,且特別是有關於一種能支援雙解析度顯示的GOP(gate on panel,閘極面極)顯示系統。
液晶顯示面板具有重量輕、壽命長及高畫質等優點,使得液晶顯示面板廣泛的應用於各式電子裝置中。例如行動電話、電視、電腦螢幕等。傳統上,將閘極驅動電路形成於外部硬式印刷電路板上。
為可簡化外部閘極驅動積體電路複雜性及減少體積,降低面板生產成本,本發明實施例利用薄膜電晶體陣列製程將驅動掃描線的部份閘極驅動電路一併形成於液晶顯示面板之基板上,此技術稱為GOP(Gate on Panel)。
顯示模組利用時序控制器及驅動電路,即可達成雙解析度(包括正常解析度與低解析度)可切換的效果,可提升顯示設計上的彈性,以及減低成本。以有PMOS及NMOS邏輯電路之薄膜電晶體陣列製程而言,其設計是較容易達成的,但成本較a-Si的GOP製程高。然而,以目前a-Si的GOP技術而言,尚無以單一驅動電路同時支援雙解析度顯示的設計。
本發明係有關於一種支援雙解析度顯示之顯示裝置與其驅動方法。於低解析度顯示時,以相同時脈信號來驅動位於玻璃基板上之GOP驅動電路中之複數移位暫存器 中之至少二個相對應移位暫存器,以使得該些相對應移位暫存器輸出相同相位的輸出信號來驅動至少二相對應掃描線。
本發明一實施例提出一種支援雙解析度顯示之顯示裝置,包括:一顯示面板,具有一薄膜電晶體陣列基板;複數條掃描線,形成於該薄膜電晶體陣列基板上;一時序控制器,輸出一起始信號與複數時脈信號;以及一驅動電路,形成於該薄膜電晶體陣列基板上,該驅動電路包括複數個移位暫存器,該些移位暫存器接收該起始信號與該些時脈信號,該些移位暫存器輸出個別第一輸出信號以驅動該些掃描線,該些移位暫存器之一第(i)級移位暫存器輸出一第二輸出信號以起始該些移位暫存器之一第(i+j)級移位暫存器,i與j為正整數且j大於等於2。於低解析度顯示下,該時序控制器輸出相同相位之j個時脈信號以驅動該些移位暫存器之該第(i)級至一第(i+j-1)級移位暫存器,以使得該第(i)級至該第(i+j-1)級移位暫存器所輸出之該些第一輸出信號具有相同相位來驅動相對應掃描線。
本發明另一實施例提出一種驅動方法,應用於支援雙解析度顯示之一顯示裝置。該驅動方法包括:於正常顯示下,以不同相位之複數時脈信號驅動該顯示裝置之一驅動電路之複數移位暫存器,以使得該些移位暫存器之個別第一輸出信號為不同相位來驅動該顯示裝置之複數掃描線;於低解析度顯示下,以相同相位之j個時脈信號驅動該些移位暫存器之該第(i)級至一第(i+j-1)級移位暫存器,以使得該該第(i)級至該第(i+j-1)級移位暫存器所輸出之該 些第一輸出信號具有相同相位來驅動相對應掃描線,該些移位暫存器之一第(i)級移位暫存器輸出一第二輸出信號以起始該些移位暫存器之一第(i+j)級移位暫存器,i與j為正整數且j大於等於2,該些移位暫存器之該第(i+j)級移位暫存器所輸出之該第一輸出信號更重置該些移位暫存器之該第(i)級移位暫存器。
為了對本發明之上述及其他方面有更佳的瞭解,下文特舉實施例,並配合所附圖式,作詳細說明如下:
於本發明多個實施例中,在同一個顯示面板,透過時序控制器的功能設定變更,並設計GOP線路(比如,移位暫存器),以支援雙解析度顯示:正常解析度顯示與低解析度顯示。於正常解析度顯示下,一次掃描一條掃描線,也就是說,一個掃描信號輸入給一條掃描線。於低解析度顯示下,一次掃描N條掃描線(N為大於1的正整數),也就是說,同一個掃描信號輸入給N條掃描線。
第一實施例
請參照第1圖,其繪示利用GOP技術之顯示面板的示意圖。顯示面板10包括薄膜電晶體陣列基板11、多條掃描線13、GOP驅動電路14、外部準位轉換電路15、以及時序控制器(Timing Controller)16。薄膜電晶體陣列基板11具有畫素區域(Active Area)12,各條掃描線13係分別部分地設置於畫素區域12內。GOP驅動電路14係設置於玻璃基板11上之一側。GOP驅動電路14包括多 個移位暫存器,此些移位暫存器電性連接於該些掃描線13,以驅動該些掃描線13。時序控制器16係輸出多種控制信號與多種時脈信號,該些信號經由外部準位轉換電路15升壓過後,送至GOP驅動電路14,來驅動此些掃描線13,以進行畫面顯示。時序控制器16及外部準位轉換電路15並非形成於薄膜電晶體陣列基板11上,而是形成於比如硬式印刷電路板上,COF(薄膜覆晶,Chip on Film)用以連結此硬式印刷電路板與玻璃基板,使得由時序控制器16所輸出的該些控制信號與該些時脈信號透過COF傳送信號給薄膜電晶體陣列基板11上的GOP驅動電路14。
於本發明第一實施例中,顯示面板10可支援雙解析度顯示,亦即,正常解析度顯示與1/2解析度顯示。請參考第2圖,其顯示根據本發明第一實施例之多個移位暫存器之連接關係,第3A圖顯示根據本發明第一實施例處於正常解析度顯示模式之時序圖,第3B圖顯示根據本發明第一實施例處於1/2解析度顯示模式之時序圖。
如第2圖所示,GOP驅動電路14包括複數個移位暫存器SR。雖然第2圖中只顯示出4個移位暫存器SR1~SR4,但知本發明並不受限於此。時脈信號CK1~CK6、起始信號STV(Start Pulse)由時序控制器16所輸出並經由外部準位轉換電路15升壓後輸出給移位暫存器SR1~SR4。
第一級移位暫存器SR1與第二級移位暫存器SR2可以接收相同的起始信號或是接收不同的起始信號。在此以第一級移位暫存器SR1與第二級移位暫存器SR2接收相 同的起始信號為例做說明。至於第一級移位暫存器SR1與第二級移位暫存器SR2接收不同的起始信號的細節可依此類推,於此不重述。
第一級移位暫存器SR1接收由時序控制器所輸出的起始信號STV、時脈信號CK1、CK3與CK5。第一級移位暫存器SR1的傳送信號Carry做為第三級移位暫存器SR3的起始信號。第一級移位暫存器SR1的輸出信號Output1輸出給相對應的掃描線。第三級移位暫存器SR3的輸出信號Output3作為重置信號,回授給第一級移位暫存器SR1的重置端RT,以將第一級移位暫存器SR1的輸出信號Output1重置(拉至低準位)。於本揭露內容中,輸出信號Output可視為為各移位暫存器的第一輸出信號,而傳送信號Carry則可視為各移位暫存器的第二輸出信號,以下類推。
相似地,第二級移位暫存器SR2接收由時序控制器所輸出的起始信號STV、時脈信號CK2、CK4與CK6。第二級移位暫存器SR2的傳送信號Carry做為第四級移位暫存器SR4的起始信號。第二級移位暫存器SR2的輸出信號Output2輸出給相對應的掃描線。第四級移位暫存器SR4的輸出信號Output4作為重置信號,回授給第二級移位暫存器SR2的重置端RT,以將第二級移位暫存器SR2的輸出信號Output2重置(拉至低準位)。
第三級移位暫存器SR3的起始信號乃是第一級移位暫存器SR1的傳送信號Carry,而第三級移位暫存器SR3接收由時序控制器所輸出的時脈信號CK1、CK3與CK5。 第四級移位暫存器SR4的起始信號乃是第二級移位暫存器SR2的傳送信號Carry,而第四級移位暫存器SR4接收由時序控制器所輸出的時脈信號CK2、CK4與CK6。也就是說,第i級移位暫存器的傳送信號Carry做為第(i+2)級移位暫存器的起始信號,第(i+2)級移位暫存器的輸出信號Output(i)做為第i級移位暫存器的重置信號,i為正整數。其他級移位暫存器的電路連接關係可依此類推,於此不重述。STV、CK1~CK6的最高準位與最低準位為VGH與VSS2;另外VSS1≧VSS2。輸出信號Output1~Output4為傳送給相對應掃描線的掃描信號。
請參考第2圖與第3A圖。於正常解析度顯示下,由時序控制器所輸出的時脈信號CK1~CK6有不同時序。所以,輸出信號Output1~Output4具有不同時序,亦即,每條掃描線所接收的掃描信號都不相同,所以,面板處於正常解析度顯示。
請參考第2圖與第3B圖。於低(1/2)解析度顯示下,由時序控制器所輸出的時脈信號CK1與CK2為同相位,時脈信號CK3與CK4為同相位,時脈信號CK5與CK6為同相位。所以,輸出信號Output1與Output2為同相位,而輸出信號Output3與Output4具有同時位,亦即,2條相鄰掃描線所接收的掃描信號為相同,所以,面板處於低(1/2)解析度顯示。
詳細地說,於第3B圖的時間間隔t1中,起始信號STV為高準位且時脈信號CK1~CK6全為低準位(VSS2)時,第一級移位暫存器SR1的輸出信號Output1為低準 位(VSS1)而其傳送信號Carry則為低準位(VSS2);第二級移位暫存器SR2的輸出信號Output2為低準位(VSS1)而其傳送信號Carry則為低準位(VSS2)。相似地,第三級移位暫存器SR3的輸出信號Output3為低準位(VSS1)而其傳送信號Carry則為低準位(VSS2);第四級移位暫存器SR4的輸出信號Output4為低準位(VSS1)而其傳送信號Carry則為低準位(VSS2)。
於第3B圖的時間間隔t2中,起始信號STV為低準位(VSS2)且時脈信號CK1~CK2為高準位(VGH)而時脈信號CK3~CK6仍為低準位(VSS2)時,第一級移位暫存器SR1的輸出信號Output1為高準位(VGH)而其傳送信號Carry為高準位(VGH);第二級移位暫存器SR2的輸出信號Output2為高準位(VGH)而其傳送信號Carry則為高準位(VGH)。第三級移位暫存器SR3的輸出信號Output3為低準位(VSS1)而其傳送信號Carry則為低準位(VSS2);第四級移位暫存器SR4的輸出信號Output4為低準位(VSS1)而其傳送信號Carry則為低準位(VSS2)。
於第3B圖的時間間隔t3中,起始信號STV為低準位(VSS2)且時脈信號CK3~CK4為高準位(VGH)而時脈信號CK1~CK2與CK5~CK6為低準位(VSS2)時,第一級移位暫存器SR1的輸出信號Output1為低準位(VSS2)而其傳送信號Carry為低準位(VSS2);第二級移位暫存器SR2的輸出信號Output2為低準位(VSS2)而其傳送信號Carry則為低準位(VSS2)。第三級移位暫存器SR3的輸出信號Output3為高準位(VGH)而其傳送信號Carry則為高準位 (VGH);第四級移位暫存器SR4的輸出信號Output4為高準位(VGH)而其傳送信號Carry則為高準位(VGH)。其餘的時序可由以上說明類推,於此不重述。
由上述說明可知,於本發明第一實施例中,面板可支援雙解析度顯示:正常顯示與低(1/2)解析度顯示。
第二實施例
於本發明第二實施例中,顯示面板10之電路架構基本上相同或相似於第一實施例,故其細節於此不重述。不過,於本發明第二實施例中,顯示面板10可支援雙解析度顯示,正常解析度顯示與1/3解析度顯示。請參考第4圖,其顯示根據本發明第二實施例之多個移位暫存器之連接關係,第5A圖顯示根據本發明第二實施例處於正常解析度顯示模式之時序圖,第5B圖顯示根據本發明第二實施例處於1/3解析度顯示模式之時序圖。雖然第4圖中只顯示出5個移位暫存器SR1~SR5,但知本發明並不受限於此。時脈信號CK1~CK6、起始信號STV乃是由時序控制器16所輸出並經由外部準位轉換電路15升壓後輸出給移位暫存器SR1~SR5。
第一級移位暫存器SR1~第三級移位暫存器SR3可以接收相同的起始信號或是接收不同的起始信號。在此以第一級移位暫存器SR1~第三級移位暫存器SR3接收相同的起始信號為例做說明。至於第一級移位暫存器SR1~第三級移位暫存器SR3接收不同的起始信號的細節可依此類推,於此不重述。
第一級移位暫存器SR1接收由時序控制器所輸出的起始信號STV、時脈信號CK1與CK4。第一級移位暫存器SR1的傳送信號Carry做為第四級移位暫存器SR4的起始信號。第一級移位暫存器SR1的輸出信號Output1輸出給相對應的掃描線。第四級移位暫存器SR4的輸出信號Output4作為重置信號,回授給第一級移位暫存器SR1的重置端RT,以將第一級移位暫存器SR1的輸出信號Output1重置(拉至低準位)。
相似地,第二級移位暫存器SR2接收由時序控制器所輸出的起始信號STV、時脈信號CK2與CK5。第二級移位暫存器SR2的傳送信號Carry做為第五級移位暫存器SR5的起始信號。第二級移位暫存器SR2的輸出信號Output2輸出給相對應的掃描線。第五級移位暫存器SR5的輸出信號Output5作為重置信號,回授給第二級移位暫存器SR2的重置端RT,以將第二級移位暫存器SR2的輸出信號Output2重置(拉至低準位)。
相似地,第三級移位暫存器SR3接收由時序控制器所輸出的起始信號STV、時脈信號CK3與CK6。第三級移位暫存器SR3的傳送信號Carry做為第六級移位暫存器(未示出)的起始信號。第三級移位暫存器SR3的輸出信號Output3輸出給相對應的掃描線。第六級移位暫存器的輸出信號Output6作為重置信號,回授給第三級移位暫存器SR3的重置端RT,以將第三級移位暫存器SR3的輸出信號Output3重置(拉至低準位)。
第四級移位暫存器SR4的起始信號乃是第一級移位 暫存器SR1的傳送信號Carry,而第四級移位暫存器SR4接收由時序控制器所輸出的時脈信號CK1與CK4。第五級移位暫存器SR5的起始信號乃是第二級移位暫存器SR2的傳送信號Carry,而第五級移位暫存器SR5接收由時序控制器所輸出的時脈信號CK2與CK5。也就是說,第i級移位暫存器的傳送信號Carry做為第(i+3)級移位暫存器的起始信號,i為正整數。其他級移位暫存器的電路連接關係可依此類推,於此不重述。
請參考第4圖與第5A圖。於正常解析度顯示下,由時序控制器所輸出的時脈信號CK1~CK6有不同時序。所以,輸出信號Output1~Output6具有不同時序,亦即,每條掃描線所接收的掃描信號都不相同,所以,面板處於正常解析度顯示。
請參考第4圖與第5B圖。於低(1/3)解析度顯示下,由時序控制器所輸出的時脈信號CK1~CK3為同相位,時脈信號CK4~CK6為同相位。所以,輸出信號Output1~Output3為同相位,而輸出信號Output4~Output6具同時位,亦即,3條相鄰掃描線所接收的掃描信號為相同,所以,面板處於低(1/3)解析度顯示。第5B圖之詳細解說可由上述第一實施例之說明可推出,故於此不重述。
由上述說明可知,於本發明第二實施例中,面板可支援雙解析度顯示:正常顯示與低(1/3)解析度顯示。
第三實施例
於本發明第三實施例中,顯示面板10之電路架構基本上相同或相似於第一實施例,故其細節於此不重述。不過,於本發明第三實施例中,顯示面板10可支援雙解析度顯示,正常解析度顯示與半(1/2)解析度顯示。請參考第6圖,其顯示根據本發明第三實施例之多個移位暫存器之連接關係,第7A圖顯示根據本發明第三實施例處於正常解析度顯示模式之時序圖,第7B圖顯示根據本發明第三實施例處於1/2解析度顯示模式之時序圖。雖然第6圖中只顯示出5個移位暫存器SR1~SR5,但知本發明並不受限於此。時脈信號CK1~CK8、起始信號STV乃是由時序控制器16所輸出並經由外部準位轉換電路15升壓後輸給移位暫存器SR1~SR5。
第一級移位暫存器SR1與第二級移位暫存器SR2可以接收相同的起始信號或是接收不同的起始信號。在此以第一級移位暫存器SR1與第二級移位暫存器SR2接收相同的起始信號為例做說明。至於第一級移位暫存器SR1與第二級移位暫存器SR2接收不同的起始信號的細節可依此類推,於此不重述。
第一級移位暫存器SR1接收由時序控制器所輸出的起始信號STV、時脈信號CK1與CK3。第一級移位暫存器SR1的傳送信號Carry做為第三級移位暫存器SR3的起始信號。第一級移位暫存器SR1的輸出信號Output1輸出給相對應的掃描線。第三級移位暫存器SR3的輸出信號Output3作為重置信號,回授給第一級移位暫存器SR1的重置端RT,以將第一級移位暫存器SR1的輸出信號 Output1重置(拉至低準位)。
相似地,第二級移位暫存器SR2接收由時序控制器所輸出的起始信號STV、時脈信號CK2與CK4。第二級移位暫存器SR2的傳送信號Carry做為第四級移位暫存器SR4的起始信號。第二級移位暫存器SR2的輸出信號Output2輸出給相對應的掃描線。第四級移位暫存器SR4的輸出信號Output4作為重置信號,回授給第二級移位暫存器SR2的重置端RT,以將第二級移位暫存器SR2的輸出信號Output2重置(拉至低準位)。
第三級移位暫存器SR3的起始信號乃是第一級移位暫存器SR1的傳送信號Carry,而第三級移位暫存器SR3接收由時序控制器所輸出的時脈信號CK3與CK5。第四級移位暫存器SR4的起始信號乃是第二級移位暫存器SR2的傳送信號Carry,而第四級移位暫存器SR4接收由時序控制器所輸出的時脈信號CK4與CK6。也就是說,第i級移位暫存器的傳送信號Carry做為第(i+2)級移位暫存器的起始信號,第(i+2)級移位暫存器的輸出信號Output(i)做為第i級移位暫存器的重置信號,i為正整數。其他級移位暫存器的電路連接關係可依此類推,於此不重述。
基本上,第三實施例之該些移位暫存器間的電路連接關係相同或相似於第一實施例,故其細節於此不重述。由第7B圖可看出,由於時序控制器輸出8個時脈信號CK1~CK8給移位暫存器,所以,於第7B圖中,當處於低(1/2)解析度顯示時,CK1~CK2為同相位,CK3~CK4為同 相位,CK5~CK6為同相位,CK7~CK8為同相位,且輸出信號Output1~Output2為同相位,輸出信號Output3~Output4為同相位,輸出信號Output5~Output6為同相位,輸出信號Output7~Output8為同相位。
由上述說明可知,於本發明第三實施例中,面板可支援雙解析度顯示:正常顯示與低(1/2)解析度顯示。
第四實施例
於本發明第四實施例中,顯示面板10之電路架構基本上相同或相似於第一實施例,故其細節於此不重述。不過,於本發明第四實施例中,顯示面板10可支援雙解析度顯示,正常解析度顯示與低(1/4)解析度顯示。請參考第8圖,其顯示根據本發明第四實施例之多個移位暫存器之連接關係,第9A圖顯示根據本發明第四實施例處於正常解析度顯示模式之時序圖,第9B圖顯示根據本發明第四實施例處於1/4解析度顯示模式之時序圖。雖然第8圖中只顯示出5個移位暫存器SR1~SR5,但知本發明並不受限於此。時脈信號CK1~CK8、起始信號STV乃是由時序控制器16所輸出並經由外部準位轉換電路15升壓後輸給移位暫存器SR1~SR5。
第一級移位暫存器SR1~第四級移位暫存器SR4可以接收相同的起始信號或是接收不同的起始信號。在此以第一級移位暫存器SR1~第四級移位暫存器SR4接收相同的起始信號為例做說明。至於第一級移位暫存器SR1~第四級移位暫存器SR4接收不同的起始信號的細節可依此 類推,於此不重述。
第一級移位暫存器SR1接收由時序控制器所輸出的起始信號STV、時脈信號CK1與CK5。第一級移位暫存器SR1的傳送信號Carry做為第五級移位暫存器SR5的起始信號。第一級移位暫存器SR1的輸出信號Output1輸出給相對應的掃描線。第五級移位暫存器SR5的輸出信號Output5回授給第一級移位暫存器SR1的重置訊號RT,以將第一級移位暫存器SR1的輸出信號Output1重設(拉至低準位)。
相似地,第二級移位暫存器SR2接收由時序控制器所輸出的起始信號STV、時脈信號CK2與CK6。第二級移位暫存器SR2的傳送信號Carry做為第六級移位暫存器(未示出)的起始信號。第二級移位暫存器SR2的輸出信號Output2輸出給相對應的掃描線。第六級移位暫存器(未示出)的輸出信號Output6回授給第二級移位暫存器SR2的重置訊號RT,以將第二級移位暫存器SR2的輸出信號Output2重設(拉至低準位)。
相似地,第三級移位暫存器SR3接收由時序控制器所輸出的起始信號STV、時脈信號CK3與CK7。第三級移位暫存器SR3的傳送信號Carry做為第七級移位暫存器(未示出)的起始信號。第三級移位暫存器SR3的輸出信號Output3輸出給相對應的掃描線。第七級移位暫存器的輸出信號Output7回授給第三級移位暫存器SR3的重置訊號RT,以將第三級移位暫存器SR3的輸出信號Output3重設(拉至低準位)。
相似地,第四級移位暫存器SR4接收由時序控制器所輸出的起始信號STV、時脈信號CK4與CK8。第四級移位暫存器SR4的傳送信號Carry做為第八級移位暫存器(未示出)的起始信號。第四級移位暫存器SR4的輸出信號Output4輸出給相對應的掃描線。第八級移位暫存器的輸出信號Output8作為重置信號,回授給第四級移位暫存器SR4的重置端RT,以將第四級移位暫存器SR4的輸出信號Output4重置(拉至低準位)。
第五級移位暫存器SR5的起始信號乃是第一級移位暫存器SR1的傳送信號Carry,而第五級移位暫存器SR5接收由時序控制器所輸出的時脈信號CK1與CK5。也就是說,於本發明第四實施例中,第i級移位暫存器的傳送信號Carry做為第(i+4)級移位暫存器的起始信號,i為正整數。其他級移位暫存器的電路連接關係可依此類推,於此不重述。
請參考第8圖與第9A圖。於正常解析度顯示下,由時序控制器所輸出的時脈信號CK1~CK8有不同時序。所以,輸出信號Output1~Output8具有不同時序。雖然輸出信號Output5~Output8並未顯示出,但可由上述說明類推出。亦即,每條掃描線所接收的掃描信號都不相同,所以,面板處於正常解析度顯示。
請參考第8圖與第9B圖。於低(1/4)解析度顯示下,由時序控制器所輸出的時脈信號CK1~CK4為同相位,時脈信號CK5~CK8為同相位。所以,輸出信號Output1~Output4為同相位,而輸出信號 Output5~Output8具同時位,亦即,4條相鄰掃描線所接收的掃描信號為相同,所以,面板處於低(1/4)解析度顯示。第9B圖之詳細解說可由上述實施例之說明推出,故於此不重述。
由上述說明可知,於本發明第四實施例中,面板可支援雙解析度顯示:正常顯示與低(1/4)解析度顯示。
於本發明其他可能實施例中,如果要面板支援雙解析度顯示:正常顯示與低(1/N)解析度顯示的話,N為大於1的正整數,則前N級移位暫存器接收由時序控制器所送來的起始信號(可同相位或不同相位),時序控制器至少送出2N個時脈信號。以前2N級移位暫存器而言,第i級(i小於/等於N)移位暫存器接收時脈信號CKi與CK(i+N),第i級移位暫存器的傳送信號Carry當成第(i+N)級移位暫存器的起始信號,第(i+N)級移位暫存器的輸出信號Output當成第i級移位暫存器的重設信號。於正常顯示下,2N個時脈信號為不同相位;於低(1/N)解析度顯示下,2N個時脈信號中,前N個時脈信號具有相同相位,後N個時脈信號具有相同相位,如此,對前2N級移位暫存器而言,前N級移位暫存器的輸出信號Output具有相同相位,後N級移位暫存器的輸出信號Output具有相同相位。
綜上所述,雖然本發明已以實施例揭露如上,然其並非用以限定本發明。本發明所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作各種之更動與潤飾。因此,本發明之保護範圍當視後附之申請專利範圍所界定者為準。
10‧‧‧顯示面板
11‧‧‧薄膜電晶體陣列基板
12‧‧‧畫素區域
13‧‧‧掃描線
14‧‧‧GOP驅動電路
16‧‧‧時序控制器
15‧‧‧外部準位轉換電路
SR1~SR5‧‧‧移位暫存器
第1圖繪示利用非晶矽閘極技術之顯示面板的示意圖。
第2圖顯示根據本發明第一實施例之多個移位暫存器之連接關係。
第3A圖顯示根據本發明第一實施例處於正常解析度顯示模式之時序圖。
第3B圖顯示根據本發明第一實施例處於1/2解析度顯示模式之時序圖。
第4圖顯示根據本發明第二實施例之多個移位暫存器之連接關係。
第5A圖顯示根據本發明第二實施例處於正常解析度顯示模式之時序圖。
第5B圖顯示根據本發明第二實施例處於1/3解析度顯示模式之時序圖。
第6圖顯示根據本發明第三實施例之多個移位暫存器之連接關係。
第7A圖顯示根據本發明第三實施例處於正常解析度顯示模式之時序圖。
第7B圖顯示根據本發明第三實施例處於1/2解析度顯示模式之時序圖。
第8圖顯示根據本發明第四實施例之多個移位暫存器之連接關係。
第9A圖顯示根據本發明第四實施例處於正常解析度顯示模式之時序圖。
第9B圖顯示根據本發明第四實施例處於1/4解析度顯示模式之時序圖。
SR1~SR4‧‧‧移位暫存器

Claims (11)

  1. 一種支援雙解析度顯示之顯示裝置,包括:一顯示面板,具有一薄膜電晶體陣列基板;複數條掃描線,形成於該薄膜電晶體陣列基板上;一時序控制器,輸出一起始信號與複數時脈信號;以及一驅動電路,形成於該薄膜電晶體陣列基板上,該驅動電路包括複數個移位暫存器,該些移位暫存器接收該起始信號與該些時脈信號,該些移位暫存器輸出個別第一輸出信號以驅動該些掃描線,該些移位暫存器之一第(i)級移位暫存器輸出一第二輸出信號以起始該些移位暫存器之一第(i+j)級移位暫存器,i與j為正整數且j大於等於2;其中,於低解析度顯示下,該時序控制器輸出相同相位之j個時脈信號以驅動該些移位暫存器之該第(i)級至一第(i+j-1)級移位暫存器,以使得該第(i)級至該第(i+j-1)級移位暫存器所輸出之該些第一輸出信號具有相同相位來驅動相對應掃描線。
  2. 如申請專利範圍第1項所述之顯示裝置,其中,該些移位暫存器之該第(i+j)級移位暫存器所輸出之該第一輸出信號更重置該些移位暫存器之該第(i)級移位暫存器。
  3. 如申請專利範圍第1項所述之顯示裝置,其中,於正常顯示下,該時序控制器輸出不同相位之該些時脈信號,以使得該些移位暫存器之個別第一輸出信號為不同相位。
  4. 如申請專利範圍第1項所述之顯示裝置,更包括: 一外部準位轉換電路。該外部準位轉換電路之一端耦接至該時序控制器,調變該時序控制器所輸出之該起始信號及該些時脈信號;該外部準位轉換電路之另一端耦接至該驅動電路之該些移位暫存器,輸出經調變之該起始信號與該些時脈信號。
  5. 如申請專利範圍第1項所述之顯示裝置,其中,於1/2解析度顯示下,該些時脈信號至少包括一第一至一第四時脈信號,該些移位暫存器之前兩級移位暫存器接收該起始信號,該些移位暫存器之該第(i)級移位暫存器接收該第一與該第三時脈信號,該些移位暫存器之一第(i+1)級移位暫存器接收該第二與該第四時脈信號,j=2,該第一與該第二時脈信號為同相位,該第三與該第四時脈信號為同相位。
  6. 如申請專利範圍第1項所述之顯示裝置,其中,於1/3解析度顯示下,該些時脈信號至少包括一第一至一第六時脈信號,該些移位暫存器之前三級移位暫存器接收該起始信號,該些移位暫存器之該第(i)級移位暫存器接收該第一與該第四時脈信號,該些移位暫存器之一第(i+1)級移位暫存器接收該第二與該第五時脈信號,該些移位暫存器之一第(i+2)級移位暫存器接收該第三與該第六時脈信號,j=3,該第一、該第二與該第三時脈信號為同相位,該第四、該第五與該第六時脈信號為同相位。
  7. 如申請專利範圍第1項所述之顯示裝置,其中,於1/4解析度顯示下,該些時脈信號至少包括一第一至一第八時脈信號,該些移位暫存器之前四級移位暫存器接收該起始信號,該些移位暫存器之該第(i)級移位暫存器接收該第一與該第五時脈信號,該些移位暫存器之一第(i+1)級移位暫存器接收該第二與該第六時脈信號,該些移位暫存器之一第(i+2)級移位暫存器接收該第三與該第七時脈信號,該些移位暫存器之一第(i+3)級移位暫存器接收該第四與該第八時脈信號,j=4,該第一、該第二、該第三與該第四時脈信號為同相位,該第五、該第六、該第七與該第八時脈信號為同相位。
  8. 一種驅動方法,應用於支援雙解析度顯示之一顯示裝置,該驅動方法包括:於正常顯示下,以不同相位之複數時脈信號驅動該顯示裝置之一驅動電路之複數移位暫存器,以使得該些移位暫存器之個別第一輸出信號為不同相位來驅動該顯示裝置之複數掃描線;以及於低解析度顯示下,以相同相位之j個時脈信號驅動該些移位暫存器之該第(i)級至一第(i+j-1)級移位暫存器,以使得該該第(i)級至該第(i+j-1)級移位暫存器所輸出之該些第一輸出信號具有相同相位來驅動相對應掃描線,該些移位暫存器之一第(i)級移位暫存器輸出一第二輸出信號以起始該些移位暫存器之一第(i+j)級移位暫存器,i與j為 正整數且j大於等於2,該些移位暫存器之該第(i+j)級移位暫存器所輸出之該第一輸出信號更重置該些移位暫存器之該第(i)級移位暫存器。
  9. 如申請專利範圍第8項所述之驅動方法,其中,於1/2解析度顯示下,該些時脈信號至少包括一第一至一第四時脈信號,該些移位暫存器之前兩級移位暫存器被該起始信號所起始,該些移位暫存器之該第(i)級移位暫存器接收該第一與該第三時脈信號,該些移位暫存器之一第(i+1)級移位暫存器接收該第二與該第四時脈信號,j=2,該第一與該第二時脈信號為同相位,該第三與該第四時脈信號為同相位。
  10. 如申請專利範圍第8項所述之驅動方法,其中,於1/3解析度顯示下,該些時脈信號至少包括一第一至一第六時脈信號,該些移位暫存器之前三級移位暫存器被該起始信號所起始,該些移位暫存器之該第(i)級移位暫存器接收該第一與該第四時脈信號,該些移位暫存器之一第(i+1)級移位暫存器接收該第二與該第五時脈信號,該些移位暫存器之一第(i+2)級移位暫存器接收該第三與該第六時脈信號,j=3,該第一、該第二與該第三時脈信號為同相位,該第四、該第五與該第六時脈信號為同相位。
  11. 如申請專利範圍第8項所述之驅動方法,其中,於1/4解析度顯示下, 該些時脈信號至少包括一第一至一第八時脈信號,該些移位暫存器之前四級移位暫存器被該起始信號所起始,該些移位暫存器之該第(i)級移位暫存器接收該第一與該第五時脈信號,該些移位暫存器之一第(i+1)級移位暫存器接收該第二與該第六時脈信號,該些移位暫存器之一第(i+2)級移位暫存器接收該第三與該第七時脈信號,該些移位暫存器之一第(i+3)級移位暫存器接收該第四與該第八時脈信號,j=4,該第一、該第二、該第三與該第四時脈信號為同相位,該第五、該第六、該第七與該第八時脈信號為同相位。
TW100102169A 2011-01-20 2011-01-20 支援雙解析度顯示之顯示裝置與其驅動方法 TWI433095B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW100102169A TWI433095B (zh) 2011-01-20 2011-01-20 支援雙解析度顯示之顯示裝置與其驅動方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW100102169A TWI433095B (zh) 2011-01-20 2011-01-20 支援雙解析度顯示之顯示裝置與其驅動方法

Publications (2)

Publication Number Publication Date
TW201232501A TW201232501A (en) 2012-08-01
TWI433095B true TWI433095B (zh) 2014-04-01

Family

ID=47069650

Family Applications (1)

Application Number Title Priority Date Filing Date
TW100102169A TWI433095B (zh) 2011-01-20 2011-01-20 支援雙解析度顯示之顯示裝置與其驅動方法

Country Status (1)

Country Link
TW (1) TWI433095B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017071079A1 (zh) * 2015-10-29 2017-05-04 深圳市华星光电技术有限公司 阵列基板上的扫描驱动电路及阵列基板

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101396942B1 (ko) * 2012-03-21 2014-05-19 엘지디스플레이 주식회사 게이트 구동부 및 이를 포함하는 액정표시장치
DE102017129795A1 (de) * 2017-06-30 2019-01-03 Lg Display Co., Ltd. Anzeigevorrichtung und gate-treiberschaltkreis davon, ansteuerungsungsverfahren und virtuelle-realität-vorrichtung

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017071079A1 (zh) * 2015-10-29 2017-05-04 深圳市华星光电技术有限公司 阵列基板上的扫描驱动电路及阵列基板

Also Published As

Publication number Publication date
TW201232501A (en) 2012-08-01

Similar Documents

Publication Publication Date Title
EP3333843B1 (en) Shift register, gate driving circuit, display panel driving method, and display device
US9847067B2 (en) Shift register, gate driving circuit, display panel, driving method thereof and display device
WO2017133117A1 (zh) 移位寄存器及其驱动方法、栅极驱动电路和显示装置
US8948336B2 (en) Shift register and driving method thereof, gate driving apparatus and display apparatus
US9558843B2 (en) Shift register unit, gate driving circuit, and display device comprising the same
JP5127986B2 (ja) シフトレジスタならびにそれを備えた走査信号線駆動回路および表示装置
TWI329291B (en) Shift register circuit and drive control apparatus
EP2722843B1 (en) Shift register, method for driving the same, array substrate, and display apparatus
WO2017067300A1 (zh) 一种栅极驱动电路及其驱动方法、显示面板
US7605793B2 (en) Systems for display images including two gate drivers disposed on opposite sides of a pixel array
US20170178557A1 (en) Display panel and driving method thereof and display apparatus
TWI397882B (zh) 用於顯示器的驅動裝置及其相關方法
WO2017181700A1 (zh) 移位寄存器单元、栅极驱动装置、显示装置和驱动方法
TWI420493B (zh) 閘極驅動電路
JP2006031908A (ja) シフトレジスタ及びこれを用いたフラットパネルディスプレイ
EP3929908A1 (en) Shift register unit and driving method therefor, gate driving circuit and driving method therefor, and display device
WO2015000271A1 (zh) 移位寄存器单元及驱动方法、移位寄存器电路及显示装置
WO2017045346A1 (zh) 移位寄存器单元及其驱动方法、栅极驱动装置以及显示装置
EP3291215B1 (en) Scanning driving circuit and driving method therefor, array substrate and display apparatus
JP2021529410A (ja) シフトレジスターおよび駆動方法、ゲート駆動回路および表示装置
TWI423217B (zh) 顯示驅動電路與應用其之顯示面板
TWI433095B (zh) 支援雙解析度顯示之顯示裝置與其驅動方法
CN106710544B (zh) 移位寄存器电路、栅极驱动电路及显示装置
CN102610185B (zh) 支持双解析度显示的显示装置与其驱动方法
TWI441133B (zh) 影像顯示系統與閘極驅動電路

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees