TWI410941B - 可改善畫面閃爍之液晶顯示器和相關驅動方法 - Google Patents

可改善畫面閃爍之液晶顯示器和相關驅動方法 Download PDF

Info

Publication number
TWI410941B
TWI410941B TW098109623A TW98109623A TWI410941B TW I410941 B TWI410941 B TW I410941B TW 098109623 A TW098109623 A TW 098109623A TW 98109623 A TW98109623 A TW 98109623A TW I410941 B TWI410941 B TW I410941B
Authority
TW
Taiwan
Prior art keywords
pixel
gate
parasitic capacitance
capacitance value
potential
Prior art date
Application number
TW098109623A
Other languages
English (en)
Other versions
TW201035952A (en
Inventor
Chao Ching Hsu
Mu Lin Tung
Jen Chieh Chen
Original Assignee
Au Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Au Optronics Corp filed Critical Au Optronics Corp
Priority to TW098109623A priority Critical patent/TWI410941B/zh
Priority to US12/577,700 priority patent/US8253673B2/en
Publication of TW201035952A publication Critical patent/TW201035952A/zh
Application granted granted Critical
Publication of TWI410941B publication Critical patent/TWI410941B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/067Special waveforms for scanning, where no circuit details of the gate driver are given
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0219Reducing feedthrough effects in active matrix panels, i.e. voltage changes on the scan electrode influencing the pixel voltage due to capacitive coupling
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Description

可改善畫面閃爍之液晶顯示器和相關驅動方法
本發明相關於一種液晶顯示器和相關驅動方法,尤指一種可改善畫面閃爍之液晶顯示器和相關驅動方法。
液晶顯示器(liquid crystal display,LCD)具有低輻射、體積小及低耗能等優點,已逐漸取代傳統的陰極射線管顯示器(cathode ray tube display,CRT),因而被廣泛地應用在筆記型電腦、個人數位助理(personal digital assistant,PDA)、平面電視,或行動電話等資訊產品上。傳統液晶顯示器之驅動方式是利用源極驅動電路(source driver)和閘極驅動電路(gate driver)來驅動面板上的像素以顯示影像,由於源極驅動電路之成本較閘極驅動電路高,為了降低源極驅動電路的使用量,因而衍生出像素共用資料線結構之半源極驅動電路(half source driver,HSD)驅動方式。換而言之,針對相同數目的像素,將源極驅動電路的資料線減半,而將閘極驅動電路的閘極線加倍,如此可減少生產成本。
請參考第1圖,第1圖為先前技術中一採用HSD驅動架構之液晶顯示裝置100的示意圖。液晶顯示裝置100包含一時序控制電路130、一源極驅動電路110、一閘極驅動電路120、複數條資料線DL1 ~DLm 、複數條閘極線GL1 ~GLn ,以及一像素矩陣。像素矩陣包含複數個像素單元PXL 和PXR ,每一像素單元包含一薄膜電晶體(thin film transistor,TFT)開關TFT、一液晶電容CLC 和一儲存電容CST ,分別耦接於相對應之資料線、相對應之閘極線,以及一共同電壓。時序控制電路130可產生源極驅動電路110和閘極驅動電路120運作所需之控制訊號YOE、YV1C、輸入時脈訊號CK、CKB或輸出致能訊號OE等。源極驅動電路110可產生對應於顯示影像之資料驅動訊號SD1 ~SDm 。若閘極驅動電路120為外部驅動電路,則會依據控制訊號YOE和YV1C來產生開啟電晶體開關所需之閘極驅動訊號SG1 ~SGn ;若閘極驅動電路120係利用整合於液晶面板(gate on array,GOA)之技術來製作,則會依據輸入時脈訊號CK、CKB和輸出致能訊號OE來產生開啟電晶體開關所需之閘極驅動訊號SG1 ~SGn
當薄膜電晶體TFT關閉時,像素電極並未連接至任何電壓源,而是處在浮動(floating)狀態,此時像素電極的周圍若有任何電壓變動,將會透過其寄生電容耦合至像素電極,並且改變其電壓,如此會讓施加在液晶電容CLC 和儲存電容CST 上的電壓偏離原先設定值。此種因寄生電容造成的電壓變動量稱為饋通電壓(feed-through voltage),其值VFD 可表示為:
VFD =[CGD /(CLC +CST +CGD )]*ΔVG =K*ΔVG
其中,CGD 代表薄膜電晶體開關TFT之閘極與汲極之間的寄生電容,K代表CGD 佔所有電容總合的比例,而ΔVG 則代表閘極驅動訊號在關閉薄膜電晶體開關TFT時在其閘極所造成之壓差。饋通電壓VFD 會造成畫面閃爍(image flicker)的情形,由於薄膜電晶體開關TFT無法避免地存在著寄生電容,一般驅動方式會設法降低ΔVG 之值,同時再透過調整共同端之共同電壓Vcom來補償,如此才能有效地減少畫面閃爍。
請參考第2圖和第3圖,第2圖和第3圖為先前技術液晶顯示裝置100之驅動方法的示意圖。第2圖顯示了當閘極驅動電路120為外部驅動電路時,控制訊號YOE和閘極驅動訊號SG1 ~SG4 之波形;第3圖顯示了當閘極驅動電路120以GOA技術來製作時,時脈訊號CK、CKB、CK和CKB、輸出致能訊號OE,以及閘極驅動訊號SG1 ~SG4 之波形。
在第2圖所示之驅動方法中,閘極驅動訊號SG1 ~SG4 內致能週期的長度由控制訊號YOE之脈波寬度來決定,而閘極驅動訊號SG1 ~SG4 在波形下降時的時間長度則由控制訊號YOE和YV1C波形下降的起始時間點來決定。控制訊號YOE在每一週期內具高電位的時間長度固定,且控制訊號YV1C在每一週期之波形下降起始時間點相同。因此,在關閉相對應薄膜電晶體開關TFT時,閘極驅動訊號SG1 ~SG4 在其閘極所造成之壓差皆為ΔVG ’。如前所述,饋通電壓之值正比於閘極壓差,由於進行電壓削角後之ΔVG ’小於未進行電壓削角時之ΔVG ,因此能降低饋通電壓的效應。
在第3圖所示之驅動方法中,時脈訊號CK和CKB具相反相位,以一預定週期在高低電位之間切換,而此預定週期則決定閘極驅動訊號SG1 ~SG4 內致能週期的長度。當輸出致能訊號OE具高電位時,閘極驅動電路120會輸出時脈訊號CK和CKB以提供相對應之時脈訊號O_CK和O_CKB;當輸出致能訊號OE具低電位時,閘極驅動電路120停止輸出,此時時脈訊號O_CK和O_CKB之間會進行電荷分享,進而在波形下降邊緣達到削角的效果,接著再依據時脈訊號O_CK和O_CKB來提供閘極驅動訊號SG1 ~SG4 。由於輸出致能訊號OE在每一週期內具低電位的時間長度皆為T,會對閘極驅動訊號SG1 ~SG4 造成相同的削角幅度。因此,在關閉相對應薄膜電晶體開關TFT時,閘極驅動訊號SG1 ~SG4 在其閘極所造成之壓差皆為ΔVG ’。如前所述,饋通電壓之值正比於閘極壓差,由於進行電壓削角後之ΔVG ’小於未進行電壓削角時之ΔVG ,因此能降低饋通電壓的效應。
在先前技術之液晶顯示裝置100中,每一資料線之兩側皆設有像素,其中像素單元PXL 設於資料線左側且由奇數條閘極線傳來之閘極驅動訊號SG1 、SG3 、...、SGn-1 來控制,而像素單元PXR 設於資料線右側且由偶數條閘極線傳來之閘極驅動訊號SG2 、SG4 、...、SGn 來控制。兩種類型之像素單元PXL 和PXR 通常具不同設計,其CLC 、CST 、CGS 或CGD 之值也會有所差異,因此會產生不同大小之饋通電壓VFD 。即使兩種類型之像素單元PXL 和PXR 具相同設計,也容易因為製程偏移造成不同表現(例如第一金屬層Metal 1和第二金屬層Metal 2的偏移會導致像素單元PXL 和PXR 有不同的CGD ),仍會產生不同大小之饋通電壓VFD
在第2圖和第3圖所示之先前技術驅動方法以相同幅度降低閘極跨壓,雖能減少饋通電壓的效應,但每一像素單元之饋通電壓仍會有所差異,因此無法有效地透過調整共同電壓Vcom來消除畫面閃爍的情形。
本發明提供一種可改善畫面閃爍之液晶顯示器,包含一第一閘極線,用來傳送一第一閘極驅動訊號;一第二閘極線,相鄰且平行於該第一閘極線,用來傳送一第二閘極驅動訊號;一資料線,垂直於該第一和第二閘極線,用來傳輸資料驅動訊號;一第一像素,設於該資料線和該第一閘極線之交會處且位於該資料線之第一側,用來依據該第一閘極驅動訊號與所接收到之資料驅動訊號以顯示畫面;一第二像素,設於該資料線和該第二閘極線之交會處且位於該資料線之第二側,用來依據該第二閘極驅動訊號與所接收到之資料驅動訊號以顯示畫面;一削角電路,用來依據該第一和第二像素之寄生電容值來產生一削角訊號;及一閘極電路,用來依據該削角訊號調整一閘極脈波訊號於波形下降邊緣之特性以產生該第一和第二閘極驅動訊號,其中該第一閘極驅動訊號包含從一高電位降至一第一電位之波形下降邊緣,而該第二閘極驅動訊號包含從該高電位降至一第二電位之波形下降邊緣。
本發明另提供一種驅動液晶顯示器之方法,該液晶顯示器包含一資料線、兩相鄰之第一和第二閘極線、一設於該資料線和該第一閘極線之交會處且位於該資料線之第一側之第一像素,以及一設於該資料線和該第二閘極線之交會處且位於該資料線之第二側之第二像素,該方法包含提供一閘極脈波訊號;依據該第一像素之寄生電容值來調整該閘極脈波訊號以產生一第一閘極驅動訊號,其中該第一閘極驅動訊號包含從一高電位降至一第一電位之波形下降邊緣;依據該第二像素之寄生電容值來調整該閘極脈波訊號以產生一第二閘極驅動訊號,其中該第二閘極驅動訊號包含從該高電位降至一第二電位之波形下降邊緣;及分別輸出該第一和第二閘極驅動訊號至該第一和第二閘極線以驅動該第一和第二像素。
請參考第4圖和第5圖,第4圖和第5圖分別為本發明中採用HSD驅動架構之液晶顯示裝置200和300的示意圖。液晶顯示裝置200和300各包含一源極驅動電路210、一閘極驅動電路220、一時序控制電路230、一削角電路240、複數條資料線DL1 ~DLm 、複數條閘極線GL1 ~GLn ,以及一像素矩陣。液晶顯示裝置200之像素矩陣包含複數個像素單元PXL 和PXR ,液晶顯示裝置300之像素矩陣包含複數個像素單元PXLU 、PXLB 、PXRU 和PXRB ,而每一像素單元包含一薄膜電晶體開關TFT、一液晶電容CLC 和一儲存電容CST ,分別耦接於相對應之資料線、相對應之閘極線,以及一共同端。時序控制電路230可產生源極驅動電路210和閘極驅動電路220運作所需之控制訊號YOE、YV1C、時脈訊號CK、CKB或輸出致能訊號OE等。源極驅動電路210可產生對應於顯示影像之資料驅動訊號SD1 ~SDm 。若閘極驅動電路220為外部驅動電路,削角電路240會依據控制訊號YV1C和像素單元之寄生電容值來產生一削角訊號VTRIM ,閘極驅動電路220再依據控制訊號YOE和削角訊號VTRIM 來產生開啟電晶體開關所需之閘極驅動訊號SG1 ~SGn ;若閘極驅動電路220係利用GOA之技術來製作,削角電路240會依據輸出致能訊號OE和像素單元之寄生電容值來產生一削角訊號OETRIM ,閘極驅動電路220再依據時脈訊號CK、CKB和削角訊號OETRIM 來產生開啟電晶體開關所需之閘極驅動訊號SG1 ~SGn
在本發明之液晶顯示裝置200中,每一資料線之兩側分別設有不同類型的像素單元,其中第一類型之像素單元PXL 設於資料線左側且由奇數條閘極線傳來之閘極驅動訊號SG1 、SG3 、...、SGn-1 來控制,而第二類型之像素單元PXR 設於資料線右側且由偶數條閘極線傳來之閘極驅動訊號SG2 、SG4 、...、SGn 來控制(假設n為偶數)。這兩種類型之像素單元PXL 和PXR 通常具不同設計,CLC 、CST 、CGS 或CGD 之值也會有所差異,因此會產生不同大小之饋通電壓VFD 。即使兩種類型之像素單元PXL 和PXR 具相同設計,也容易因為製程偏移而造成不同大小之饋通電壓VFD
在本發明之液晶顯示裝置300中,每一資料線之兩側分別設有不同類型的像素單元,其中第一類型之像素單元PXLU 設於資料線左側且由閘極線GL1 、GL5 、...、GLn-3 傳來之閘極驅動訊號SG1 、SG5 、...、SGn-3 來控制,第二類型之像素單元PXRB 設於資料線右側且由閘極線GL2 、GL6 、...、GLn-2 傳來之閘極驅動訊號SG2 、SG6 、...、SGn-2 來控制,第三類型之像素單元PXRU 設於資料線右側且由閘極線GL3 、GL7 、...、GLn-1 傳來之閘極驅動訊號SG3 、SG7 、...、SGn-1 來控制,而第四類型之像素單元PXLB 設於資料線左側且由閘極線GL4 、GL8 、...、GLn 傳來之閘極驅動訊號SG4 、SG8 、...、SGn 來控制(假設n為4的倍數)。這四種類型之像素單元PXLU 、PXLB 、PXRU 和PXRB 通常具不同設計,CLC 、CST 、CGS 或CGD 之值也會有所差異,因此會產生不同大小之饋通電壓VFD 。即使四種類型之像素單元PXLU 、PXLB 、PXRU 和PXRB 具相同設計,也容易因為製程偏移造成不同大小之饋通電壓VFD
本發明使用具削角波形下降邊緣之閘極驅動訊號SG1 ~SGn 來降低閘極壓差,同時依據不同類型像素單元之寄生電容值來改變閘極驅動訊號SG1 ~SGn 在其波形下降邊緣之削角幅度,如此在關閉相對應薄膜電晶體開關TFT時,閘極驅動訊號SG1 ~SGn 能在其閘極造成不同壓差ΔVG1 ~ΔVGn 。以液晶顯示裝置300為例,本發明使用在波形下降邊緣削角幅度相異之閘極驅動訊號SG1 ~SG4 來驅動四種類型之像素單元,因此在關閉相對應電晶體開關時能造成不同大小的閘極壓差ΔVG1 ~ΔVG4 ,以補償四種類型像素單元之不同電容比例值KI ~K4 對饋通電壓所造成的影響,使得四種類型像素單元之饋通電壓VFD1 ~VFD4 約莫相同,如此可透過調整共同電壓Vcom來有效地減少畫面閃爍。
請參考第6圖,第6圖為本發明第一實施例中一種液晶顯示裝置之驅動方法,可用來驅動源極驅動電路310為外部驅動電路時之液晶顯示裝置200或300。第6圖顯示了控制訊號YOE、YV1C、削角訊號VTRIM 以及閘極驅動訊號SG1 ~SG4 之波形。在第6圖所示之驅動方法中,控制訊號YOE在每一週期內具高電位的時間長度固定,其脈波寬度決定閘極驅動訊號SG1 ~SG4 內致能週期的長度。控制訊號YV1C在每一週期內其波形下降的起始時間點則依據像素單元之寄生電容值而有所不同,而閘極驅動訊號SG1 ~SG4 之波形下降總時間長度T1~T4則由控制訊號YOE和YV1C在相對應週期內其波形下降的起始時間點來決定。削角電路340首先依據控制訊號YV1C和電容比例值K1 ~K4 來產生在相對應週期內波形下降時間點相異之削角訊號VTRIM 。閘極驅動電路320再依據控制訊號YOE和削角訊號VTRIM 來產生具不同削角幅度之閘極驅動訊號SG1 ~SG4 ,其分別在控制訊號YOE由高電位切換至低電位時造成閘極壓差△VG1 ~△VG4 。假設寄生電容比例值之大小關係為K1 <K2 <K3 <K4 ,則閘極驅動訊號之波形下降總時間長度其大小關係為T1<T2<T3<T4,因此閘極壓差之大小關係為△VG1 >△VG2 >△VG3 >△VG4 。如前所述,饋通電壓之值正比於像素單元之電容比例值和閘極壓差之乘積,在K1 <K2 <K3 <K4 的情況下,本發明第一實施例之閘極驅動訊號SG1 ~SG4 提供具△VG1 >△VG2 >△VG3 >△VG4 大小關係之壓差,讓每一類型像素單元之饋通電壓具相同值,因此可有效地透過調整共同電壓Vcom來消除畫面閃爍的情形。
請參考第7圖,第7圖之示意圖說明了可實現本發明第一實施例之驅動方法的削角電路340。第7圖之削角電路340包含一變壓器(inverter)70、一電位轉換器(level shifter)72、一斜率調整電路74,以及電晶體開關QP和QN,可依據控制訊號YV1C來產生削角訊號VTRIM 。當控制訊號YV1C具高電位時,電晶體開關QP呈導通而電晶體開關QN呈關閉,此時削角訊號VTRIM 具高電位VGH;當控制訊號YV1C具低電位時,電晶體開關QP呈關閉而電晶體開關QN呈導通,此時削角訊號VTRIM 之電位會被斜率調整電路74中之電阻R1拉至低電位。因此,在第6圖和第7圖的實施例中,削角電路340接收具相異波形下降起始時間點之控制訊號YV1C,再透過斜率調整電路74提供波形下降邊緣具一斜率之削角訊號VTRIM ,其中斜率調整電路74可為阻抗元件,例如電阻或可變電阻。
請參考第8圖,第8圖為本發明第二實施例中一種液晶顯示裝置之驅動方法,可用來驅動源極驅動電路310為外部驅動電路時之液晶顯示裝置200或300。第6圖顯示了控制訊號YOE、YV1C、削角訊號VTRIM 和閘極驅動訊號SG1 ~SG4 之波形。在第8圖所示之驅動方法中,控制訊號YOE在每一週期內具高電位的時間長度固定,其脈波寬度決定閘極驅動訊號SG1 ~SG4 內致能週期的長度。控制訊號YV1C之波形下降起始時間點相同,因此閘極驅動訊號SG1 ~SG4 之波形下降時間長度皆為T,而閘極驅動訊號SG1 ~SG4 之波形下降斜率m1 ~m4 則由削角電路340來控制。削角電路340首先依據控制訊號YV1C和電容比例值K1 ~K4 來產生波形下降斜率相異之削角訊號VTRIM 。閘極驅動電路320再依據控制訊號YOE和削角訊號VTRIM 來產生具不同削角幅度之閘極驅動訊號SG1 ~SG4 ,其分別在控制訊號YOE由高電位切換至低電位時造成閘極壓差ΔVG1 ~ΔVG4 。假設寄生電容值之大小關係為K1 <K2 <K3 <K4 ,則閘極驅動訊號波形下降斜率之大小關係係為m1 <m2 <m3 <m4 ,因此閘極壓差之大小關係為ΔVG1 >ΔVG2 >ΔVG3 >ΔVG4 。如前所述,饋通電壓之值正比於像素單元之寄生電容和閘極壓差之乘積,在K1 <K2 <K3 <K4 的情況下,本發明第二實施例之閘極驅動訊號SG1 ~SG4 提供具ΔVG1 >ΔVG2 >ΔVG3 >ΔVG4 大小關係之壓差,讓每一類型像素單元之饋通電壓具相同值,因此能有效地透過調整共同電壓Vcom來消除畫面閃爍的情形。
請參考第9圖,第9圖之示意圖說明了可實現本發明第二實施例之驅動方法的削角電路340。第9圖之削角電路340包含變壓器70、電位轉換器72、一斜率調整電路94,以及電晶體開關QP和QN,可依據控制訊號YV1C來產生削角訊號VTRIM 。當控制訊號YV1C具高電位時,電晶體開關QP呈導通而電晶體開關QN呈關閉,此時削角訊號VTRIM 具高電位VGH;當控制訊號YV1C具低電位時,電晶體開關QP呈關閉而電晶體開關QN呈導通,此時削角訊號VTRIM 之電位會被斜率調整電路94拉至低電位。斜率調整電路94包含一電阻R1、一可變電阻R2,以及開關S1和S2,因此能依據寄生電容值K1 ~K4 來提供不同等效電阻,使得斜率調整電路94能以合適的斜率拉低削角訊號VTRIM 之電位。因此,在第8圖和第9圖的實施例中,削角電路340接收具相同波形下降起始時間點之控制訊號YV1C,再透過斜率調整電路94提供波形下降邊緣具不同斜率之削角訊號VTRIM
請參考第10圖,第10圖為本發明第三實施例中一種液晶顯示裝置之驅動方法,可用來驅動源極驅動電路310採用GOA技術來製作時之液晶顯示裝置200或300。第10圖顯示了時脈訊號CK、CKB、O_CK和O_CKB、輸出致能訊號OE,以及閘極驅動訊號SG1 ~SG4 之波形。在第8圖所示之驅動方法中,由時序控制電路230產生之時脈訊號CK和CKB具相反相位,並以一預定週期在高低電位之間切換,而此預定週期決定閘極驅動訊號SG1 ~SG4 內致能週期的長度。削角電路340首先依據輸出致能訊號OE和寄生電容值K1 ~K4 來產生除能時間(具低電位)長度T1~T4相異之削角訊號OETRIM 。當削角訊號OETRIM 具高電位時,閘極驅動電路220會輸出時脈訊號CK和CKB以提供相對應之時脈訊號O_CK和O_CKB;當削角訊號OETRIM 具低電位時,閘極驅動電路220停止輸出,此時時脈訊號O_CK和O_CKB之間會進行電荷分享,進而在波形下降邊緣達到削角的效果。閘極驅動電路320再依據時脈訊號O_CK和O_CKB來產生具不同削角幅度之閘極驅動訊號SG1 ~SG4 ,分別於相對應時脈訊號CK和CKB在高低電位之間切換時造成閘極壓差ΔVG1 ~ΔVG4 。假設寄生電容CGD 佔總電容值比例之大小關係為K1 <K2 <K3 <K4 ,則削角訊號OETRIM 除能時間長度之大小關係為T1<T2<T3<T4,因此閘極壓差ΔVG1 >ΔVG2 >ΔVG3 >ΔVG4 。如前所述,饋通電壓之值正比於像素單元之寄生電容和閘極壓差之乘積,在K1 <K2 <K3 <K4 的情況下,本發明第三實施例之閘極驅動訊號SG1 ~SG4 提供具ΔVG1 >ΔVG2 >ΔVG3 >ΔVG4 大小關係之壓差,讓每一類型像素單元之饋通電壓具相同值,因此可有效地透過調整共同電壓Vcom來消除畫面閃爍的情形。
依據像素單元之電容比例值K1 ~Kn ,本發明可彈性調整閘極驅動訊號G1 ~Gn 在波形下降時的時間長度或波形下降斜率。透過不同壓差ΔVG1 ~ΔVGn 來補償不同寄生電容值,使得每一類型像素單元之饋通電壓具相同值,因此可有效地透過調整共同電壓Vcom來消除畫面閃爍的情形,改善顯示品質。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
R1...電阻
74、94...斜率調整電路
R2...可變電阻
110、210...源極驅動電路
CLC ...液晶電容
130、230...時序控制電路
CST ...儲存電容
QP、QN...電晶體開關
70...變壓器
S1、S2...開關
72...電位轉換器
DL1 ~DLm ...資料線
240...削角電路
GL1 ~GLn ...閘極線
TFT...薄膜電晶體開關
120、220...閘極驅動電路
100、200、300...液晶顯示裝置
PXL 、PXR 、PXLU 、PXLB 、PXRU 、PXRB ...像素單元
YOE、YV1C、CK、CKB、OCK、O_CKB、OE、OETRIM 、VTRIM 、SD1 ~SDm 、SG1 ~SGn ...訊號
第1圖為先前技術中一採用HSD驅動架構之液晶顯示裝置的示意圖。
第2圖和第3圖為先前技術液晶顯示裝置之驅動方法的示意圖。
第4圖和第5圖為本發明中採用HSD驅動架構之液晶顯示裝置的示意圖。
第6圖為本發明第一實施例中一種液晶顯示裝置驅動方法之示意圖。
第7圖為可實現本發明第一實施例驅動方法的削角電路之示意圖。
第8圖為本發明第二實施例中一種液晶顯示裝置驅動方法之示意圖。
第9圖為可實現本發明第二實施例驅動方法的削角電路之示意圖。
第10圖為可實現本發明第三實施例驅動方法的削角電路之示意圖。
210‧‧‧源極驅動電路
220‧‧‧閘極驅動電路
230‧‧‧時序控制電路
240‧‧‧削角電路
300‧‧‧液晶顯示裝置
TFT‧‧‧薄膜電晶體開關
CLC ‧‧‧液晶電容
CST ‧‧‧儲存電容
DL1 ~DLm ‧‧‧資料線
GL1 ~GLn ‧‧‧閘極線
PXLU 、PXLB 、PXRU 、PXRB ‧‧‧像素單元
YOE、YV1C、CK、CKB、OE、OETRIM 、VTRIM 、SD1 ~SDm 、SG1 ~SGn ‧‧‧訊號

Claims (20)

  1. 一種可改善畫面閃爍之液晶顯示器,包含:一第一閘極線,用來傳送一第一閘極驅動訊號;一第二閘極線,相鄰且平行於該第一閘極線,用來傳送一第二閘極驅動訊號;一資料線,垂直於該第一和第二閘極線,用來傳輸資料驅動訊號;一第一像素,設於該資料線和該第一閘極線之交會處且位於該資料線之第一側,用來依據該第一閘極驅動訊號與所接收到之資料驅動訊號以顯示畫面;一第二像素,設於該資料線和該第二閘極線之交會處且位於該資料線之第二側,用來依據該第二閘極驅動訊號與所接收到之資料驅動訊號以顯示畫面;一削角電路,用來依據該第一和第二像素之寄生電容值來產生一削角訊號;及一閘極電路,用來依據該削角訊號調整一閘極脈波訊號於波形下降邊緣之特性以產生該第一和第二閘極驅動訊號,其中:該第一閘極驅動訊號包含從一高電位降至一第一電位之波形下降邊緣,而該第二閘極驅動訊號包含從該高電位降至一第二電位之波形下降邊緣; 當該第一像素之寄生電容值大於該第二像素之寄生電容值時,該第一電位低於該第二電位;當該第一像素之寄生電容值實質上等於該第二像素之寄生電容值時,該第一電位實質上等於該第二電位;而當該第一像素之寄生電容值小於該第二像素之寄生電容值時,該第一電位高於該第二電位。
  2. 如請求項1所述之液晶顯示器,其中:該第一像素包含:一第一開關,包含:一第一端,耦接於該資料線;一第二端;以及一控制端,耦接於該第一閘極線;一第一液晶電容,耦接於該第一開關之第二端與一共同端之間;及一第一儲存電容,並聯於該第一液晶電容;且該第二像素包含:一第二開關,包含:一第一端,耦接於該資料線;一第二端;以及一控制端,耦接於該第二閘極線;一第二液晶電容,耦接於該第二開關之第二端與該共 同端之間;及一第二儲存電容,並聯於該第二液晶電容。
  3. 如請求項2所述之液晶顯示器,其中該第一和第二開關包含薄膜電晶體,且該些像素之寄生電容值係為該些薄膜電晶體之閘極-汲極電容(gate-to-drain capacitance)。
  4. 如請求項1所述之液晶顯示器,另包含:一第三閘極線,相鄰且平行於該第二閘極線,用來傳送一第三閘極驅動訊號;一第四閘極線,相鄰且平行於該第三閘極線,用來傳送一第四閘極驅動訊號;一第三像素,設於該資料線和該第三閘極線之交會處且位於該資料線之第一側,用來依據該第三閘極驅動訊號與所接收到之資料驅動訊號以顯示畫面;及一第四像素,設於該資料線和該第四閘極線之交會處且位於該資料線之第二側,用來依據該第四閘極驅動訊號與所接收到之資料驅動訊號以顯示畫面;其中該削角電路另依據該第三和第四像素之寄生電容值來產生該削角訊號,且該閘極電路另依據該削角訊號來調整該閘極脈波訊號於波形下降邊緣之特性以產生該第三和第四閘極驅動訊號,其中:該第三閘極驅動訊號包含從該高電位降至一第三電 位之波形下降邊緣;該第四閘極驅動訊號包含從該高電位降至一第四電位之波形下降邊緣;當該第三像素之寄生電容值大於該第四像素之寄生電容值時,該第三電位低於該第四電位;當該第三像素之寄生電容值實質上等於該第四像素之寄生電容值時,該第三電位實質上等於該第四電位;而當該第三像素之寄生電容值小於該第四像素之寄生電容值時,該第三電位高於該第四電位。
  5. 如請求項4所述之液晶顯示器,其中:該第三像素包含:一第三開關,包含:一第一端,耦接於該資料線;一第二端;以及一控制端,耦接於該第三閘極線;一第三液晶電容,耦接於該第三開關之第二端與一共同端之間;及一第三儲存電容,並聯於該第三液晶電容;且該第四像素包含:一第四開關,包含:一第一端,耦接於該資料線; 一第二端;以及一控制端,耦接於該第四閘極線;一第四液晶電容,耦接於該第四開關之第二端與該共同端之間;及一第四儲存電容,並聯於該第四液晶電容。
  6. 如請求項5所述之液晶顯示器,其中該第三和第四開關包含薄膜電晶體,且該些像素之寄生電容值係為該些薄膜電晶體之閘極-汲極電容。
  7. 如請求項1所述之液晶顯示器,另包含:一第三閘極線,相鄰且平行於該第二閘極線,用來傳送一第三閘極驅動訊號;一第四閘極線,相鄰且平行於該第三閘極線,用來傳送一第四閘極驅動訊號;一第三像素,設於該資料線和該第三閘極線之交會處且位於該資料線之第二側,用來依據該第三閘極驅動訊號與所接收到之資料驅動訊號以顯示畫面;及一第四像素,設於該資料線和該第四閘極線之交會處且位於該資料線之第一側,用來依據該第四閘極驅動訊號與所接收到之資料驅動訊號以顯示畫面;其中該削角電路另依據該第三和第四像素之寄生電容值來產生該削角訊號,且該閘極電路另依據該削角訊 號調整該閘極脈波訊號於波形下降邊緣之特性以產生該第三和第四閘極驅動訊號,其中:該第三閘極驅動訊號包含從該高電位降至一第三電位之波形下降邊緣;該第四閘極驅動訊號包含從該高電位降至一第四電位之波形下降邊緣;當該第三像素之寄生電容值大於該第四像素之寄生電容值時,該第三電位低於該第四電位;當該第三像素之寄生電容值實質上等於該第四像素之寄生電容值時,該第三電位實質上等於該第四電位;而當該第三像素之寄生電容值小於該第四像素之寄生電容值時,該第三電位高於該第四電位。
  8. 如請求項7所述之液晶顯示器,其中:該第三像素包含:一第三開關,包含:一第一端,耦接於該資料線;一第二端;以及一控制端,耦接於該第三閘極線;一第三液晶電容,耦接於該第三開關之第二端與一共同端之間;及一第三儲存電容,並聯於該第三液晶電容;且 該第四像素包含:一第四開關,包含:一第一端,耦接於該資料線;一第二端;以及一控制端,耦接於該第四閘極線;一第四液晶電容,耦接於該第四開關之第二端與該共同端之間;及一第四儲存電容,並聯於該第四液晶電容。
  9. 如請求項8所述之液晶顯示器,其中該第三和第四開關包含薄膜電晶體,且該些像素之寄生電容值係為該些薄膜電晶體之閘極-汲極電容。
  10. 如請求項1所述之液晶顯示器,其中該削角電路包含:一開關,用來控制該削角訊號於不同週期內其波形下降邊緣之起始時間點。
  11. 如請求項1所述之液晶顯示器,其中該削角電路包含:一電阻,用來控制該削角訊號於不同週期內其波形下降時之斜率。
  12. 如請求項1所述之液晶顯示器,其中該削角電路和該閘極電路係以整合於面板之積體電路(gate on oxide,GOA) 技術來製作。
  13. 如請求項1所述之液晶顯示器,另包含:一時序控制電路,用來提供該閘極脈波訊號。
  14. 一種驅動液晶顯示器之方法,該液晶顯示器包含一資料線、兩相鄰之第一和第二閘極線、一設於該資料線和該第一閘極線之交會處且位於該資料線之第一側之第一像素,以及一設於該資料線和該第二閘極線之交會處且位於該資料線之第二側之第二像素,該方法包含:提供一閘極脈波訊號;依據該第一像素之寄生電容值來調整該閘極脈波訊號以產生一第一閘極驅動訊號,其中該第一閘極驅動訊號包含從一高電位降至一第一電位之波形下降邊緣;依據該第二像素之寄生電容值來調整該閘極脈波訊號以產生一第二閘極驅動訊號,其中該第二閘極驅動訊號包含從該高電位降至一第二電位之波形下降邊緣;及分別輸出該第一和第二閘極驅動訊號至該第一和第二閘極線以驅動該第一和第二像素,其中:當該第一像素之寄生電容值大於該第二像素之寄生電容值時,該第一電位低於該第二電位;當該第一像素之寄生電容值實質上等於該第二像素之寄生電容值時,該第一電位實質上等於該第 二電位;而當該第一像素之寄生電容值小於該第二像素之寄生電容值時,該第一電位高於該第二電位。
  15. 如請求項14所述之方法,其中:產生該第一閘極驅動訊號包含將該第一閘極驅動訊號從該高電位下降一第一時間長度以達到該第一電位;而產生該第二閘極驅動訊號包含將該第二閘極驅動訊號從該高電位下降一第二時間長度以達到該第二電位。
  16. 如請求項15所述之方法,其中:當該第一像素之寄生電容值大於該第二像素之寄生電容值時,該第一時間長度大於該第二時間長度;當該第一像素之寄生電容值實質上等於該第二像素之寄生電容值時,該第一時間長度實質上等於該第二時間長度;而當該第一像素之寄生電容值小於該第二像素之寄生電容值時,該第一時間長度小於該第二時間長度。
  17. 如請求項14所述之方法,其中:產生該第一閘極驅動訊號包含將該第一閘極驅動訊號從該高電位以一第一斜率下降以達到該第一電位;而產生該第二閘極驅動訊號包含將該第二閘極驅動訊號從 該高電位以一第二斜率下降以達到該第二電位。
  18. 如請求項17所述之方法,其中:當該第一像素之寄生電容值大於該第二像素之寄生電容值時,該第一斜率大於該第二斜率;當該第一像素之寄生電容值實質上等於該第二像素之寄生電容值時,該第一斜率實質上等於該第二斜率;而當該第一像素之寄生電容值小於該第二像素之寄生電容值時該第一斜率小於該第二斜率。
  19. 如請求項14所述之方法,另包含:提供一第一時脈訊號和一第二時脈訊號,其中該第一和第二時脈訊號之極性以一預定週期反轉,且在同一時間該第一和第二時脈訊號具相反極性;依據該第一像素之寄生電容值來決定一第一時間長度;依據該第二像素之寄生電容值來決定一第二時間長度;在對應於該第一像素之週期內,於該第一時間長度內對該第一和第二時脈訊號進行電荷分享;在對應於該第二像素之週期內,於該第二時間長度內對該第一和第二時脈訊號進行電荷分享;及依據進行電荷分享後之該第一或第二時脈訊號來調整該閘極脈波訊號以產生該第一或該第二閘極驅動訊號。
  20. 如請求項19所述之方法,其中:當該第一像素之寄生電容值大於該第二像素之寄生電容值時,該第一時間長度大於該第二時間長度;當該第一像素之寄生電容值實質上等於該第二像素之寄生電容值時,該第一時間長度實質上等於該第二時間長度;而當該第一像素之寄生電容值小於該第二像素之寄生電容值時,該第一時間長度小於該第二時間長度。
TW098109623A 2009-03-24 2009-03-24 可改善畫面閃爍之液晶顯示器和相關驅動方法 TWI410941B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW098109623A TWI410941B (zh) 2009-03-24 2009-03-24 可改善畫面閃爍之液晶顯示器和相關驅動方法
US12/577,700 US8253673B2 (en) 2009-03-24 2009-10-12 Liquid crystal display device capable of reducing image flicker and method for driving the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW098109623A TWI410941B (zh) 2009-03-24 2009-03-24 可改善畫面閃爍之液晶顯示器和相關驅動方法

Publications (2)

Publication Number Publication Date
TW201035952A TW201035952A (en) 2010-10-01
TWI410941B true TWI410941B (zh) 2013-10-01

Family

ID=42783566

Family Applications (1)

Application Number Title Priority Date Filing Date
TW098109623A TWI410941B (zh) 2009-03-24 2009-03-24 可改善畫面閃爍之液晶顯示器和相關驅動方法

Country Status (2)

Country Link
US (1) US8253673B2 (zh)
TW (1) TWI410941B (zh)

Families Citing this family (42)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101429905B1 (ko) * 2006-09-29 2014-08-14 엘지디스플레이 주식회사 액정표시장치
TWI417859B (zh) * 2009-11-05 2013-12-01 Raydium Semiconductor Corp 閘極驅動器及其運作方法
JP5525611B2 (ja) * 2010-07-08 2014-06-18 シャープ株式会社 液晶表示装置
TWI431939B (zh) 2010-08-13 2014-03-21 Au Optronics Corp 閘脈波調變電路及其調變方法
TWI415051B (zh) * 2010-09-15 2013-11-11 Au Optronics Corp 液晶顯示器驅動電路及相關驅動方法
TWI430580B (zh) * 2010-10-29 2014-03-11 Chunghwa Picture Tubes Ltd 切角信號產生電路
TWI433093B (zh) * 2010-12-16 2014-04-01 Chunghwa Picture Tubes Ltd 用於減少畫面重影之方法
TWI411993B (zh) * 2010-12-29 2013-10-11 Au Optronics Corp 平面顯示裝置
TWI433100B (zh) * 2011-03-21 2014-04-01 Au Optronics Corp 平面顯示器之時序控制器輸出訊號的控制方法
TWI420460B (zh) * 2011-05-02 2013-12-21 Au Optronics Corp 電泳顯示器及其驅動方法
CN102314846B (zh) * 2011-09-06 2013-05-01 深圳市华星光电技术有限公司 Lcd驱动***中的切角电路
TWI440011B (zh) * 2011-10-05 2014-06-01 Au Optronics Corp 具適應性脈波削角控制機制之液晶顯示裝置
TWI481937B (zh) 2012-08-27 2015-04-21 Au Optronics Corp 顯示面板
US9135879B2 (en) * 2012-11-23 2015-09-15 Shenzhen China Star Optoelectronics Technology Co., Ltd Chamfer circuit of driving system for LCD panel, uniformity regulating system and method thereof
US20140145922A1 (en) * 2012-11-23 2014-05-29 Shenzhen China Star Optoelectronics Technology Co., Ltd Lcd panel driving method and driving circuit
CN103258514B (zh) * 2013-05-06 2015-05-20 深圳市华星光电技术有限公司 Goa驱动电路及驱动方法
US20140340291A1 (en) * 2013-05-14 2014-11-20 Shenzhen China Star Optoelectronics Technology Co., Ltd. Chamfered Circuit and Control Method Thereof
CN103390392B (zh) * 2013-07-18 2016-02-24 合肥京东方光电科技有限公司 Goa电路、阵列基板、显示装置及驱动方法
US9653035B2 (en) 2013-08-23 2017-05-16 Sitronix Technology Corp. Voltage calibration circuit and related liquid crystal display device
TWI469128B (zh) * 2013-08-23 2015-01-11 Sitronix Technology Corp 電壓校準電路及其液晶顯示裝置
TWI532032B (zh) * 2013-09-30 2016-05-01 聯詠科技股份有限公司 省電方法及其相關削角電路
TWI559272B (zh) * 2013-10-16 2016-11-21 天鈺科技股份有限公司 閘極脈衝調變電路及其削角調變方法
TWI497470B (zh) * 2013-11-12 2015-08-21 Au Optronics Corp 顯示面板之驅動方法及顯示面板
CN105448250B (zh) * 2014-08-28 2018-07-27 奇景光电股份有限公司 显示器的栅极驱动方法及驱动模块
CN104391411B (zh) * 2014-12-16 2017-06-06 深圳市华星光电技术有限公司 一种液晶显示面板
CN104795034B (zh) * 2015-04-17 2018-01-30 深圳市华星光电技术有限公司 一种goa电路及液晶显示器
CN105096866A (zh) * 2015-08-07 2015-11-25 深圳市华星光电技术有限公司 一种液晶显示器及其控制方法
CN105118454A (zh) * 2015-08-28 2015-12-02 深超光电(深圳)有限公司 液晶面板
KR102342357B1 (ko) * 2015-09-30 2021-12-24 엘지디스플레이 주식회사 표시장치와 그 구동방법
CN105206248B (zh) * 2015-11-09 2019-07-05 重庆京东方光电科技有限公司 显示驱动电路、显示装置和显示驱动方法
CN105719615B (zh) * 2016-04-26 2018-08-24 深圳市华星光电技术有限公司 削角调节电路及具有该削角调节电路的液晶显示器
TWI570700B (zh) * 2016-05-11 2017-02-11 友達光電股份有限公司 顯示裝置及其驅動方法
CN105869592B (zh) * 2016-06-01 2018-09-07 深圳市华星光电技术有限公司 显示面板以及切角电路
CN109863550B (zh) * 2016-09-06 2022-09-27 堺显示器制品株式会社 显示装置
CN106128408A (zh) * 2016-09-18 2016-11-16 深圳市华星光电技术有限公司 一种液晶显示面板的驱动电路及液晶显示面板
KR102533341B1 (ko) * 2016-11-11 2023-05-17 삼성디스플레이 주식회사 표시 장치 및 이의 구동방법
CN107170418A (zh) * 2017-06-20 2017-09-15 惠科股份有限公司 驱动装置及其驱动方法和显示装置
US10593707B2 (en) 2017-10-12 2020-03-17 HKC Corporation Limited Array substrate and display panel using the same
CN107765482A (zh) * 2017-10-12 2018-03-06 惠科股份有限公司 阵列基板及其应用的显示面板
TWI788578B (zh) * 2018-06-25 2023-01-01 矽創電子股份有限公司 驅動方法及其驅動電路
CN109872702B (zh) * 2019-04-22 2021-10-01 合肥京东方光电科技有限公司 液晶显示面板的显示驱动方法和液晶显示面板
CN112309344A (zh) * 2019-08-02 2021-02-02 矽创电子股份有限公司 抑制显示面板闪烁的驱动方法及其驱动电路

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02129618A (ja) * 1988-11-10 1990-05-17 Toshiba Corp アクティブマトリクス形液晶表示装置
TW491959B (en) * 1998-05-07 2002-06-21 Fron Tec Kk Active matrix type liquid crystal display devices, and substrate for the same
TW200516528A (en) * 2003-11-13 2005-05-16 Au Optronics Corp Angle wave generating circuit of plane display and angle wave generating method
CN1667457A (zh) * 2003-09-18 2005-09-14 夏普株式会社 显示装置及其驱动电路和显示方法
US20060077163A1 (en) * 1998-03-27 2006-04-13 Sharp Kabushiki Kaisha Display device and display method
TW200614136A (en) * 2004-10-28 2006-05-01 Quanta Display Inc Gate driving method and circuit for liquid crystal display

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3279024B2 (ja) 1993-10-30 2002-04-30 ソニー株式会社 光ピックアップ装置
JP2937130B2 (ja) 1996-08-30 1999-08-23 日本電気株式会社 アクティブマトリクス型液晶表示装置
CN1287195C (zh) 2003-11-18 2006-11-29 友达光电股份有限公司 平面显示器的削角波产生电路及其削角波产生方法
CN101501754B (zh) * 2006-09-15 2012-01-18 夏普株式会社 显示装置
TWI336461B (en) 2007-03-15 2011-01-21 Au Optronics Corp Liquid crystal display and pulse adjustment circuit thereof
TWI389071B (zh) * 2008-01-25 2013-03-11 Au Optronics Corp 平面顯示裝置、控制電路及其控制方法
CN101315749B (zh) 2008-06-26 2010-06-16 上海广电光电子有限公司 液晶显示器的驱动方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02129618A (ja) * 1988-11-10 1990-05-17 Toshiba Corp アクティブマトリクス形液晶表示装置
US20060077163A1 (en) * 1998-03-27 2006-04-13 Sharp Kabushiki Kaisha Display device and display method
TW491959B (en) * 1998-05-07 2002-06-21 Fron Tec Kk Active matrix type liquid crystal display devices, and substrate for the same
CN1667457A (zh) * 2003-09-18 2005-09-14 夏普株式会社 显示装置及其驱动电路和显示方法
TW200516528A (en) * 2003-11-13 2005-05-16 Au Optronics Corp Angle wave generating circuit of plane display and angle wave generating method
TW200614136A (en) * 2004-10-28 2006-05-01 Quanta Display Inc Gate driving method and circuit for liquid crystal display

Also Published As

Publication number Publication date
US20100245333A1 (en) 2010-09-30
US8253673B2 (en) 2012-08-28
TW201035952A (en) 2010-10-01

Similar Documents

Publication Publication Date Title
TWI410941B (zh) 可改善畫面閃爍之液晶顯示器和相關驅動方法
TWI483236B (zh) 液晶顯示器及其驅動方法
US8902203B2 (en) Liquid crystal display and pulse adjustment circuit thereof
CN101520998B (zh) 可改善画面闪烁的液晶显示器和相关驱动方法
US7327338B2 (en) Liquid crystal display apparatus
US8866717B2 (en) Display device and drive method providing improved signal linearity
US8368629B2 (en) Liquid crystal display
KR101351387B1 (ko) 표시장치
CN108766380B (zh) Goa电路
TWI425771B (zh) 移位暫存器電路
WO2017092116A1 (zh) 降低馈通电压的goa电路
EP1863010A1 (en) Liquid crystal display and driving method thereof
US20160070147A1 (en) Liquid crystal display device
KR20060027593A (ko) 액정표시장치 및 그의 구동방법
JP2007256916A (ja) 液晶表示装置及びその駆動方法
US8581822B2 (en) Double-gate liquid crystal display device which adjusts main-charge time and precharge time according to data polarities and related driving method
US20170213516A1 (en) Gate drive circuit and liquid crystal display
WO2019179134A1 (zh) 移位寄存器及其驱动方法、栅极驱动电路和显示装置
US20110221731A1 (en) Display device having increased aperture ratio
WO2020140321A1 (zh) Goa扫描电路和液晶显示装置
US20080088563A1 (en) Driving circuit having compensative unit and liquid crystal panel with same
US10360866B2 (en) GOA circuit and liquid crystal display device
KR101137847B1 (ko) 쉬프트 레지스터와 이를 이용한 액정표시장치
TWI469128B (zh) 電壓校準電路及其液晶顯示裝置
WO2019033493A1 (zh) Goa电路及液晶显示装置