TWI306709B - Feed forward equalizer - Google Patents

Feed forward equalizer Download PDF

Info

Publication number
TWI306709B
TWI306709B TW094132306A TW94132306A TWI306709B TW I306709 B TWI306709 B TW I306709B TW 094132306 A TW094132306 A TW 094132306A TW 94132306 A TW94132306 A TW 94132306A TW I306709 B TWI306709 B TW I306709B
Authority
TW
Taiwan
Prior art keywords
signal
delay
correlator
multipliers
filter
Prior art date
Application number
TW094132306A
Other languages
English (en)
Other versions
TW200629828A (en
Inventor
Benny Christensen
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of TW200629828A publication Critical patent/TW200629828A/zh
Application granted granted Critical
Publication of TWI306709B publication Critical patent/TWI306709B/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L25/03012Arrangements for removing intersymbol interference operating in the time domain
    • H04L25/03019Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L2025/03433Arrangements for removing intersymbol interference characterised by equaliser structure
    • H04L2025/03439Fixed structures
    • H04L2025/03445Time domain
    • H04L2025/03471Tapped delay lines
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L2025/03592Adaptation methods
    • H04L2025/03598Algorithms
    • H04L2025/03611Iterative algorithms
    • H04L2025/03617Time recursive algorithms

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
  • Networks Using Active Elements (AREA)
  • Magnetic Resonance Imaging Apparatus (AREA)

Description

.1306709 【發明所屬之技術領域】 發明領域 本發明係有關於用於通訊系統之前授等化器。 【先前技術】 5 發明背景 適應性等化技術可用於一資料收發器以補償傳輸頻道 所用之振幅和相位失真。當資料傳輸率增至每秒百億位元(10 Gbps)和以上,適應性等化器之複雜度和功率需求也會增 加。因此,裝置或網路中需要一種改良之適應性等化技術。 10【發明内容】 發明概要 依據本發明之一實施例,係特地提出一種等化器,其 包含:具有多個濾波器乘法器及一總和元件之一分接濾波 器;具有多關聯器乘法器之一關聯器,每一該等關聯器乘法 15 器具有一對應的積算器;連接至該濾波器乘法器與該關聯 器乘法器之一組共享延遲元件;以及連接至該關聯器之一 錯誤訊號產生器。 圖式簡單說明 第1圖繪示一通訊系統100之方塊圖。 20 第2圖繪示一收發器200之方塊圖。 第3圖繪示一前授等化器3〇〇之方塊圖。 【實施方式】 較佳實施例之詳細說明 第1圖繪示一系統100之方塊圖。系統100可包含,譬 1306709 如,具有多卽點之一通訊系統。一節點可包含任何在系統 1 〇 〇中有特定位址之實質或邏輯實體。節點之例子可包括但 不限為,電腦、伺服器、工作站、膝上型電腦、超膝上型 電腦、手持式電腦、電話、蜂巢式電話、個人數位助理 5 (PDA)、路由器、開關、橋接器、集線器、閘道器、個人交 換分機(PBX),等等。特定位址可包含,譬如,譬如—網 際網路協定(IP)位址之一網路位址,譬如一媒體存取控制 (MAC)位址之一裝置位址,等等。實施例不僅侷限於本段 落所揭示。 10 系統100之節點可以一或更多類型之通訊媒體和輸入/ 輸出(I/O)轉接器連接。通訊媒體可包含能夠運送資訊訊號 之任何媒體。通訊媒體之例可包括印刷電路版(PCB)、背 板、半導體材料、雙絞線、同軸電纜、光纖,等等。資訊 訊號可關於一訊號,其已經資訊編碼。1/0轉接器可利用 15 一組理想的通訊協定、服務或作業程序,被安排與任何適 合的技術操作來控制節點間資訊訊號。:[/〇轉接器亦可包 括合適的實體連接器來連接1/0轉接器與一對應通訊媒 體。I/O轉接器之例子可包括一網路介面、一網路介面卡 (NIC)、碟片控制器、視訊控制器、音訊控制器,等等。實 20施例不僅侷限於本段落所揭示。 系統100之節點可組配以通訊不同類型資訊,諸如媒體 資訊和控制資訊。媒體資訊可關於呈現使用者意會内容之 任何數位(二元)資料,譬如聲音資訊,視訊資訊,音訊資 訊,文字資訊,文數符號,圖型,影像,等等。控制資訊 J306709 可關於任何表示命令、指令、或一自動化系統可意會之控 制字組。譬如,控制資訊可用於路由媒體資訊至一系統, 或指示一節點以一預定方式處理媒體資訊。 系統100之節點可依據一或更多協定通訊媒體和控制 5資訊。-協定可包含-組預定規則或指令來控制節點如何 彼此通訊資訊。協定可由一或更多經標準組織頒佈之協定 標準所定義,譬如國際工程師專門小組(IETF),國際電信 聯盟(ITU),電氣和電子工程師協會(1££:£:),等等。譬如’ 系統100可依據一或更多由IEEE所訂定之乙太網路協定來 10 操作。 參照第1圖之增盈,系統1〇〇可包含節點1〇2和1〇4。節 點1〇2和1〇4可代表任何數量之不同通訊裝置如前所述。節 點102及/或1〇4可被安排以經由一 I/O轉接器於一有線通 訊媒體上通訊資訊,譬如一Gigabit乙太網路NIC。譬如, 15節點102及/或1〇4可實施以利用由Intel公司所製之Intel® PRO/iooo MT Gigabit乙太網路桌上轉接器,然而實施例 不僅侷限於本段落所揭示。值得注意的是,雖然第1圖顯示 呈某種拓樸結構之有限數目之節點,可知系統100可包括任 何理想類型之拓樸結構的更多或更少節點。實施例不僅侷 20 限於本段落所揭示。 在一實施例中,節點1〇2和1〇4可各自包括一資料發射 器/接收器(「收發器」)1〇6。收發器1〇6可為其個別節點通 机媒體和控制資訊。收發器1〇6可具有許多元件,包括一或 更多被安排以實施適應性等化技術之一元件。 1306709 引適應性等化技術可為收發器1_來對通訊頻道所導 =之通訊訊號補償振幅和相位失真。―頻道係-時變頻 =其具有典型上較符號週期長的時間常數。頻道具有相 愤固定之脈衝響應而可被視為近靜態。等化㈣被用來 10 t真訊號之時脈,使得區域接收器時鐘和遠端發射器 時脈同步。在開始日枝休止後,區域接收_鐘和遠端發 射器時脈同步。若時脈未被復新,經發射訊號會遺失、或 附加額外的錯誤訊號。若接收科脈比發射科鐘慢,在 一夠長之時間週期後,接收訊號之-樣本會遺失。另一方 面,若區域接收器時脈較遠端發射器時鐘快U長之 時間週期後’會獲得接收器訊號之額外樣本。等化器已在 許多通訊系統中被用來復新經接收時脈與資料。 又,等化Is可必須為適應性的,以補償頻道時間變特 y之連續ί± >料收發ϋ通常此用—種適應性演算法來校 15正發生於後繼資訊位元中之錯誤。適應性演算法通常實施 以資料收發器中之適應性濾波器於。 在一實施例中,譬如,收發器106可包括一適應性濾波 器或等化器,譬如一前授濾波器(FFF)或前授等化器 (FFE)(此後統稱為「FFE」)。更特別地,適應性等化器可 20包含一最小均方(LMS)適應性分接延遲線FFE。一FFE可用 於安排給通訊系統使用之接收器路徑之前端,譬如,一不 返回零(NRZ)二元調變格式’典型上在將近1〇 Gbps或更高 之操作速。FFE可利用涵蓋直流電源(DC)近百億赫茲(10 GHz)之電氣基頻頻率頻譜操作,譬如。收發器1〇6通常特 1306709 別適於和用與收發器ι〇6之一 FFE—起使用,可參考第2和3 圖更詳細之敛述。 第2圖繪示收發器200之一局部區塊圖。收發器200可 代表,譬如,節點1〇2及/或1〇4之收發器1〇6如參考第1圖之 5 敘述。第2圖如所示,收發器200可包含多元件,譬如具有 一發射器遽波器2〇6之發射器2〇8,和具有一自動增益控制 器(AGC)214、FFE216、一切片器220、一決策回授等化器 (DFE)222、及一錯誤訊號產生器(ESG)224之一接收器 210。有些元件可實施以利用譬如一或更多電路、構件、電 10 阻、處理器、軟體副常式、或任何這些的組合。然而第2 圖顯示有限量之元件,可瞭解的是,對於一給定實施所欲 的更多或更少元件可被用於收發器。實施例不僅侷限於本 段落所揭示。 在一實施例中,收發器200可對節點1〇2及/或1〇4通訊 15 媒體和控制資訊。發射路徑上,發射器2〇8可被安排以接收 輸入媒體及/或以發射(TX)資料2〇2和輸出TX訊號228形式 之控制資訊。在其他元件之間,發射器2〇8可包括發射器濾 波器2〇6來塑形發射訊號頻譜。然而TX訊號228可包括數位 二元訊號符號(譬如〇和1),發射訊號典型上被視作遍佈整 個傳輪頻道上之時間連續類比訊號。因此,一些實施例可 不利用數位轉類比(D/A)和類比轉數位(A/D)轉換器,然而 實施例不一定僅侷限於本段落所揭示。τχ訊號Mg可傳送 於通訊頻道上至一接收器。 接收路徑上,接收器210可被安排以接收一或更多接收 1306709 (RX)訊號23〇。RX訊號23〇典型上包括通訊頻道上因通訊 產生之失真。失真一般特徵在於預先取樣失真和後取樣失 真。接收器210可利用適應性等化技術來復新接收到的資料 收發器時脈、並藉由從RX訊號23〇移除預先取樣失真和後 5 取樣失真來復新RX訊號23〇。接收器21〇可利用多適應性渡 波器來實現,譬如AGC214、FFE216、和DFE222。 值得注意的是,雖然發射器2〇8和接收器210被一同描 述為一單一收發器2〇〇,可知發射器2〇8和接收器210不一 定實施在同樣的裝置。譬如,發射器2〇8可實施以部份的節 10 點1〇2來在有線通訊媒體上發射TX訊號U8至節點ι〇4。這 種情況下’接收器210可實施以部份的節點1〇4來從有線通 訊媒體接收RX訊號230。實施例不僅侷限於本段落所揭示。 一般操作中’接收器210可接收RX訊號23〇。RX訊號 23〇可被傳送到AGC214。AGC 214可最佳化接收的訊號位 15 準,並傳送最佳化訊號到FFE 2i6°FFE 216可接收來自AGC 214之最佳化訊號,並嘗試減少預先取樣及/或後取樣失 真。DFE 222可移除後取樣失真,譬如。切片器220可復新 從FFE 216和DFE 222接收到的訊號RX資料2〇4。DFE 222 之回授迴路包括一共同總和裝置元件2i8。錯誤訊號可藉 20 ESG224由切片器22〇之輸入和輸出產生。錯誤訊號可被產 生以適應一或更多適應性濾波器,譬如AGC 214、FFE 216、和 DFE 222。 在一實施例中,收發器200可包括FFE 216。FFE 216 可包含一LMS適應性分接延遲線FFE。在一以LMS為基礎 10 I3〇67〇9 之適應性等化器中,錯誤訊號可需以及時而—致地與輸入 資料訊號相關聯。傳統以LMS為基礎之適應性等化器可能 喊圖實現將FFE分成兩分離區塊,其中—笛 弟—區塊來執行 濾波操作而第二區塊執行相關聯操作。各區塊可具有八別 5的乘法器和延遲元件組。FFE之分離可由於電路實務;個 別晶胞和區塊中之非零訊號傳播延遲之問題。然而,將濾 波電路和關關電路分成分離的區塊,可能增&Fee之尺度 和電力消耗。此外,分離的區塊可能需附加複雜的電路結 構來維遲適當的延遲匹配和關聯器訊號時脈。 1〇 —實施例試圖解決和其他問題利用FFE 216。FTE 2i6 可操作為一線性時間連續類比延遲線濾波器。在一實施例 中,譬如,FFEM6可包含一關聯器和一分接濾波器。分接 濾波器可具有多個濾波器乘法器,而關聯器可具有多關聯 益乘法器。關聯器和分接濾波器可共享一組延遲元件。共 15孕的延遲元件可連接濾波器乘法器和關聯器乘法器。每一 延遲元件可包括多延遲階段,其中一第一延遲階段用來接 收—輸入資料訊號和輸出一第一延遲訊號至其中_個關聯 器乘法器,而-第二延遲階段用以接收第一延遲訊號並輸 出一第二延遲訊號至其中一濾波器乘法器。結果,關聯器 20和分接濾波器可結合兩區塊成一單一積體區塊。因此,相 較於傳統FFE利用分離的兩區塊實施方式,本發明中之ffe 216之尺寸可減少將近40%,而電力需求可減少將近 5〇%,。FFE2i6將參考第3圖更詳細的說明。 第3圖繪示FFE 3〇〇之一方塊圖。FFE 300可表示孽 1306709 如,如第2圖所述之收發器2〇〇之FFE 216。如所示第3圖, FFE 3〇〇可包含一關聯器3〇2、一濾波器3〇4、和—esg 3〇8。FFE 3〇〇可整合關聯器3〇2和濾波器3〇4到一單一積 體區塊内。FFE 3〇〇亦可減少或消除須額外電路元件來維 持延遲匹配和關聯器訊號時脈之需求。然而第3圖顯示有限 量之元件,可瞭解的是,FFE 300中可針對一給定實施, 隨心所欲使用更多或更少元件。實施例不僅侷限於本段落 所揭示。 在一實施例中,FFE 3〇〇可包括濾波器3〇4。濾波器 3〇4可包含’譬如,-N+1分接延遲線渡波器。遽波器3〇4 可包括N+1個類比高速濾波器乘法器(FM) 工—Nh (FMi-FMN+i)。濾'波器3〇4亦可包括一加總元件,譬如總 和裝置3〇6。 15 20 在-實施例中,FFE 300可包括ESG 3〇8。ESG 3〇8 可表示為ESG 224 ’或另外可包含分離獨立的FFE 3〇〇之 ESG。就-類比FFE,譬如FFE3〇〇,esg_可實施以利 用限制益/切片器31〇和一減法節點312。切片器洲可接 收來U裝置3〇6之—線性輸人訊號。線性輸人訊號可包 3來自〜和裝置3〇6之未限定和未箱制的輸出訊號。切片器 3 〇二輸Λ限制的/切片的訊號。減法節點抑可從線性輸 入减減掉限制的/切片㈣來形成錯誤訊 號e(t)。 在實知例中,咖3〇〇可包括關聯器叩2。關聯器 3欠可關聯來自ESG 3〇8之錯誤訊號e⑴與FFE 3〇〇之一輸 料ft號s(t)。關聯器3〇2可包含,譬如,個類比高 12 1306709 速關聯器乘法器(CM) l-N+i (CMi-CMN+i)。在一實施例 中,濾波器乘法器數目需匹配關聯器乘法器之數目,然而 實施例不僅褐限於本段落所揭示。關聯器3〇2亦可包括積算 器(I) l-N+i (INTi-INTN+i)。積算器INTi-INTN+i可整合 5關聯器乘法器之個別輸出。積分運算可用來控制濾波器3 〇 4 之係數設定。 在一實施例中,關聯器3〇2和濾波器3〇4可共享一組延 遲元件(D) l-N+i (Di-DN+i)。每一延遲元件可實施以利用 多延遲階段。在一實施例中,譬如,延遲元件Di-DN+i各 10 可實施以利用兩延遲階段,以D”和D,表示。每一延遲元件 之總延遲(TD)可為局部延遲D”和D,之總和。一第一延遲階 段(D”)可被安排以接收一輸入資料訊號s(t)並輸出一第一 延遲訊號至其中一關聯器乘法器CMi-CMN+i。一第二延遲 階段(D’)可被安排以接收第一延遲訊號並輸出一第二延遲 15訊號至其中一濾波器乘法器FMi-FMN+i。 在一實施例中,每一延遲元件之延遲量,和局部延遲 階段(譬如D”和D,)’可針對想要的實施來設定。譬如,在 FFE之兩區塊實施中,匹配關聯器之輸入延遲典型上被調 整來匹配延遲A—B,其對應於在濾波器乘法器和錯誤訊號 20產生器之延遲量。在一實施例中,譬如,延遲元件Di-DN+i 各可設為提供適於CMi-CMN+i和FMi-FMN+l之延遲量。 此可實現以設定一第一延遲階段D”來輸出具有匹配延遲A —B之延遲量的一第一延遲訊號,並從CMi_CMn+i傳送第 —延遲訊號至一對應關聯器乘法器。第二延遲階段D,可設 13 1306709 為輪出具有適於一給定濾波器乘法器之延遲量之—第二延 遲訊號,並從FMi-FMN+i傳送第二延遲訊號至一對應淚波 器乘法器。若可知各延遲元件之TD、和各延遲階段d”和j), 之局部延遲,一給定實施可設以任何適當的延遲量。實施 5 例不僅侷限於本段落所揭示。 第二延遲可大於、等於或小於第一延遲。第—延遲和 第二延遲之總和造成單位晶胞延遲元件之總延遲。總延遲 通常會設計成將近T/2,其中T為位元週期。因此,第二延 遲被設計成匹配T/2和第一延遲之間的差。此亦可被稱為些 10 微間距分接延遲線濾波器。 一般操作中,FFE 330可接收一輸入資料訊號S(t)和輸 出一等化訊號o(t)。關聯器3〇2相聯來自ESG 3〇8之錯誤訊 號e(t)和輸入資料訊號s(t)。關聯器3〇2可接收來自esg 3〇8之錯誤訊號e(t)。各關聯器乘法器可接收來自第一延遲 15階段D”輸入之延遲訊號和來自ESG308之錯誤訊號e(t)D各 關聯益乘法器可輸出· 一關聯器乘法器訊號至一對應積算 INTi-INTN+i。INTi-INTN+i各可個別地整合關聯器乘法 器訊號,並輸出一對應相關聯訊號。相關聯訊號可傳送至 其各自在濾波器3〇4中之係數Co-CN。 20 濾波器3〇4可接收輸入資料訊號s(t)。每一濾波器乘法 器可接收從一延遲階段D,輸入之第二延遲訊號和來自關聯 器3〇2之一積算器31〇之一關聯訊號係數。每一濾波器乘法 器可輸出一比例訊號。來自每一濾波器乘法器之比例訊號 可被總和裝置3〇6接收。總和裝置3〇6可組合訊號與包含一 14 1306709 總和裘砂之辦貞裁1m μ 化訊號咖。個別縮放之總和 ,' :°就麵等 3〇〇建設性和郷性干擾之會、、&延遲錢執行吻 《<實際濾波特徵。 此處已說明許多待定細_ 5解。然而,熟於此技藝者可瞭解,可不具有這句^透瞭 地來實現這些實施例。其他例子令,未詳細說明之習= 作、構件、和電路並不會造成本發明之混淆。可瞭解的是^ 此處所揭示之特定結構性和函式性細節可表示而不必令 限制實施例之範圍。 會 10 「一個實施例」、「-種實施例」等措辭表示本發明户 述之實施例,可包括特定特性、結構、或特徵。又,反斤 使用的「在-實施例中」一辭儘管可能但不一定指相= 實施例。 、 -些實施例可實施以利用—架構,其可依據任何 15因子變化,譬如所欲計算率、電力位準、熱容受、輪入= 料率、、輸出資料率、和其他效能限制。譬如,一實施例二 專用電腦,譬如—電路、—應㈣定積體電路 ()、可程式規劃邏輯裝置(PLD)'或數位訊號處理器 (DSP),料。又另—種實施例,1施例可實施以經規則 20之-般用途電腦構件和客製化硬體構件之組合 僅侷限於本段落所揭示。 例不 後述5兒明與申請專利範圍中,可能使用「耦接」與「連 接」及其派生詞。須明白這些措辭彼此不同義。而在特定 實施例中,「連接」可用於表示兩個或更多元件彼此直接的 15 1306709 實體或電氣接觸。「輕接」則意謂兩個以上元件的直接的實 體或電氣接觸,然而「耦接」亦可意謂兩個以上元件不直 接的實體或電氣接觸,但仍彼此合作或互動。 儘管此處說明一些實施例之特性,許多修改、代換、 5變化、及等效可由此為熟於此技術領域者思及。因此須了 解所附申請專利範圍意欲涵蓋落於本發明精神範疇之這些 修改與變化。 【闺式簡單説明】 第1圖繪示一通訊系統100之方塊圖。 10 第2圖繪示一收發器200之方塊圖。 第3圖繪示一前授等化器3〇〇之方塊圖。 【主要元件符號說明】 100系統 102'1〇4 節點 1〇6資料發射器/接收器(「收發 器」) 200收發器 2〇2發射(TX)資料 2〇6發射器濾波器 208發射器 210接收器 214自動增益控制器(AGC) 2i6 FFE 220切片器 222決策回授等化器(DFE) 224錯誤訊號產生器(ESG) 228輸出TX訊號 23〇接收(RX)訊號 3〇〇前授等化器 3〇2關聯器 3〇4濾波器 3〇6總和裝置
3〇8 ESG 310限制器/切片器 312減法節點 16

Claims (1)

1306709 十、申請專利範圍: 第94132306號申請案申請專利範圍修正本 I 一種等化器,其包含: 具有多個濾波器乘法器之一分接濾波器; 具有多個關聯器乘法器之一關聯器;以及 用以連接該等濾波器乘法器和該等關聯器乘法器 之組共旱延遲元件,每一延遲元件包括多個延遲級, 其中一第一延遲級用來接收一輸入資料信號並輸出一 第一延遲信號至該等關聯器乘法器之一,以及一第二延 遲級用來接收該第-延遲信號並輸出一第二延遲信號 至該等濾波器乘法器之一。 2. 如申請專利範圍第1項之等化器,其中該第—延遲信號 具有與通過一乘法器和一錯誤信號產生器之-延遲量 相對應的一第一延遲量。 3. 如申請專利範圍第2項之等化器,其中該第二延遲信號 具有-第二延遲量,其對應於—延遲元件之—總延遲與 該第一延遲量之間的差。 4. 如申請專利範圍第1項之等化器,其中該等乘法器為類 比乘法器。 5· ^申請專利範圍第!項之等化器,其中該關聯器更包含 —積分器’而每-關聯器乘法器來接收該第一延遲信號 及一錯誤信號作為輸入並輸出一關聯器乘法器信號,該° 積分器用來接收和積分該關聯器乘法器信號並輸出一 相關聯信號。 17 1306709 6.如申請專利範圍第1項之等化器,其中該分接濾波器包 含一求和元件,而每一濾波器乘法器用來接收該第二延 遲信號和一相關聯信號作為輪入,並輸出一經縮放的信 號’該求和元件用來接收該等經定比縮放信號並將該等 5 經疋比縮放信號組合包含一求和點之一共同負載中,並 輸出一總和濾波器信號。 7·如申請專利範圍第1項之等化器,其更包含一錯誤信號 產生,該錯誤信號產生器用來接收一總和濾波器信號 並輸出一錯誤信號至該關聯器。 10 8_ 一種通訊系統,其包含: 一通訊媒體; 連接至該通訊媒體之一收發器,該收發器包括用來 接收一輸入資料信號及輸出一等化信號之一前授等化 器來接收一輸入資料信號及輸出一等化信號,該前授等 ί5 化器包含: 具有多個濾波器乘法器之一分接濾波器; 具有多個關聯器乘法器之一關聯器;以及 用來連接至§亥濾波器乘法器及該等關聯器乘 法器之一組共享的延遲元件,每一延遲元件包括多 0 個延遲級,其中-第-延遲級用來接收該輸入資料 信號並輸出一第一延遲信至該等關聯器乘法器 之一,而一第二延遲級用以接收該第一延遲信號用 並輪出一第二延遲信號至該等濾波器乘法器之一。 9·如申請專利範圍第8項之系統,其中該第—延遲信號具 18 :1306709 有與通過一乘法器和一錯誤信號產生器之一延遲量相 對應的一第一延遲量。 10. 如申請專利範圍第9項之系統,其中該第二延遲信號具 有一第二延遲量,其對應於一延遲元件之一總延遲與該 第一延遲量之間的差。 11. 如申請專利範圍第8項之系統,其中該乘法器係類比乘 法器。 12. 如申請專利範圍第8項之系統,其中該關聯器更包含一 積分器,而每一關聯器乘法器來接收該第一延遲信號及 一錯誤信號作為輸入並輸出一關聯器乘法器信號,該積 分器用來接收和積分該關聯器乘法器信號並輸出一相 關聯信號。 13_如申請專利範圍第8項之系統,其中該分接濾波器包含 —求和元件,而每一濾波器乘法器用來接收該第二延遲 信號和一相關聯信號作為輸入,並輸出一經縮放的信 號,該求和元件用來接收該等經定比縮放信號並將該等 經定比縮放信號組合包含一求和點之一共同負載中,並 輪出一總和濾波器信號。 14_如申請專利範®第8項之系統,其更包含-錯誤信號產 生器’該錯誤信號產生器用來接收—總和遽波器信號並 輸出一錯誤信號至該關聯器。 15_ —種等化器裝置,其包含: 、具有用以連接到選自一組延遲元件中之一對應延 遲元件的一第一組乘法器之一濾波器,每一延遲元件用 19 ,1306709 以接收一資料信號作為輸入; 具有用以連接到選自該組延遲元件中之一對應延 遲元件之一第二組乘法器之一關聯器;以及 其中每一延遲元件包括以一第一延遲量輸出該資 5 料信號之一第一延遲級、以及以一第二延遲量輸出該資 料信號之一第二延遲級,該第二組乘法器之每一乘法器 以該第一延遲量接收一資料信號,而該第一組乘法器中 之每一乘法器以該第二延遲量接收一資料信號作為輸 入。 10 16.如申請專利範圍第15項之裝置,其中該第一延遲量對應 於通過一乘法器和一錯誤信號產生器之一延遲量。 17. 如申請專利範圍第15項之裝置,其中該第二延遲量對應 於一延遲元件之一總延遲與該第一延遲量之間的差。 18. 如申請專利範圍第15項之裝置,其中該等乘法器為類比 15 乘法器。 19. 如申請專利範圍第15項之裝置,其中該濾波器接收來自 一自動增益控制元件之一增益信號,並輸出一等化信 號。 20. 如申請專利範圍第15項之裝置,其中該濾波器接收來自 20 一自動增益控制元件之一增益信號,等化該增益信號並 減少預取樣失真,並輸出一等化信號。 21. 如申請專利範圍第15項之裝置,其更包含一錯誤信號產 生器,該錯誤信號產生器接收一總和濾波器信號並輸出 一錯誤信號至該關聯器。 20 .1306709 七、指定代表圖: (一)本案指定代表圖為:第(3 )圖。 • (二)本代表圖之元件符號簡單說明: ' 300前授等化器 302關聯器 304濾波器 306 總和裝置 八、本案若有化學式時,請揭示最能顯示發明特徵的化學式:
TW094132306A 2004-09-27 2005-09-19 Feed forward equalizer TWI306709B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US10/951,456 US7551667B2 (en) 2004-09-27 2004-09-27 Feed forward equalizer

Publications (2)

Publication Number Publication Date
TW200629828A TW200629828A (en) 2006-08-16
TWI306709B true TWI306709B (en) 2009-02-21

Family

ID=35686572

Family Applications (1)

Application Number Title Priority Date Filing Date
TW094132306A TWI306709B (en) 2004-09-27 2005-09-19 Feed forward equalizer

Country Status (6)

Country Link
US (1) US7551667B2 (zh)
EP (1) EP1794964B1 (zh)
AT (1) ATE404009T1 (zh)
DE (1) DE602005008751D1 (zh)
TW (1) TWI306709B (zh)
WO (1) WO2006036663A1 (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7738546B2 (en) * 2004-09-27 2010-06-15 Intel Corporation Feed forward equalizer for a communication system
US7551667B2 (en) 2004-09-27 2009-06-23 Intel Corporation Feed forward equalizer
GB2422989A (en) * 2005-02-03 2006-08-09 Agilent Technologies Inc Correlating a received data signal with a time delayed version of the signal to obtain a measurement of inter-symbol interference
US20080287821A1 (en) * 2007-03-30 2008-11-20 Searete Llc, A Limited Liability Corporation Of The State Of Delaware Computational user-health testing
US8737549B2 (en) 2012-04-30 2014-05-27 Lsi Corporation Receiver having limiter-enhanced data eye openings
WO2014182000A1 (ko) * 2013-05-07 2014-11-13 포항공과대학교 산학협력단 계수 오류 로버스트 피드포워드등화기

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3715670A (en) * 1971-12-20 1973-02-06 Bell Telephone Labor Inc Adaptive dc restoration in single-sideband data systems
DE3381279D1 (de) 1982-09-10 1990-04-05 Hitachi Ltd Aufzeichnungs- und wiedergabegeraet fuer chrominanzsignal.
US4550415A (en) 1983-11-16 1985-10-29 At&T Bell Laboratories Fractionally spaced equalization using nyquist-rate coefficient updating
IT1182562B (it) 1985-09-23 1987-10-05 Cselt Centro Studi Lab Telecom Circuito integratore a larga banda
FR2676149A1 (fr) 1991-04-30 1992-11-06 Philips Composants Amplificateur differentiel notamment du type a cascode.
EP0675608B1 (en) 1994-03-28 2004-12-01 Nec Corporation Method and apparatus for controlling tap coefficients of an adaptive matched filter in an automatic equaliser
US5930296A (en) * 1997-04-08 1999-07-27 Glenayre Electronics, Inc. Low-complexity bidirectional equalizer
US6680971B1 (en) 1998-05-18 2004-01-20 Sarnoff Corporation Passband equalizer for a vestigial sideband signal receiver
US6202075B1 (en) 1998-12-07 2001-03-13 Lucent Technologies, Inc. Second order LMS tap update algorithm with high tracking capability
US6665337B1 (en) 1999-03-31 2003-12-16 Intel Corporation Activation method in data transceivers
US6934387B1 (en) * 1999-12-17 2005-08-23 Marvell International Ltd. Method and apparatus for digital near-end echo/near-end crosstalk cancellation with adaptive correlation
US7120656B1 (en) * 2000-10-04 2006-10-10 Marvell International Ltd. Movable tap finite impulse response filter
US7130366B2 (en) 2002-04-05 2006-10-31 Scintera Networks, Inc. Compensation circuit and method for reducing intersymbol interference products caused by signal transmission via dispersive media
TWI231673B (en) 2002-11-07 2005-04-21 Realtek Semiconductor Corp A modulator used for network transceiver and method thereof
US6956917B2 (en) * 2003-04-17 2005-10-18 Finisar Corporation Method and apparatus for reducing interference in an optical data stream using data-independent equalization
JP3999168B2 (ja) 2003-07-04 2007-10-31 シャープ株式会社 キャリア検出回路およびそれを用いる赤外線通信装置
US20050135468A1 (en) * 2003-12-19 2005-06-23 Bhushan Asuri Feed forward filter
US20050249274A1 (en) * 2004-05-10 2005-11-10 Larosa Christopher P Linear filter equalizer
US7551667B2 (en) 2004-09-27 2009-06-23 Intel Corporation Feed forward equalizer
US7738546B2 (en) * 2004-09-27 2010-06-15 Intel Corporation Feed forward equalizer for a communication system

Also Published As

Publication number Publication date
EP1794964B1 (en) 2008-08-06
TW200629828A (en) 2006-08-16
ATE404009T1 (de) 2008-08-15
US7551667B2 (en) 2009-06-23
WO2006036663A1 (en) 2006-04-06
US20060067542A1 (en) 2006-03-30
EP1794964A1 (en) 2007-06-13
DE602005008751D1 (de) 2008-09-18

Similar Documents

Publication Publication Date Title
TWI312251B (en) Feed forward equalizer for a communication system
TWI306709B (en) Feed forward equalizer
JP4455015B2 (ja) キャンセラ回路及び制御方法
US7738654B2 (en) Isolation of transmit and receive signals
US8804794B2 (en) Adjustable latency transceiver processing
US9525639B2 (en) 2.5 GBPS/5GBPS ethernet communications over a full duplex communication channel
TW200408228A (en) A modulator used for network transceiver and method thereof
TWI404392B (zh) 多通道全雙工收發器之時序控制裝置與相關方法
EP1068676A1 (en) Gigabit ethernet transceiver
US20150256360A1 (en) Adaptive pade filter and transceiver
CN1697332A (zh) 线性滤波均衡器
US7545861B2 (en) Timing recovery circuit and timing recovery method
NL8603247A (nl) Adaptief tijd-discreet filter voor het vormen van een compensatiesignaal uit synchrone datasymbolen.
TWI355150B (en) Multiple transmission protocol transceiver
GB2351885A (en) Neural network for real-time channel equalisation
US7236463B2 (en) Transceiver for echo and near-end crosstalk cancellation without loop timing configuration
WO2005046063A2 (en) A method and apparatus for domain transformation multiple signal processing
JPH0450771B2 (zh)
EP3190757A1 (en) Multi-tones narrow band rf noise elimination through adaptive algorithm
EP1177618A1 (en) Means and method for increasing performance of interference-suppression based receivers
US5530721A (en) Equalizer and terminal device for mobile communications
US9160405B1 (en) Self-tuning high speed transceiver for IC wireline channel
CA2433110C (en) Startup protocol for a communication system
JP2016163117A (ja) 信号歪み補償回路
EP3857712B1 (en) Cascadable filter architecture

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees