TWI304510B - - Google Patents

Download PDF

Info

Publication number
TWI304510B
TWI304510B TW92123669A TW92123669A TWI304510B TW I304510 B TWI304510 B TW I304510B TW 92123669 A TW92123669 A TW 92123669A TW 92123669 A TW92123669 A TW 92123669A TW I304510 B TWI304510 B TW I304510B
Authority
TW
Taiwan
Prior art keywords
line
lines
data
conductive
electrically connected
Prior art date
Application number
TW92123669A
Other languages
English (en)
Other versions
TW200508749A (en
Inventor
Hsin Ta Lee
Tzong Yan Ku
Lih Nian Lin
Original Assignee
Chi Mei Optoelectronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chi Mei Optoelectronics Corp filed Critical Chi Mei Optoelectronics Corp
Priority to TW092123669A priority Critical patent/TW200508749A/zh
Publication of TW200508749A publication Critical patent/TW200508749A/zh
Application granted granted Critical
Publication of TWI304510B publication Critical patent/TWI304510B/zh

Links

Landscapes

  • Liquid Crystal (AREA)

Description

1304510 五、發明說明(1) 【發明所屬之技術領域】 本發明是有關於一種顯示面板,且特別是有關於一種 可提高畫面品質及降低電力消耗的液晶顯示面板(1 iqu id crystal display panel , LCD panel) ° 【先前技術】 請參照第1圖,其繪示乃傳統之液晶顯示面板之部分 電路架構的示意圖。在第1圖中,液晶顯示面板1 0至少包 括數行(col umn )第一資料線(data line) 16a、數行第 二資料線16b、數列(row)掃描線(scan line) 18、數 個薄膜電晶體(thin film transistor,TFT) 20、數個 晝素電極(pixel electrode) 22、數列儲存電容線 (storage capacitance line) 24 及共同電極(common electrode ) 26 〇 第一資料線16a及第二資料線16b係相互平行且交錯排 列,資料線1 6 a及1 6 b係皆與此些掃描線1 8垂直,且掃描線 18、資料線16a及16b係定義出數個畫素30。各畫素3〇至少 具有一 TFT 20及一晝素電極22,在各畫素30中,晝素電極 22係與TFT 20電性連接。 各列畫素30之TFT 20係與對應之一掃描線18電性連 接,同一列之部分TFT 2 0係與第一資料線1 6a電性連接, 且此列之其餘TFT 20係與第二資料線16b電性連接。在各 列畫素30中,分別與第一資料線16a及16b電性連接之TFT 30係交錯排列,相鄰兩畫素30的晝素電極22係分別接收第
顶 1140F(奇美).ptd 第 5 頁 '— ---- 1304510 五、發明說明(2) 一資料線16a及第二資料線1 6b所傳送之資料電壓,以作為 晝素電壓之用。同一行之部分TFT 20係與第一資料線1 6a 電性連接’且此行之其餘T F T 2 0係與第二資料線1 6 b電性 連接。在各行晝素30中,分別與第一資料線16a及16b電性 連接之TFT 30係交錯排列,相鄰兩畫素30的畫素電極22係 分別接收第一資料線1 6 a及第二資料線1 6 b所傳送之資料電 壓,以作為畫素電壓之用。由上述可知,此些畫素30即構 成一 轉畫素.m.陣(ILi.p j 氐红 iiJ 〇
儲存電容線2 4係與掃描線1 8平行交錯,並和第一資料 線16a及第二資料線16b垂直。各儲存電容線24係形成於對 應之各列畫素30之晝素電極22的下方。共同電極26係覆蓋 掃描線18、第一資料線16a、第二資料線16b、TFT 20、晝 素電極22及儲存電容線24。當共同電極26之電壓及畫素電 極2 2之晝素電壓形成一電壓差時,位於晝素電極22及共同 電極2 6之間的液晶將受到此電壓差的影響而轉動,並改變 其排列方向。此時,光線係可通過轉動後之液晶,且液晶 顯示面板10係顯示對應之晝面(frame)。
當液晶顯示面板10執行行反轉(c〇lumn inversi〇n) 模式時’掃描線18係打開各列畫素30,且第一資料線1 6a 及第二資料線1 6 b係傳送極性相反之資料電壓給對應之晝 素30。各畫素3〇之畫素電極2 2的畫素電壓和其上下左右相 $之晝素30之晝素電極22的畫素電壓具有相反的極性,且 前後兩畫面之同一晝素3 〇之晝素電極22之晝素電壓亦具有 相反之極性’以達到點反轉(d〇 t i nVer S i 〇n )模式的晝
1304510 五、發明說明(3) 面品質。
請參照第2圖,其繪示乃沿著第1圖之剖面線2-2,所視 之液晶顯示面板之一畫素結構的部分放大剖面圖。在第2 圖,液晶顯示面板1 〇更包括基板3 2、第一絕緣層3 4及第二 絕緣層3 6,第一絕緣層3 4係形成於基板3 2上。第一資料線 16a及第二資料線16b係形成於第一絕緣層34上,且第1圖 之掃描線18、TFT 20及儲存電容線24亦形成於基板32之 上。第二絕緣層3 6係形成於第一絕緣層3 4之上,並覆蓋第 一資料線16a、第二資料線16b、第1圖之掃描線is、tft 20及儲存電容線24。畫素電極22係形成於第二絕緣層3 6 上’並位於相鄰之第一資料線1 6 a及第二資料線1 6 b之間。 其中,第1圖之共同電極26係形成於晝素電極22之上方, 且液晶係被填入於第1圖之共同電極26及晝素電極22之 間。 在液晶顯示面板1 0進行行反轉模式時,由於第一資料 線16a及第二資料線16b所傳送之資料電壓的極性相反,且 第一資料線1 6 a及第二資料線1 6 b所傳送之資料電壓的極性 隨著畫面的更換而相對改變,導致晝素電極22和第一 線16a及第二資料線16b之間將會形成一電場,又如第2圖 所示,產生所謂的電性耦合(coupling)的現象。如此”一 來,各晝素電極22的畫素電壓將會受到鄰近之第一 16a及第二資料線16b所傳送之資料電壓的干擾,峰
的串音 (Q r 〇 s s t ai—L ) 現象,麥塑浓曰舶-二上, X σ 冢〜響液日日顯不面板10之晝面
1304510 五、發明說明(4) 【發明内容】 ▲,πυ發:的目的就是在提供-種液晶顯示面 板,其第一導電線及第二導電線的設計, 及第二資料線之間的電性耦合程度“避免 液日日顯不面板產生串音現象,以維持良好的金 所。 根據本發明的目的’提出一種液晶顯示:板了包括數 數行第一資料線、數行第二資料線、數個薄膜 電日日體(thin film transistor,TFT )、數個查素電 極、數段第一導電線及數段第二導電線。第一資^線及第 二資料線係相互交錯排列,第一資料線、第二資料線及掃 描線係定義出數個畫素。各TFT係形成於各畫素中,各列 畫素之TFT係皆與對應之各掃描線電性連接。在各列書素 中,部分TFT係與此些第一資料線電性連接,而其餘^丁係 與此些第二資料線電性連接,與第一資料線電性連接之 TFT係和與第二資料線電性連接之TFT交錯排列。在各行晝 素中,部分的TFT係與第一資料線電性連接,而其餘的”丁 係與第二資料線電性連接,與第一資料線電性連接之TFT 係和與第二資料線電性連接之TFT交錯排列。各晝素電極 係形成於各晝素中,並與對應之TFT電性連接。各第一導 電線及各第二導電線係以與此些第一資料線平行之方式形 成於各畫素中,並位於各晝素電極之兩侧外。在各書素y 中第導電線及第一導電線係分別位於晝素電極及^ 一 二貝料線之間和畫素電極及第二資料線之間,或者是分別位
第8頁 1W1140F 倚美).ptd 1304510 五、發明說明(5) 於晝素電極及第二資料線之間和畫素 間,其中,此些第一導電線及此歧第- 第一資料線之 偏壓(bias voltage)。 一弟一 ^電線係被施加一 根據本發明的再一目的,提出一-之液晶顯示面板,包括數列掃描線、數二=反轉模式 行第二資料線、數個TFT、數個書辛雷 一資料線、數 線、數段第電線及數段第二—導電電綠極。、曾數列儲存電容 二資料線係相互交錯排列,第一資錄=資料線及第 :線係定義出數個畫素。τ F Τ係各形成線於、第*二資料線及掃 晝素之TFT係皆與對應之掃描線電^接2列 中,部分m係與此些第一資料練=垃在各列畫素 與此些第二資料線電性連接、,盘線電一 ^連接’而其餘TFT係 T二係和與第二資料線電性連接之m 楚部分的TFT係與第一資料 】在= :與卜料線電性連接,# 接而接餘之=
係和與第二資料線電 Y电性連接之TFT 線係與掃描:ΐ:而對應之m電性連接。儲存電容 應之各列書排列,各儲存電容線係形成於對 係以下方。☆第一導電線及各第二導電線 畫素電極之兩側中,並位於各 二資料線之間料線之間和畫素電極及第 去主 戎者疋分別位於晝素電極及第二資料線之 間和畫素電極及第一資料線之間。
第9頁
IHH IWIMOF 倚美).ptd 1304510 五、發明說明(6) ^ $本考X月之上述目的、特徵、和優點能更明顯易 文特舉一較佳實施例,並配合所附圖式,作詳細說 明如下: 【實施方式】 實施例一 請參照第3圖,其繪示乃依照本發明之實施例一之液 曰曰顯不面板(llquid crystal display panel,LCD panel )之部分電路架構的示意圖。在第3圖中,液晶顯示 面板41 0至少包括數行(c〇lumn )第一資料線(data丨ine )416a、數行第二資料線416b、數列(r〇w )掃描線 (scan line ) 418、數個薄膜電晶體(thin f丨lm transistor,TFT) 420、數個畫素電極(pixel electrode ) 422、數列儲存電容線(st〇rage capacitance line ) 424、共同電極(c〇mm〇ii electr〇de )426、數段第一導電線442及數段第二導電線444。 第一資料線41 6a及第二資料線4 16b係相互平行且交錯 排列’第一資料線416a及第二資料線4 16b係皆與此些掃描 線418垂直,且掃描線418、第一資料線416a及第二資料線 416b係疋義出數個畫素43〇。各晝素430至少具有一 TFT 420及一晝素電極422,在各畫素430中,晝素電極422係與 TFT 420電性連接。 各列晝素43 0之TFT 420係與對應之一掃描線418電性 連接,同一列之部分TFT 42 0係與第一資料線416a電性連
1304510
且此列之其餘11^ 420係與第二資料線416b電性連 在各列畫素43〇中,分別與第一資料線416a及416b電 '接之TFT 42 0係交錯排列,相鄰兩晝素43()的晝素電極 422=係分別接收第一資料線4丨仏及第二資料線““所傳送 之\料電壓,以作為畫素電壓之用。同一行之部分 420係與第一資料線4i 6a電性連接,且此 係與第二資料線㈣電性連接。在各行畫素中,分別 與第一 #料線416a及416b電性連接之TFT 42〇係交錯排 列,相鄰兩畫素43 0的畫素電極422係分別接收第一資料線 j 6a及第二資料線416b所傳送之資料電壓,以作為畫素電 壓之用。由上述可知,本發明之此些畫素43〇可以構一成一 翻轉畫素矩陣(flip pixel matrix)。 儲存電容線424係與掃描線4 18平行交錯,並和第一資 料線41 6a及第二資料線416b垂直。各儲存電容線424係形、 成於對應之各列畫素430之晝素電極422的下方。共同電極 426係覆蓋掃描線4 18、第一資料線416a、第二資料線 416b、薄膜電晶體420、畫素電極乜2及儲存電容線424。 在各晝素430中,晝素電極422係與對應之儲存電容線424 =成一儲存電容(storage capacit〇r,Cs)(未顯示於 第3圖中),儲存電容線424係與共同電極426電性連接, 使得各儲存電容為Cs on common#架構。 ^ /本發明之特徵在於,第一導電線442及第二導電線444 係形成於各畫素43 0中,並以與儲存電容線424垂直之方式 位於畫素電極422之兩側外。在各畫素43〇中,第一導電線
1304510 五、發明說明(8) '~ 442及第二導電線444係以平行第一資料線416a及第二資料 線4161)之方式分別位於晝素電極422及第一資料線416&之 間和晝素電極42 2及第二資料線4 16b之間,或者是分別位 於晝素電極422及第二資料線41 6b之間和晝素電極4 22及第 一資料線416a之間。在各畫素430中,第一導電線442及第 二導電線444係皆與儲存電容線424電性連接,更可與儲存 電容線424形成一體成型之結構,使得儲存電容線424、第 一導電線442及第二導電線444形成一’,H,,字形結構。至於 本發明形成第一導電線442及第二導電線444於畫素電極 4 2 2之兩侧外之目的及功效將於後文中提及。第一導電線 442及第一導電線444必須被施加一偏壓(bias voltage )° 請參照里],其繪示乃沿著第3圖之剖面線4-4’所視 之液晶顯示面板之一晝素之部分結構的放大剖面圖。在第 4圖’液晶顯示面板41 0更包括基板432、第一絕緣層434及 第二絕緣層436,第一導電線442及第二導電線444係形成 於基板432上。需要注意的是,第3圖之掃描線418、TFT 420及儲存電容線424亦形成於基板432之上。第一絕緣層 4 34係形成於基板4 32之上,並覆蓋第一導電線4 42及第二 導電線444。第一資料線416a及第二資料線41 6b係形成於 第一絕緣層434上,第一導電線442及第二導電線444係位 於第一資料線41 6a及第二資料線416b之間。第二絕緣層 4 3 6係形成於第一絕緣層4 3 4之上,並覆蓋第一資料線4 1 6 a 及第二資料線416b。晝素電極422係形成於第二絕緣層436
1W1140F 倚美).ptd 第12頁 1304510 五、發明說明(9) ^ 並也於第一導電線4 42及第二導電線4 44之間。例如, 第一導電線4 42係位於晝素電極4 22及第一資料線416a之 門第一導電線444係位於晝素電極422及第二資料線4 1 6b 之間。 、' +當液晶顯示面板410執行行反轉 (column inversion )模式時’知描線41 8係打開各列畫素4 3 〇,且第一資料線 1 6 a及第一 > 料線41 6 b係傳送極性相反之資料電壓給對應 之畫素430。各畫素430之晝素電極4 22的晝素電壓和其上 下左右相鄰之畫素430之晝素電極4 2 2的畫素電壓具有相反 的極性,且前後兩畫面之同一畫素43〇之晝素電極422之畫 素電壓亦具有相反之極性,以達到點反轉(d〇t inversion)模式的晝面品質。由於畫素電極422與第一資 料線41 6a及第二資料線4 1 6b之間具有第一導電線442及第 一導電線444的關係,第一導電線442及第二導電線444係 可分別與第一資料線41 6a及第二資料線41 6b產生電場,以 減仏晝素電極42 2與第一資料線4 1 6a及第二資料線4 1 6b之 ,的電性搞合(coupling )程度,又如第4圖所示。如此 :來,也可降低對所有晝素電極422的晝素電壓所造成之 影響’改善液晶顯示面板41〇所產生之串音(cr〇ss talk )現象,以維持良好的畫面品質。 實施例二 曰請參照i—ϋ,其繪示乃依照本發明之實施例二之液 晶顯示面板之部分電路架構的示意圖。本實施例之液晶顯
TW1140F(奇美).ptd 第13頁 1304510 五、發明說明(10) 示面板710與實施例一之液晶顯示面板41〇不同之處在於, 本實施例之儲存電容的架構為玉! 〇 n gAt ?。也就是說,通 過各列畫素4 30的瘦存電容線724 1與對應此列畫素43〇之 上一列掃描線2及ί二導電線 744係形成於各畫素430中,並以與儲存電容線724垂直之 方式位於畫素電極422之兩側外。在各畫素wo中,第一導 電線742及第二導電線744係以平行第一資料線416a第二資 料線41 6b之方式分別位於畫素電極422及第一資料線416& 之間和畫素電極42 2及第二資料線41 6b之間,或者是分別 ^立於晝素電極422及第二資料線4丨6b之間和畫素電極42 2及 第一資料線4 16a之間。其中,第一導電線742及第二導電 線744係皆與儲存電容線724電性連接,更可與儲存電容線 724形成一體成型之結構。在各畫素43〇中,儲存電容線 724、第一導電線7 42及第二導電線7 44係形成一” π”字形 結構。至於本實施例與實施例一之相同之構成要件在此省 略並不再贅述。 在液晶顯示面板71 0執行行反轉模式之情況下,由於 畫素電極422與第一資料線4 l6a及第二資料線41 6b之間具 有第一導電線742及第二導電線744的關係,第一導電線 742及第二導電線744係可與第一資料線416a及第二資料線 416b產生電場,以減輕晝素電極422與第一資料線416&及 第二資料線4 1 6b之間的電性耦合程度,改善液晶顯示面板 710所產生之串音現象。 然熟悉此技藝者亦可以明瞭,本發明之技術並不侷限
W1140F 倚美).ptd
1304510 五、發明說明(11) 在此。例如, 資料驅動電路 第一資料線及第 及一第二資 第一資料驅動電路及第二 傳送到對應之 可由同一個資 提供之資料電 由一掃描驅動 描電壓傳送到 本發明上 電線及第二導 線及第二資料 所產生之串音 綜上所述 然其並非用以 本發明之精神 本發明之保護 準。 晝素中。此 料驅動電路 壓傳送到對 電路驅動, 對應之晝素 述實施例所 電線的設計 線之間的電 現象,以維 ,雖然本發 限定本發明 和範圍内, 範圍當視後 料驅動 資料驅 外,第 所驅動 應之晝 以將此 中。 揭露之 ’可以 性耦合 持良好 明已以 ’任何 當可作 附之申 資料線係可分別由一第一 電路所驅動,並分別將此 動電路所提供之資料電壓 —資料線及第二資料線係 ’並將此資料驅動電路所 素中。另外,掃描線係可 知描驅動電路所提供之掃 液晶顯示面板,其第一導 減輕畫素電極與第一資料 程度’改善液晶顯示面板 的畫面品質。 一較佳實施例揭露如上, 熟習此技藝者,在不脫離 各種之更動與潤飾,因此 請專利範圍所界定者為
1304510 圖式簡單說明 【圖式簡單說明】 第1圖繪示乃傳統之液晶顯示面板之部分電路架構的 示意圖。 第2圖繪示乃沿著第1圖之剖面線2-2’所視之液晶顯示 面板之一畫素結構的部分放大剖面圖。 第3圖繪示乃依照本發明之實施例一之液晶顯示面板 之部分電路架構的示意圖。 第4圖繪示乃沿著第3圖之剖面線4-4’所視之液晶顯示 面板之一晝素之部分結構的放大剖面圖。 第5圖繪示乃依照本發明之實施例二之液晶顯示面板 之部分電路架構的示意圖。 圖式標號說明 1 0、41 0、7 1 0 :液晶顯示面板 16a、416a :第一資料線 16b、41 6b :第二資料線 1 8、41 8 :掃描線 20、420 ··薄膜電晶體 22、422 :晝素電極 24、424、724 :儲存電容線 26、426 :共同電極 30 、 430 :晝素 32、432 :基板 34、434 :第一絕緣層
H1140F(奇美).ptd 第16頁 1304510
W1140F 倚美).ptd 第17頁

Claims (1)

  1. 1 · 一種液晶顯示面板,至少包括: 複數列掃描線; 複數订第一貪料線及複數行第二資料線,係相互交錯 =f Φ該f f :資料線、該些第二資料線及該些掃描線係 疋義出稷數個畫素(pixel ); 複數固薄膜電晶體(thin f i lm transist〇r, TFT )係各开y成於各该畫素中,各列該些畫素之該些TFT 係皆與對應之該掃描線電性連接,在各列該些畫素中一,部 ^的該些m係與該些第一資料線電性連接,而其餘的該 坠TFT係與孩些第二貧料線電性連接,與該些第一資料線 電性連j妾之該些TFT係和與該些第二資料線電性連接之該 乂—錯排列,在各行該些晝素中,部分的該些TFT係與 該第貝料線電性連接,而其餘的該些TFT係與該第二資 料,,性,接’與該第一資料線電性連接之該些tfT係和 與該=二資料線電性連接之該些tft交錯排列; 夕固旦素電極’係各形成於各該晝素中,並與對應 之遠T F T電性連接; f數列儲存電容線,係與該些掃描線平行而交錯排 」丄各該儲存電容線係形成於對應之各列該些畫素電極之 下方;以及 電線ϋϊί:導電線及複數段第二導電,線,各該第-導 #忐二+ 一導電線係以與該些第一資料線平行之方式 ^蚩去由〜旦素中’並位於各該晝素電極之兩側外,在各 “-素中,該第一導電線及該第二導電線係分別位於該畫
    第18頁 案號 92123RM 月 曰 1304510 六、申請專利範圍 素電極及該第一資料線之間和 之間,或者是分別位於該畫素 該畫素電極及該第一資料線之 及該些第二導電線係被施加一 )2·如申請專利範圍第i項 該液晶顯示面板係可執行一行 之驅動模式。 )3·如申請專利範圍第2項 在該液晶顯示面板顯示一書 料線係傳送一筮 . ~ 此圭丰^ 弟一貢料電壓或 一資料==β些第二資料線 二枓電壓給對應之該些 晝素之書专雷厭 一一京 果。〜f電壓的極性相反, 各列4該範圍第1項 應之該f; ; ΐ ί 第—導電 省存電各線電性連接。 m如申請專利範圍第4項 …顯示面板更包括:弟4項 t ^ ^ C ^其上係形成有該 線,亥些第二導電線; 存電2一絕緣層,係形成於 緣層上倍形# 士 蜍電線及 /、形成有該些第一資料 修正 該畫素電極及該第二資料線 電極及該第二資料線之間和 間’其中,該些第一導電線 偏壓(bias voltage)。 所述之液晶顯示面板,其中 反轉(column inversion ) 所述之液晶顯示面板,其中 (frame )時,該些第一資 一第二資料電壓給對應之該 傳送該第二資料電壓或該第 電極,使得任意相鄰之兩該 表現出一點反轉之視覺效 所述之液晶顯示面板,其中 線及該些第二導電線係與對 所述之液晶顯示面板,其中 些儲存電容線、該些第一導 該基板之上,並覆蓋該些儲 該些第二導電線,該第一絕 線及該些第二資料線;
    第19頁 1304510 案號 92123669 3 曰 六、申請專利範圍 一第二絕緣層,係形成於該第一絕緣層之上,並覆蓋 該些第一資料線及該些第二資料線,該第二絕緣層上係ς 成有該些晝素電極;以及 一共同電極(common electrode ),係覆蓋該些第一 資料線、該些第二資料線、該些畫素電極、該:第二導電 線及該些第二導電線。 6. 如申請專利範圍第5項所述之液晶顯示面板,其中 該些儲存電容線係與該共同電極電性連接,且各該责素電 極係與對應之該儲存電容線形成一儲存電容(s t二^ e' capac i tor,Cs ) ° 7. 如申請專利範圍第5項所述之液晶顯 各該儲存電容線係與對應之該掃描線電性 :交者 素電極係與對應之該儲存電容線形成一儲存電 8. 如申請專利範圍第5項所述之液曰 該液晶顯示器更包括: 日日4不面板’其中 一液晶,係配置於該共同電極 9. 一種可執行行反轉驅動模— 及^各/晝素電極之間。 少包括: 将呢動私式之液晶顯示面板,至 複數列掃描線; 複數行第一資料線及複數行 乂 排列,該些第一資料線、該些第_ =貝杆綠,係相互交錯 定義出複數個畫素; 一 —^料線及該些掃描線係 複數個TFT,係各形成於各該書 之該些TFT係皆與對應之該掃描^ ^京中,各列該些畫素 田、、、電性連接,在各列該些
    ^^ 92123669 1304510
    /、、申睛專利範圍 ΐί:,冑分的該些m係與該些第-資料線電性連接, 第、:=t *TFT係與該些第二資料線電性連接,盥該此 =:負料線電性連接之該些T F T係和些料缘^ =妾之該些TFT交錯排列,在各行該些晝素中貝= 4 t TF T係與該第一資料線電性連 、 :二二電性連.接,與該第一資料線電性連接之該 二 ’、σ 一該第二資料線電性連接之該些TFT交錯排列; 複數個晝素電極,係各形成於各該晝素中,並與對應 之該T F T電性連接; 複數列儲存電容線,係與該些掃描線平行而交錯排 歹J各'"亥储存電谷線係形成於對應之各列該些晝素電極之 下方;以及 一一’ 複數段第一導電線及複數段第二導電線,各該第一導 電線及各該第二導電線係以與該些第一資料線平行之方式 形成於各該晝素中,並位於各該畫素電極之兩側外,在各 该晝素中’該第一導電線及該第二導電線係分別位於該畫 素電極及該第一資料線之間和該晝素電極及該第二資料線 之間’或者是分別位於該畫素電極及該第二資料線之間和 該畫素電極及該第一資料線之間。 1〇·如申請專利範圍第9項所述之液晶顯示面板,其 中該液晶顯示面板更包括: 一基板,其上係形成有該些儲存電容線、該些第一導 電線及該些第二導電線; 一第一絕緣層,係形成於該基板之上,並覆蓋該些儲
    第21頁 案號 92123669 1304510 Λ_η
    該第 絕 曰 六 申請專利範圍 存電容線、該些第一導電線及該些第二導電線,該为 緣層上係形成有該些第一資料線及該些第二資料線; 一第二絕緣層,係形成於該第一絕緣層之上,I覆蓋 該些第一資料線及該些第二資料線,該第二絕緣層上係形 成有該些畫素電極;以及 一共同電極,係覆蓋該些第一資料線、該些第二資料 線、該些畫素電極、該些第一導電線及該些w第二導電線。 少勺2·· 一種可執行行反轉驅動模式之液晶顯示面板,至 複數列掃描線; 排^複Ϊ行第一資料線及複數行第二資料線,係相互交錯 一金去=f該些掃描線係定義出複數個晝素,各晝素具有 接旦在各歹U 2該些畫素係與對應之該掃描線電性連 在各列違些晝素中,部分的該 料線電性連接,而甘从 / 一旦f係與該些弟一貧 性連接,盥該此/、餘的該t旦素係與該些第二資料線電 第二資料線電性遠桩> β H 4晝素係與該些 素中,部分的兮;t该些畫ΐ交錯排列,在各行該些晝 餘的該些晝素* : 2 1料線電性連接,而其 電性連接之該些書電;ί接,與該第-資料線 素交錯排列;〜素係與邊弟--貝料線電性連接之該些晝 複數列储在泰 列,夂兮枝十子電谷線’係與該些掃描唆平杆二 下方;以及 ▲線係形成於對應之各列該些晝素電極之
    第22頁 1304510 案號 92123669 年 月 曰 修正 六、申請專利範圍 複數段第 電線及各該第 形成於各該晝 該畫素中,該 素電極及該第 之間,或者是 該畫素電極及 及該些第二導 12.如 _ 中各列該些畫 對應之 一導電線及 二導電線係 素中,並位 第一導電線 一資料線之 分別位於該 複數段 以與該 於各該 及該第 間和該 晝素電 該第一資料線之間 第二導電線,各 些第一資料線平 之兩側 係分別 及該第 二資料 該些第 畫素電極 二導電線 畫素電極 極及該第 ,其中, 壓。 所述之液 線及該些 該第一導 行 外 位 線 該儲存 • 如申 中該液晶顯示 一基板, 電線及該些第 13 第 絕 電線係被施加一偏 請專利範圍第1 1項 素之該些第一導電 電容線電性 請專利範圍 面板更包括 其上係形成 二導電線; 緣層’係形成於該基板之上 連接。 弟12項所述之液晶晨貞_ 有該些儲存電容線、 言亥 之方式 ,在各於該晝 資料線 之間和 導電線 存電容線、該 緣層上係形成 一第二絕 該些第一資料 成有該些晝素 一共同電 線、該些晝素 些第一導電 有該些第一 緣層,係形 線及該些第 電極;以及 極,係覆蓋 電極、該些 教覆 線及該些第二導電綠, 資料線及該些第二窨心 成於該第一絕緣層支 二資料線’該第二绝緣 該些第一資料線、鸪此 弟一導電線及該些第〜 面 t 些蕙 線 5 層第導 杈,緩係 杈, I 第二 其 輿導
    第1圖(習知技藝) 1304510 ίο
    第2圖(習知技藝) 1304510 專利申請案號第092123669號修正 410 444 442 416b 416b 416a 416a、\ I if 1 ¥4 442 | 444 442
    SZ2 彡 Z 424- - I Υ7777777777777>ν 1 -\ •^r
    418. 424-
    V777//7, J -J
    418- 1304510
    410 422
    444 442
    第4圖
    1304510
    專利申請案號第092123669號修正 710
TW092123669A 2003-08-27 2003-08-27 Liquid crystal display panel TW200508749A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW092123669A TW200508749A (en) 2003-08-27 2003-08-27 Liquid crystal display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW092123669A TW200508749A (en) 2003-08-27 2003-08-27 Liquid crystal display panel

Publications (2)

Publication Number Publication Date
TW200508749A TW200508749A (en) 2005-03-01
TWI304510B true TWI304510B (zh) 2008-12-21

Family

ID=45070952

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092123669A TW200508749A (en) 2003-08-27 2003-08-27 Liquid crystal display panel

Country Status (1)

Country Link
TW (1) TW200508749A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8605228B2 (en) 2011-05-26 2013-12-10 Chimei Innolux Corporation Display device and display panel

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8605228B2 (en) 2011-05-26 2013-12-10 Chimei Innolux Corporation Display device and display panel

Also Published As

Publication number Publication date
TW200508749A (en) 2005-03-01

Similar Documents

Publication Publication Date Title
TWI373679B (en) Display device
KR101297804B1 (ko) 어레이 기판 및 이를 갖는 표시패널
KR100361626B1 (ko) 액티브 매트릭스형 액정표시장치
TWI345204B (en) Liquid crystal display and driving method of the same
US8941572B2 (en) Liquid crystal panel and liquid crystal display device having the same
CN1598920A (zh) 具有多个图像显示单元的显示器件
TW200842791A (en) LCD and display method thereof
JP6117197B2 (ja) 液晶表示装置
JP2004053702A5 (zh)
CN103926766B (zh) 像素阵列及液晶显示装置
TW201022810A (en) Pixel array and driving method thereof
KR960011524A (ko) 액정표시장치 및 그 구동방법
JP2007164139A5 (zh)
US20120188212A1 (en) Display apparatus
KR101136348B1 (ko) 어레이 기판 및 이를 갖는 표시장치
CN108062188B (zh) Tft基板及应用其的触控显示面板
CN1637475A (zh) 图像显示设备及其制造方法
TWI279613B (en) Array substrate for use in display apparatuses, and display apparatus
TW201033682A (en) High image quality liquid crystal display panel
JP2009098587A5 (zh)
TW523724B (en) Display panel with time domain multiplex driving circuit
JP5089773B2 (ja) 表示装置、及びテレビ受信装置
TW201140210A (en) Active device array substrate
JP4163611B2 (ja) 液晶表示装置
TWI304510B (zh)

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees