TWI278993B - Solid-state image pickup device - Google Patents

Solid-state image pickup device Download PDF

Info

Publication number
TWI278993B
TWI278993B TW094128065A TW94128065A TWI278993B TW I278993 B TWI278993 B TW I278993B TW 094128065 A TW094128065 A TW 094128065A TW 94128065 A TW94128065 A TW 94128065A TW I278993 B TWI278993 B TW I278993B
Authority
TW
Taiwan
Prior art keywords
pixel
transistor
pixels
solid
imaging device
Prior art date
Application number
TW094128065A
Other languages
English (en)
Other versions
TW200625611A (en
Inventor
Sougo Ohta
Mikiya Uchida
Original Assignee
Matsushita Electric Ind Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Ind Co Ltd filed Critical Matsushita Electric Ind Co Ltd
Publication of TW200625611A publication Critical patent/TW200625611A/zh
Application granted granted Critical
Publication of TWI278993B publication Critical patent/TWI278993B/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14603Special geometry or disposition of pixel-elements, address-lines or gate-electrodes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/77Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
    • H04N25/778Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components comprising amplifiers shared between a plurality of pixels, i.e. at least one part of the amplifier must be on the sensor array itself
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14641Electronic components shared by two or more pixel-elements, e.g. one amplifier shared by two pixel elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Electromagnetism (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Solid State Image Pick-Up Elements (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)

Description

1278993 九、發明說明: 【%明所屬之技術領域】 本發明係關於設置了具有M〇S電晶體之像素之固體攝像 裝置,特別是具有像素胞内 < 圖案佈局及其佈局之固體攝 像裝置。 【先前技術】 固體攝像元件,根據藉由光電轉換所產生之載子之移動 方式,分為:FET型,其係具有包含金屬、氧化物及半導 體之MOS構成者;及CCD型。該固體攝像元件,使用於太 陽電池、攝影機、影印機、傳真機等各方面,技術上亦圖 謀改良及改善光轉換效率或元件之積體密度。於像素内包 s放大元件之放大型固體攝像裝置之丨,有^河〇8製程相容 之感測器(以後略稱為CM〇s感測器)。此型之感測器於非 專利文獻1等有揭示。 圖7(勾係表示記載於專利文獻1之先前之CMOS感測器之 _電路構成及剖面之圖。(b)係以電路表示⑷所示剖面之 圖。又,圖7(c)係表示於光電轉換部(以下稱為光電二極 體)藉由光子hv之入射所產生之累積中的電荷狀態之圖。 (d)係表示於元件内蓄積後之電荷狀態之圖。 如圖7(a)、(b)所示,先前之CM〇s感測器,具備:複數 像素,其包合各個像素電路;源極隨耦負荷M〇s電晶體 1 〇7,其分別連接於像素電路;暗輸出轉送M〇s電晶體 1〇〇8 ;明輸出轉送M0S電晶體1〇〇9;暗輸出蓄積電容 1010,其係介設於暗輸出轉送%〇8電晶體1〇〇8與接地之 103389.doc 1278993 間;及明輸出蓄積電容1011,其係疋
糸介0又於明輸出轉送MOS 電晶體1009與接地之間。然後,像素電路n光電二 極體1001,其係將光轉換為電子(載子);光閉極觀,I 係連接於光電二極體1GG1之輸出部之咖電容’· η通道型 轉送用電晶體刪,其係連接於光電二極趙_之輸出部 及光閉極圓,為轉送載子者;η通道型重置用電晶體 1004,其係一端連接於轉送用電晶體1〇〇3,於另一端供給 電源電M VDD;放大用電晶邀贿,其係閘極連接於㈣ 道型轉送用電晶體1003及η通道型重置用電晶體1〇〇4,於 汲極供給電源電塵VDD;及„通道型選擇用電晶體1〇〇6, 其連接放大用電晶體1〇〇5之源極。 又,如圖7(a)所示,先前之CMOS感測器之像素電路, 具有:P型井1017,其係形成於半導體基板;閘極氧化膜 lois,其係設於?型井1017上;第1層多晶su〇19,其係設 於閘極氧化膜1018上;第2層多晶Si 1020 ;及n+浮動擴散 Φ 區域(FD),其係設於p型井1 〇17上。第1層多晶Si 1019係作 為光閘極1002及重置用電晶體1〇〇4之作用。 於此所示先前之感測器之特徵之1係全CMOS電晶體製程 相容,而可與像素部撾〇8電晶體及周邊電路之M〇S電晶體 於同一工序形成。因此,有光罩數、製程工序相較於以 CCD構成之固體攝像裝置可大幅削減之優點。 其次,簡單敘述先前之CMOS感測器之動作方法。首 先,為擴大浮動閘極1002下之空乏層於控制脈衝(|)PG施加 正電壓。浮動擴散部(FD部)1〇21係電荷蓄積中,為防子高 103389.doc 1278993 光溢出使控制脈衝(|)R為高固定於電源VDD。當照射光子hv 於光閘極1002下產生載子,則於光閘極1002下之空乏層中 蓄積電子,電洞通過P型井1017排出。 於光電二極體1001、P型井1017及浮動擴散部1〇21之間 由於形成有因轉送用電晶體1003之能障,故光電荷蓄積中 電子存在於光閘極1002下(參見圖7(c))。 其次,當呈讀取狀態則去除轉送用電晶體1003之障壁, _ 設定控制脈衝(|)PG、控制脈衝φΤΧ,使光閘極1〇〇2下之電 子完全轉送至FD部(參見圖7(d))。由於本工序係完全轉 送,因此殘影或雜訊不會在光電二極體1001產生。當電子 轉送到FD部1021,則因應電子數FD部1021之電位會變 化。將該電位變化以源極隨耦動作經由放大用電晶體1〇〇5 之源極對選擇用電晶體10 0 6輸出’可得線性良好的光電轉 換特性。於FD部,雖會產生因重置之kTC雜訊(起因於寄 生電容C於電晶體接通/斷開時產生之熱雜音),此將轉送 _ 由光hv之載子前之暗輸出取樣蓄積,取得與明輸出之差即 可去除。因此,該CMOS感測器以低雜訊而高S/N信號為特 徵。又,由於是完全非破壞讀取故可實現多功能化。再 者,亦有以XY位址方式之高良率、低耗電之優點。 其次,說明已習知之4Tr型CMOS感測器之像素構成。 圖S係表示先前之4ΊΪ型CMOS感測器之像素構成之電路 圖。此型之CMOS感測器,由於在各像素具有:轉送用電 晶體1102、重置電晶體1103、放大電晶體11〇4、選擇用電 晶體1105之4個電晶,故被稱為4Tr型CMOS感測器者。 103389.doc 1278993 如圖8所示,先前之4Tr型CMOS感測器,具備光電二極 體1101 ’其係連接於成為光電轉換部者;轉送用電晶體 1102,其係連接於光電二極體11〇1之輸出部,轉送蓄積於 光電一極體11 〇 1之信號電荷者;重置電晶體i i 〇3,其係為 重置因轉送用電晶體1102所轉送之電荷之信號者;放大電 晶體1104,將藉由轉送電晶體11〇2所轉送之信號電荷放大 者;及選擇用電晶體1105,其連接於放大電晶體11〇,選 擇像素者。 如上述具有:光電二極體11〇1、轉送用電晶體11〇2、重 置電晶體、放大電晶體、選擇用電晶體之4Tr型CM〇s感測 器之像素部分,佈局為例如圖9所示之圖案。 圖9係表示圖S所示先前之41>型CM〇s感測器之像素部分 之平面佈局之圖。於同圖,11〇la為光電二極體區域、 1102a為轉送用電晶體之閘極、u〇3a為重置電晶體之閘 極、ll〇4a為放大電晶體之閘極、u〇5a為選擇電晶體之問 Φ極Π 〇6為蓄積於光電二極體,以轉送電晶體轉送之信號 電荷轉換為電位之浮動擴散區域。 由該佈局可理解,4Tr型CMOS感測器,由於在!個像素 中需要配置放大手段(放大器)或其控制為目的之4個電晶 體,谷易使光電二極體佔像素之比例(面積率),或者,光 入射之區域佔像素之比例(開口率)變小。因此,於4丁『型 CMOS感測器’有降低攝像裝置之動態範圍、感度、s/n比 之虞。 另一方面,近年像素胞尺寸之細微化及為提升光二極體 103389.doc 1278993 之開口率,於專利文獻1及專利文獻2提案有,以重置電晶 體進行像素選擇,廢除選擇用電晶體之像素構成。該型之 固體攝像裝置,藉由廢除選擇甩電晶體,於各1相訴内部 區域具有轉送電晶體、重置電晶體、放大電晶體3個電晶 體,故稱為3Tr型CMOS感測器。 圖10係表示先前之3Tr型CMOS像素之電路構成之圖,圖 11係圖10所示先前之3Tr型CMOS感測器之像素之佈局之平 面圖。 於圖10所示CMOS感測器,蓄積於光二極體11〇1之信號 電荷以轉送電晶體1102向FD部轉送。轉送之電荷,以放大 用電晶體1104電壓轉換,作為像素信號輸出。蓄積於浮動 擴散之信號藉由將1103之重置電晶體接通,進行電荷排出 恢復初期狀態。其次,於圖U,11〇la為光電二極體(區 域)、1102a、1103a、ll〇4a分別為轉送用電晶體、重置電 曰曰體、放大用電晶體之閘極。該型之CM〇s感測器,具有 φ 因不用形成電晶體之閘極部分之面積而可變小之特徵。 作為進一步改善不損像素胞尺寸之細微化,防止光電二 極體之開口率降低之方法,例如由專利文獻2或專利文獻3 可見,提案有以複數像素共用丨個放大手段之方法。 於圖12表示以2個像素共有丨個放大手段之先前之像素電 路構成之例之圖。同圖係表示2個像素份之電路構成。簡 單地說明該先前之像素電路之動作。 首先,讀取以光電二極體11〇1蓄積之信號之像素陣列之 行(例如圖12之上側之像素)之轉送用電晶體11〇2接通,將 103389.doc 1278993 讀取之信號電荷蓄積於浮動擴散。將蓄積之信號電荷使用 放大用電晶體1104電壓轉換,藉由接通選擇性電晶體11〇5 作為像素彳§號向外部讀取。其次,藉由接通重置電晶體 1103排出蓄積於浮動擴散之信號,恢復初期狀態。其次, 接通像素陣列之列之轉送用電晶體(例如圖12之下側之像 素)1102,將蓄積之信號轉送之浮動擴散。其後之重置電 曰曰體1103、放大電晶體1104、及選擇用電晶體11〇5之動作 Φ 與上侧之像素所敘述之内容共通。 於上述像素電路,信號之放大手段雖以相鄰之像素共通 化,像素實質上是4Tr構成。對此,於專利文獻3提案,像 素電路構成實質上為3Tr型CMOS,且以複數像素共有 放大手段之構成之固體攝向裝置。 圖13係表示先前之3Ti^cm〇s之像素電路構成之圖。於 同圖表示2個像素份。 於圖13所示先前之31>型cm〇S,將讀取以光電二極體 • 1101蓄積之信號電荷之像素陣列之行(例如圖13之上側之 像素)之轉送用電晶體1102接通,將讀取之信號電荷蓄積 於浮動擴散。然後,使用蓄積於浮動擴散之信號使用放大 用電晶體1104電壓轉換,輸出。此時,藉由將不讀取像素 之浮動擴散之電位維持為0V,可削去選擇電晶體。 其次,藉由接通重置電晶體1103將蓄積於浮動擴散之信 唬排出’恢復至初期狀態。其次,接通讀取之像素陣列之 列之轉送用電晶體1102(例如圖13之下側之像素),將蓄積 之“唬轉送至浮動擴散。其後之,放大用電晶體11〇4與重 103389.doc 1278993 置電晶體1103之動作與上側之像素共通。
[非專利文獻 1]IEEE TRANSACTIONS ON ELECTRON DEVICE, VOL41, PP452〜453, 1994 [專利文獻1]特開平9-46596號公報 [專利文獻2]特開昭63-100879號公報 [專利文獻3]美國專利第6,043,478號 【發明内容】 但是,雖於圖11表示於1像素胞内配置3Tr之佈局,惟上 攀 述專利文獻1〜3之任一均沒有表示以2像素實質上由4Tr或 3Tr構成時之具體的像素胞圖案佈局。 於CMOS型攝像元件,依存於電晶體之閘極電極之凸出 長度(指尖長)或於電晶體像素區域之配置位置會產生起因 於對半導體基版之應力之漏電。因此,於像素間元件佈局 成不均勻之先前之3Tr型CMOS感測器(攝像元件),有產生 感度遮蔽及暗示遮蔽之虞。 _ 本發明係為解決上述課題完成者,提供像素面積細微化 之胞之佈局,並且提供可使元件之佈局於像素間均勻之攝 像元件為目的。 本發明之固體攝像裝置,具備:複數像素,其包含互相 相W之第1像素及第2像素,該像素分別設有:光電二極 體其係形成於基板上,將光轉換成信號電荷蓄積者,·轉 送用電晶體,其係具有閘極電極,讀取蓄積於上述光電二 極體之上述信號電荷者;及浮動擴散,其係設於上述基板 述轉送用電晶體之閘極電極之側方區域,將經由 103389.doc 1278993 上述轉送用電晶體讀取之上述信號電荷轉換為電位者,且 上述第1像素,具有閘極電極,一端連接上述第1像素内及 上述第2像素内之兩上述光電二極體,於另依端設有供給 電源電壓之重置電晶體,上述第2像素,具有連接於上述 第1像素内及上述第2像素内之兩上述轉送用電晶體之閘電 極’另外設有放大上述浮動擴散所轉換之電位之放大用電 晶體。 籲 藉由該構成,由於以2個像素(第1像素與第2像素)共用 重置電晶體與放大用電晶體,且可使設於第1像素與第2像 素之電晶體數相等’故可使像素尺寸較先前縮小。又,由 於不縮小像素尺寸時可使光電二極體尺寸變大,相較於先 前之攝像裝置可提升開口率,可提高感度。 特別是,於上述第1像素並未設置上述放大用電晶體, 於上述第2像素並未設置上述重置電晶體為佳。 上述複數之像素,藉由配置為〗維狀或2維狀使設於上述 參複數像素之各個上述光電二極體於同一方向之重心互相的 距離呈一定,可抑制像素間轉換入射光之信號輸出之離 散。 上述第1像素與上述第2像素形狀及尺寸互相相等,藉由 將上述重置電晶體之閘極電極與上述放大電晶體之閘極電 極,配置於上述第1像素内或上述第2像素内之同—位置, 可使各個像素之閘極受到來自元件隔離膜等之應力均勻, 故可使漏電流量均勻,可抑制感度遮蔽或暗時遮蔽之產 生0 103389.doc -12- 1278993 藉由具備:第1接觸,其係連接上述重置電晶體者;及 第2接觸,其係連接上述放大用電晶體,且上述第丨接觸於 上述第1像素内之位置,與上述第2接觸於上述第2像素内 之位置相同,故可抑制入射光於電二極體之光於各像素之 離散’亦可抑產生遮蔽。 最好另外具備:第1接觸,其係由金屬構成,連接於上 it重置電晶體,及第2接觸,其係由金屬構成,接於上述 _ 放大用電晶體。作為接觸材料,使用鎢等高熔點金屬為 佳。 藉由,另外具有:層間絕緣膜,其係設於上述像素上 之’·及微透鏡,其係設於上述層間絕緣膜之中位於上述光 電二極體正上之部分上,可抑制因閘極電極之配置而各像 素之層間絕緣膜之厚度之離散。因此,於該固體攝像裝置 抑制了由微透鏡至光電二極體之距離,可抑制產生偶奇遮 蔽等遮蔽。 • 於本發明之固體攝像裝置,將檢測入射光之像素電路之 構成要素之重置電晶體及放大用電晶體分開配置於2個像 素胞,將該2個電晶體以2個像素胞共通使用,故減少組入 1像素胞之元件數,縮小像素面積。藉此,可將光電二極 體之重心以一定空間距離排列,可使胞間距細微化而可小 型化固體攝像裝置。又,由於1個像素之元件數少因此可 提南光電二極體之開口率,亦提高感度。如此可實現高性 能的感測器。 【實施方式】 103389.doc 13- 1278993 以下,參見圖面詳細說明本發明之實施形態。 (第1實施形態) 圖1係表示本發明之第1實施形態之固體攝像裝置之像素 胞部(像素)之圖案佈局之圖。於同圖,表示2個像素230、 23 1。又,圖2係表示本實施形態之固體攝像裝置之一例之 電路圖。 如圖2所示,本實施形態之固體攝像裝置,具備:光電 _ 二極體1-卜1〜1-111-11;轉送電晶體2-1-1〜2-111-11;重置電晶 體3-1-1〜3-m-n;放大電晶體4-1-1〜4-m-n;列信號線6·1〜6-m ;列信號蓄積部7 ;行選擇部8 ;列選擇部9 ;轉送電晶體 控制線10-1〜l〇-n;重置電晶體控制線負荷電 曰曰體群13 ;及像素部電源14。於此,m、η均為2以上之整 數。 光電二極體1-1-1〜1-m-n係將輸入之光轉換成電氣信號。 轉送電晶體2-1_1〜2-m-n係轉送光電二極體所 _ 生成之者。放大電晶體4· 1-1〜4-m-n係將轉送之信號電荷放 大。重置電晶體3-1-1〜3-m-n係將信號電荷重置。再者,光 電二極體1-1-1〜1-m-n ;轉送電晶體2-1-1〜2-m-n ;重置電 晶體3-1-1〜3-111-11;及放大電晶體4-1-1〜4-111-11,如圖2所 不,2維配置於單位胞,該單位胞於垂直方向存在瓜段、水 平方向存在η段。 重置電晶體控制線11 · 1〜11 -η,連接重置電晶體3 _卜1〜3 -m-n之閘極。放大電晶體4-1-1〜4-m-n之源極,接線於列信 號線6-1〜6-m,於其一端設有負荷電晶體群13。列信號線 103389.doc -14- 1278993 6-1〜6_m之另一端’連接於包含取得1列份的信號之開關電 晶體之列信號蓄積部7 ^列信號蓄積部7,由列選擇部8供 給之行選擇脈衝依序輸出最終輸出。 其次,圖1所示像素胞係表示以2個像素共有^置電晶體 與放大用電晶體,關於本發明之第丨實施形態之沒有選擇 電晶體之CMOS電晶體(固體攝像裝置)之圖案佈局之圖。 同圖係表不除去鋁等配線佈局之佈局圖,作為CM〇s電晶 體之電路構成與圖6所記載之複數像素共有!個放大手段之 像素電路相同。 本實施形態之固體攝像裝置,具有:複數像素’其包含 第1像素(第1像素胞)230及第2像素(第2像素胞)231,且配 置成1維或2維狀;周邊電路,其係處理由設於像素之像素 電路流動電流。周邊電路之構成,與圖7所示之固體攝像 裝置相同。 於以通過圖1之A點(浮動擴散)之線為基準之像素間距, 參以虛線框表示之第1像素230與第2像素231相鄰配置。第j 像素230及第2像素231,分別設有··光電二極體2〇1,其係 將光轉換為信號電荷(電子等載子);轉送用電晶體之問極 電極202,其係將蓄積於光電二極體2〇1之信號電荷轉送; 及浮動擴散206,其係將累積於光電二極體2〇ι,以轉送用 電晶體轉送之信號電荷轉換為電位。 然後,於第1像素230,具有:放大用電晶體之閘極電極 204,其係放大由轉送用電晶體轉送之信號電荷者;及例 如η型擴散層活性區域,其係設於基板之中閘極電極之 103389.doc 1278993 兩側之區域。於該擴散活性區域上,設有··輸出接觸 208,其係將信號由第}像素23〇輸出;及電源接觸2〇7,其 係連接電源電壓供給部者。 又,於第2像素23 1,具備:重置電晶體之閘極電極 203,其係將轉送於轉送用電晶體之信號重置者;例如n型 擴散層活性區域,其係設於基板之中閘極電極2〇3之兩側 之區域;對放大電晶體之傳達用接觸2〇9,其係設於擴散 鲁層活性區域上,將於浮動擴散2〇6電位轉換之信號傳達置 放大用電晶體者;電源接觸207,其係設於擴散層活性區 域上,供給電源電壓者。第1像素23〇内之浮動擴散206, 連接設於重置電晶體之閘極電極203之側方之擴散層活性 區域。 於以上之佈局構成,由於以互相相鄰之第j像素23〇及第 2像素231共用1個放大用電晶體及1個重置用電晶體。因 此,於本實施形態之固體攝像裝置,設於1個像素内之電 φ 晶體數呈2個,比起先前之固體攝像裝置可雖小像素(胞)之 大小。因此,本實施形態之固體攝像裝置,較先前高感度 化,可貫現面S/N比。又,不縮小像素大小則可進一步提 升光電二極體之開口率。 再者,於本實施形態之固體攝像裝置之各像素,呈設有 光電二極體201及2個MOS電晶體,比先前的固體攝像裝置 電晶體數之離散變小。 於此’假設將電晶體偏向第1像素230或第2像素231之中 之一方之像素而配置’則各像素之佈局離散變大,會引起 103389.doc •16- 1278993 不適。具體而言,於第1像素設置1個電晶體,於第2像素 設置3個電晶體時’由於第2像素以電晶體之閉極所伯有, 故胞面積之細微化,或者提升光電二極體之開口率變困 難。 圖6係表示於第丨像素23〇配置1個電晶體,於第2像素a】 配置3個電晶體之圖案佈局之例之圖。於圖6對一部分相同 材料附以與圖1相同之符號。 φ 於圖6所示圖案佈局,轉送用電晶體之閘極電極402於各 像素230、231各配置丨個。但是,於第2像素231内,由於 在重置電晶體之閘極電極4 〇 3與轉送用電晶體之閘極電極 402間配置放大用電晶體之閘極第極4〇4,佔據像素胞内相 當的面積,難以縮小(細微化)圖之垂直方向。另一方面, 於第1像素230内部載光電二極體2〇1之周邊部有空白的空 間’第2像素231之佈局呈非常的不平衡。 對此於本實施形態之固體像素裝置之像素之圖案佈局, 籲由於在像素230配置轉送用電晶體及放大用電晶體之閘極 電極204,於第2像素231配置轉送用電晶體及重置電晶體 之閘極電極203,故可有效的利用雙方的像素内部之空 間,比起4Tr/像素、或者3Tr/像素之先前之固體攝像裝置 可進一步縮小像素面積。又,相反地若不縮小像素面積, 則可將光電二極體之面積擴張增大開口率。 圖3係於圖1所示關於第1實施形態之固體攝像裝置之像 素内圖案佈局重疊第一層金屬配線及由第一層向第二層金 屬配線(無圖示)之傳達接觸圖案之佈局圖。 103389.doc •17- 1278993 如同圖所示’以2像素共有放大用電晶體之各像素之浮 動擴散206,經由傳達用接觸2〇9以第一層金屬所成之傳達 用配線210配線,將重置電晶體之源極區域(與浮動擴散擴 散層區域共通之擴散層),將由對放大用電晶體之閘極電 極2 04之接觸連接。於在此所示之佈局,由外部之重置電 晶體及放大用電晶體輸入之電源,藉由未示於圖之第二層 金屬配線成通過由電源接觸212至第一金屬配線之傳達用 配線2 1 0、電源接觸207供給。如此,傳達用配線2丨〇,作 為將再浮動擴散206電位轉換之電荷信號傳達至放大用電 晶體之配線之作用。 又,因入射於光電二極體201之光之電荷輸出,通過輸 出接觸208由輸出配線211輸出。即,輸出配線211係為將 電位轉換之信號讀出至外部之配線。如以上可知,於本實 施形態之固體攝像狀之之像素佈局,金屬配線亦可無密度 之粗密地配線。 於圖1及圖3,為說明以2像素共有放大用電晶體、重置 電晶體之佈局以最小必要之2像素份表示,惟實際之固體 攝像裝置係多數之像素排列成陣列狀。於此,於圖4表示 排列4列χ4行=16像素份佈局之概略。 於圖4所示像素陣列,係以光電二極體之重心為基準時 之像素排列之垂直方向像素間距12〇與水平方向像素間距 119均呈等間距為特徵。於此所謂光電二極體之重心係表 示對於攝像裝置垂直入攝之光於光電二極體上強度呈最高 的位置。又,圖之粗虛線所圍區域為1像素。 103389.doc _ 18 - 1278993 將圖4與圖1對應即可知,各像素,具有··配置有光電二 極體之光電二極體區域113 ;配置有轉送用電晶體之轉送 用電晶體區域114 ;配置有浮動擴散之浮動擴散區域11 5 ; 配置有重置電晶體之閘及配線之重置電晶體配線區域 116、 118;及配置有放大用電晶體之放大用電晶體區域 117。 像素胞之配置係將設有重置電晶體之像素(於圖1所 示第2像素231)與設有放大用電晶體之像素(於圖1所示第1 _ 像素230)於列之排列方向交互配置。但是,排列之方法以 可為此以外之方法,例如將具有重置電晶體之像素A與具 有放大用電晶體之像素B,於垂直方向ABBAABBA···排 列。其他,考慮連接像素陣列全體之第一層、第2層金屬 配線之佈局之容易度可有各式各樣的形態。 (第2實施形態) 圖5係表示關於本發明之第2實施形態之固體攝像裝置之 像素胞部之圖案佈局之圖。於同圖表示在固體攝像裝置多 _數週期排列之同一形狀之像素胞之内之特性2個像素胞 部。本實施形態之像素胞部之圖案佈局,與第丨實施形態 相同地以2個像素共有重置電晶體及放大用電晶體,係31> 型CMOS感測器之圖案佈局。再者,圖5係去除鋁配線等配 線佈局表示者,作為本實施形態之固體攝像裝置之像素胞 之電路構成與冗載於圖丨3以複數像素共有〗個放大手段之 像素電路相同。 互相相鄰配置之地1像素23〇及第2像素231,分別具有: 1個光電二極體201 ;轉送用電晶體,其係將蓄積於光電二 103389.doc 1278993 極體201之信號電荷轉送之轉送用電晶體;及浮動擴散施 以轉送用電晶體轉送之信號電荷轉換為電位者。然後,於 第1像素23G,設有將轉送用電晶體所轉送之信號電荷放大 之放大用電晶體,於第2像素231設有重置電晶體之問極電 極 303 〇 於本實施形態之固體攝像裝置之各像素之尺寸或形狀互 相相等。又,光電二極體201或轉送用電晶體之閘極電極 鲁202,各種接觸(電源接觸3〇7、輸出接觸3〇8、傳達用接觸 3〇9)之形狀或像素内之位置(座標),於各像素呈大致相 專。於像素内之擴散層活性區域或浮動擴散2〇6之形狀或 位置亦盡量使之於像素間相等。再者,第i像素23〇之放大 用電晶體之閘極電極204之位置(座標),與第2像素231之重 置電晶體之閘極電極303之位置(座標)呈大致相等,成為 各電晶體之活性區域之擴散區域亦呈盡量接近之圖案。 為此,於本實施形態之固體攝像裝置,關聯於像素内之 • 元件之佈局可抑制因像素間不均而產生之遮蔽。於固體攝 像裝置,如上所述,依存於電極凸由電晶體之絕緣分離境 界之出長度(指尖長)或電晶體於像素區域上之配置位置而 產生漏電流。當在配置於圖5之垂直方向之像素電晶體之 部局、位置相異則,由於再像素間漏電流的產生狀況相 異,因此有可能因偶數列之像素電路與奇數列之像素電路 之漏電流相異而產生感度遮蔽及暗時遮蔽。對此,如於本 實施形態所示固體攝像裝置,藉由將像素内之電路佈局對 齊可抑制因遮蔽之動作不良。 103389.doc •20- 1278993 又,於最近的固體攝像裝置於接觸孔使用埋入鎢等高熔 點金屬之鶴插塞,但是由於斜斜地入射於像素之光亦會被 鶴插塞反射,故當接觸位置於像素間相異,則入設於光電 二極體之光會離散。再者,即使於像素胞内之電晶體閘極 電極上形成層間絕緣膜,於其後以化學機械研磨(CMP)平 坦化層間絕緣膜之上面,當在於各電晶體之閘極電極之位 置於像素間相異則平坦性將有所離散之情形,但是於本實 _ 施形態之固體攝像裝置,由於在於像素内之閘極電極之位 置亦有對齊,因此可形成平坦的上面。 於像素之最上層(層間絕緣膜上層),通常形成有對應形 成於半導體基板上之光電二極體之位置之微透鏡,當因平 坦性之離散而使層間絕緣膜之膜厚產生差異,則其成為由 微透鏡置光電二極體之距離之差而於聚光率產生差異,使 光電轉換之信號產生差異。又,根據層間絕緣膜之膜厚因 像素佈局間之不同使偶數列之像素上與奇數列之像素上有 _ 所差異之情形,於偶數列之像素與奇數列之像素間產生遮 蔽。根據本實施形態之固體攝像裝置,由於接觸之位置或 層間絕緣膜之厚度之離散均被抑制,故可解決遮蔽之問 題。 再者,於本實施形態之固體攝像裝置,與第1實施形態 之固體攝像裝置同樣地,於以3Tr構成之CMOS感測器,由 於在各像素各配置轉送用電晶體與放大用電晶體,或轉送 用電晶體與重置電晶體之共計2個電晶體,可雖小像素胞 面積。又,使像素胞面積與先前相同則可使光電二極體之 103389.doc 21 1278993 開口率變大。 本發明之圖案佈局,可使用在1個像素設置複數MOS型 電晶體之固體攝像裝置。作為固體攝像裝置之應用例,有 影印機、監視攝影機或數位照相機、感測器等各種裝置。 【圖式簡單說明】 圖1係表示關於本發明之第1實施形態之固體攝像裝置之 像素胞部之圖案佈局之圖。 圖2係表示第1實施形態之固體攝像裝置之一例之電路 圖。 圖3係表示於關於第1實施形態之固體攝像裝置之像素内 圖案佈局疊上向金屬配線之傳達接觸圖案之佈局圖。 圖4係於關於第1實施形態之固體攝像裝置,表示4列x4 行之像素之佈局之圖。 圖5係表示關於本發明之第2實施形態之固體攝像裝置之 像素胞部之圖案佈局之圖。 圖6係表示以複數像素共有放大手段(放大部)之4Tr型 CMOS感測器之像素佈局之圖。 圖7(a)係表示先前之CMOS感測器之電路構成及剖面之 圖,(b)係將(a)所示剖面以電路表示之圖;(c)係關於電轉 換部因光子之入射而產生之蓄積中之電荷狀態之圖(d)係表 示元件内蓄積後之電荷之狀態之圖。 圖8係表示先前之41>型(:]^〇!5感測器之像素構成之電路圖。 圖9係表示圖8所示先前之4TrCM0S感測器之像素部分之 平面佈局之圖。 103389.doc •22· 1278993 圖10係表示先前之3Tr型CMOS感測器之像素構成之電路 構成圖。 圖11係表示圖10所示先前之3TrCMOS感測器之像素部分 之平面佈局之圖。 圖12係表示以2個像素共有1個放大手段之先前之像素電 路構成之例之圖。
圖13係先前之3Tr型CMOS之像素電路構成之圖。 【主要元件符號說明】 113 114 115 116, 118 117 119 120 201 光電二極體區域 轉送電晶體區域 浮動擴散區域 重置電晶體配線區域 放大用電晶體區域 水平方向像素間距 垂直方向像素間距 光電二極體 202, 402 轉送用電晶體之閘極電極 203, 303, 403 重置電晶體之閘極電極 204, 304, 404 放大用電晶體之閘極電極 206 浮動擴散 電源接觸 輸出接觸 傳達用接觸 傳達用配線 207, 212, 307 208, 308 209, 309 210 103389.doc -23· 211 1278993 230 231 輸出配線 第1像素 第2像素
103389.doc -24-

Claims (1)

1278993 十、申請專利範圍: 1 · 一種固體攝像裝置,其特徵在於具備··複數像素,其包 含互相鄰接之第1像素及第2像素,該像素分別設有:光 電二極體,其係形成於基板上,將光轉換成信號電荷蓄 積者,轉送用t晶體,其係具有閘極電極,讀取蓄積於 上述光電二極體之上述信號電荷者;及浮動擴散,其係 設於上述基板之中,上述轉送用電晶體之閘極電極之側 方區域,將經由上述轉送用電晶體讀取之上述信號電荷 •轉換為電位者,且 上述第1像素,具有閘極電極,一端連接上述第丨像素 内及上述第2像素内之兩上述光電二極體,於另一端設 有供給電源電壓之重置電晶體, 上述第2像素,具有連接於上述第1像素内及上述第2 像素内之兩上述轉送用t晶體之閘電極,另外設有放大 上述浮動擴散所轉換之電位之放大用電晶體。
電晶體。
由配置為1維狀或2維狀使設於上述複數像素之各個上述
103389.doc 心丘祁的距離呈一定。 ,其中上述第1像素與上述第 與上述放大電晶體之閘 1278993 極電極 位置。 配置於上述第1像素内或上述第2像素内之同 5· 如請求項1之固體攝像裝置,其中另外具備·· 第1接觸,其係連接上述重置電晶體者··及 電晶體者,且 之位置,與上述第2接 第2接觸’其係連接上述放大用 上述第1接觸於上述第1像素内 觸於上述第2像素内之位置相同。 6_如請求項1之固體攝像裝置,其中另外具備: 第1接觸,其係包含金屬,連接於上述重置電晶體;及 第2接觸,其係包含金屬,連接於上述放大用電晶 體。 7·如請求項4之固體攝像裝置,其中另外具有: 層間絕緣膜,其係設於上述像素上;及 微透鏡,其係設於上述層間絕緣膜之中位於上述光電 二極體正上之部分上。
103389.doc
TW094128065A 2004-10-07 2005-08-17 Solid-state image pickup device TWI278993B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004295129A JP2006108497A (ja) 2004-10-07 2004-10-07 固体撮像装置

Publications (2)

Publication Number Publication Date
TW200625611A TW200625611A (en) 2006-07-16
TWI278993B true TWI278993B (en) 2007-04-11

Family

ID=36142438

Family Applications (1)

Application Number Title Priority Date Filing Date
TW094128065A TWI278993B (en) 2004-10-07 2005-08-17 Solid-state image pickup device

Country Status (7)

Country Link
US (1) US20070126039A1 (zh)
EP (1) EP1684351A1 (zh)
JP (1) JP2006108497A (zh)
KR (1) KR100820520B1 (zh)
CN (1) CN100429780C (zh)
TW (1) TWI278993B (zh)
WO (1) WO2006038353A1 (zh)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4525671B2 (ja) * 2006-12-08 2010-08-18 ソニー株式会社 固体撮像装置
JP2008172580A (ja) * 2007-01-12 2008-07-24 Toshiba Corp 固体撮像素子及び固体撮像装置
US7924333B2 (en) 2007-08-17 2011-04-12 Aptina Imaging Corporation Method and apparatus providing shared pixel straight gate architecture
US7989749B2 (en) 2007-10-05 2011-08-02 Aptina Imaging Corporation Method and apparatus providing shared pixel architecture
US8525914B2 (en) * 2007-10-25 2013-09-03 DigitalOptics Corporation Europe Limited Imaging system with multi-state zoom and associated methods
JP5038188B2 (ja) * 2008-02-28 2012-10-03 キヤノン株式会社 撮像装置及びそれを用いた撮像システム
JP5263220B2 (ja) * 2010-04-16 2013-08-14 ソニー株式会社 固体撮像装置、その製造方法および撮像装置
JP5131309B2 (ja) * 2010-04-16 2013-01-30 ソニー株式会社 固体撮像装置、その製造方法および撮像装置
KR102017713B1 (ko) 2012-05-31 2019-09-03 삼성전자주식회사 시모스 이미지 센서
JP6246144B2 (ja) * 2015-02-16 2017-12-13 キヤノン株式会社 固体撮像装置
JP2018046089A (ja) * 2016-09-13 2018-03-22 セイコーエプソン株式会社 固体撮像装置及びその製造方法、並びに、電子機器
KR20230036720A (ko) * 2021-09-08 2023-03-15 삼성전자주식회사 단위 픽셀, 이미지 센서 및 차량

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3337976B2 (ja) * 1998-04-30 2002-10-28 キヤノン株式会社 撮像装置
US6043478A (en) * 1998-06-25 2000-03-28 Industrial Technology Research Institute Active pixel sensor with shared readout structure
US6657665B1 (en) * 1998-12-31 2003-12-02 Eastman Kodak Company Active Pixel Sensor with wired floating diffusions and shared amplifier
US6221687B1 (en) * 1999-12-23 2001-04-24 Tower Semiconductor Ltd. Color image sensor with embedded microlens array
JP3840203B2 (ja) * 2002-06-27 2006-11-01 キヤノン株式会社 固体撮像装置及び固体撮像装置を用いたカメラシステム
US6861686B2 (en) * 2003-01-16 2005-03-01 Samsung Electronics Co., Ltd. Structure of a CMOS image sensor and method for fabricating the same
JP2004228425A (ja) * 2003-01-24 2004-08-12 Renesas Technology Corp Cmosイメージセンサの製造方法
JP4553612B2 (ja) * 2004-03-18 2010-09-29 ルネサスエレクトロニクス株式会社 撮像素子およびそれを備えた撮像装置

Also Published As

Publication number Publication date
CN1839477A (zh) 2006-09-27
EP1684351A1 (en) 2006-07-26
JP2006108497A (ja) 2006-04-20
KR100820520B1 (ko) 2008-04-07
KR20060060690A (ko) 2006-06-05
TW200625611A (en) 2006-07-16
WO2006038353A1 (ja) 2006-04-13
CN100429780C (zh) 2008-10-29
US20070126039A1 (en) 2007-06-07

Similar Documents

Publication Publication Date Title
TWI278993B (en) Solid-state image pickup device
US11322535B2 (en) Solid-state imaging device and camera
US7432540B2 (en) Dual conversion gain gate and capacitor combination
TWI281348B (en) Solid state imaging device
TWI389307B (zh) 固態成像裝置及攝影機
CN206412361U (zh) 图像传感器和成像像素
US7510896B2 (en) CMOS image sensor and method for manufacturing the same
JP2011114323A (ja) 固体撮像装置とその製造方法、及び電子機器
TWI725484B (zh) 固態成像裝置,用於製造固態成像裝置的方法和電子設備
CN113725237A (zh) 高转换增益图像传感器
CN117957659A (zh) 一种固态成像设备以及一种电子装置
KR20090056458A (ko) 씨모스 이미지 센서 및 이를 구비한 전자 기기

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees