TW546723B - Planarizing method of semiconductor wafer - Google Patents

Planarizing method of semiconductor wafer Download PDF

Info

Publication number
TW546723B
TW546723B TW090117564A TW90117564A TW546723B TW 546723 B TW546723 B TW 546723B TW 090117564 A TW090117564 A TW 090117564A TW 90117564 A TW90117564 A TW 90117564A TW 546723 B TW546723 B TW 546723B
Authority
TW
Taiwan
Prior art keywords
honing
manufacturing
dispersant
item
patent application
Prior art date
Application number
TW090117564A
Other languages
English (en)
Inventor
Kan Yasui
Souichi Katagiri
Masayuki Nagasawa
Ui Yamaguchi
Yoshio Kawamura
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Application granted granted Critical
Publication of TW546723B publication Critical patent/TW546723B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/304Mechanical treatment, e.g. grinding, polishing, cutting
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B24GRINDING; POLISHING
    • B24BMACHINES, DEVICES, OR PROCESSES FOR GRINDING OR POLISHING; DRESSING OR CONDITIONING OF ABRADING SURFACES; FEEDING OF GRINDING, POLISHING, OR LAPPING AGENTS
    • B24B37/00Lapping machines or devices; Accessories
    • B24B37/04Lapping machines or devices; Accessories designed for working plane surfaces
    • B24B37/042Lapping machines or devices; Accessories designed for working plane surfaces operating processes therefor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/31051Planarisation of the insulating layers
    • H01L21/31053Planarisation of the insulating layers involving a dielectric removal step

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Mechanical Treatment Of Semiconductor (AREA)
  • Finish Polishing, Edge Sharpening, And Grinding By Specific Grinding Devices (AREA)

Description

546723 A7 B7 五、發明説明(d 發明之詳細說明 (請先閱讀背面之注意事項再填寫本頁) 本發明係關於,在半導體裝置之製造過程所使用之藉 由硏磨之晶圓表面圖案之平坦化技術,因爲要以平坦性、 均一性優異之高效率進行加工邊際大之加工,而使用磨刀 石及摻有添加劑之加工液作爲硏磨加工具之平坦化加工方 法及裝置。 半導體裝置製程係由很多之程序處理製程構成,但在 以下擬參照第2圖至第5圖,說明需要藉硏磨之晶圓平坦 化製程之配線製程及淺溝元件分離製程。 經濟部智慧財產局員工消費合作社印製 首先說明配線製程。第2圖(A )係表示形成有第1 層配線之晶圓之截面圖。形成有電晶體之晶圓基板1之表 面有絕緣膜2,其上設有鋁等之配線層3。爲了要與電晶 體接合,絕緣膜2開設有孔,因此配線層之該部分3 ’稍 有凹陷。第2圖(B )所示之形成有第2 層之配線製程 ,係在第1層上形成絕緣膜4,金屬鋁層5,並爲了將此 鋁層配線圖案化而附著曝光用光抗蝕層6。接著,如第2 圖(C )所示,使用分檔器7將配線圖案曝光轉印到上述 光抗蝕層6上。這時,由於光抗蝕層6表面之凹部與凸部 8之台階差,雙方之焦點無法對準,會發生解像不良之重 大障礙。 爲了消除上述障礙,而進行後述之晶圓表面之平坦化 加工。在第3圖(A)之第1層之處理過程後,如第3圖 (B )所示,在形成絕緣膜4後,以後述之方法硏磨加工 將其平坦化,使其平坦到第9圖中之水準,而獲得第3圖 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) _ ~ -4 - 546723 經濟部智慧財產局員工消費合作社印製 Α7 Β7 五、發明説明(2) (C )之狀態。然後形成金屬鋁層5及光抗蝕層6,而如 第3圖(D )以分檔器曝光。在此狀態時,因光抗蝕層表 面平坦,因此不會發生上述之解像不良之問題。 同樣參照第4圖、第5圖說明淺溝元件分離製程。淺 溝元件分離之目的是要在矽基板之淺溝埋設絕緣膜藉此達 成基板上之元件間之絕緣。第4圖(A )係在堆積薄熱氧 化膜4 4及氮化矽膜4 1後,藉由乾蝕刻,從上部之膜到 底層之矽基板形成淺溝4 0之階段。然後如(B )所示藉 C V D法等將絕緣膜2埋進溝內。接著,如(C )所示, 設光抗蝕層6。而對此,使用反轉先前形成淺溝時之光罩 之正反之光罩(反轉光罩)進行平版印刷,如(D )所示 ,僅在溝部留下光抗蝕層6。以此光抗鈾層6爲光罩藉乾 蝕刻將絕緣膜2去除到一定之位置4 5,便成爲第5圖( E )所示之形狀。在此實施後述之平坦化硏磨,將絕緣膜 2去除到目標水準9。最後,硏磨到氮化矽膜4 1上之絕 緣膜2完全去除後,便成爲(F )之狀態。(F )係氮化 矽膜4 1完全露出,絕緣膜2僅留在淺溝內。在此後之製 程,於去除氮化矽膜4 1之部分形成電晶體4 2等元件。 爲了不使這些元件之特性劣化,在(E ),氮化矽膜4 1 及淺溝內之絕緣膜2之厚度必須以嚴格之水準管理。爲了 滿足此基準,在上述(B )之階段不直接進行硏磨,而追 加減輕(C )〜(E )之硏磨負荷之製程。 其次說明上述製程使用之平坦化方法。第6圖係最爲 一般性之C Μ P (化學機械硏磨)加工法。將硏磨墊1 1 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) (請先閱讀背面之注意事項再填寫本頁) 丨»· 、^1 -5- 546723 Α7 Β7 五、發明説明(5) 題。 (請先閱讀背面之注意事項再填寫本頁) 使用磨刀石之加工方法之課題是,平坦化性能與均一 性之權衡。一般是,從硏磨墊至磨刀石,加工具之彈性率 愈提高,使突部平坦化之性能會愈高,反之晶圓面內之加 工量之均一性會惡化。這是因爲愈是如磨刀石之高彈性率 之加工具,愈具有選擇性去除有微小之壓力差之凸部之性 質,容易受到基板之微小之凹凸或加工時之加壓力不均之 影響。 如以上所列舉,C Μ P有平坦化性能之不足,使用磨 刀石之加工法則有均一性之不足,未獲得解決。 經濟部智慧財產局員工消費合作社印製 而且,尙有共同之課題,即淺溝元件分離製程之結束 加工時之加工邊際不足之問題。在第4圖、第5圖所示之 淺溝元件分離製程,需要以非常高之精密度控制保護微妙 之元件形成領域之氮化膜4 1殘膜厚度,及元件分離用之 淺溝4 0之殘膜厚度。若加工不充分,氮化膜上之殘餘絕 緣膜,或從淺溝突出之剩餘之絕緣膜會使元件特性惡化。 加工過剩時,會發生元件形成領域之破壞或淺溝元件分離 部之絕緣不良。理想的狀態時,氮化膜4 1之表面在晶圓 上之所有部位完全露出時結束硏磨。但是,現實是在晶圓 之整個面成爲適度之硏磨量之時間很短,要以某種手段檢 出終點也並不容易。以解決此課題爲其目的之日本國特開 平9 - 2 0 8 9 3 3之技術是,在C Μ〇技術以氮化矽微 粉末及酸作爲硏膜劑,以增加二氧化矽膜及氮化矽膜之硏 磨選擇比之方法。惟,C Μ Ρ法之缺點之因使用硏磨墊而 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) -8- 546723 A7 B7 五、發明説明(6) (請先閱讀背面之注意事項再填寫本頁) 硏磨墊之彈性率很低,無法獲得高平坦化性能,這一點仍 然成爲課題留下來。例如在淺溝元件分離製程,縱使是高 選擇比,柔軟之硏磨墊因淺溝中央部之強力接觸,無法避 免淺溝中央之被加工膜過度硏磨之碟狀變形(DISHING ) 同時医I使用酸,須要注意有金屬膜存在時,或裝置之腐蝕 對策。 解決±述課題之手段是,在使用磨刀石之晶圓表面圖 案之平坦化加工法,將分散劑添加在加工液。 經濟部智慧財產局員工消費合作社印製 在此,適當之分散劑有幾個類型,最有效的是如界面 活性劑之可集中、作用在加工液與砥粒或被加工物之界面 之類型。這種分散劑會集中於砥粒與加工液之界面,藉由 電氣反作用力,或分子形狀帶來之立體障礙作用防止砥粒 相互凝聚,提高分散性。同時,藉由親水基、疏水基之組 合選擇性吸著對象物,產生選擇作用。因爲可集中在界面 ,使用少量便可以發揮作用。但通常之界面活性劑多含有 對半導體裝置有影響之鈉等鹼性金屬,並不適合。也不能 使用含有重金屬之雜質者。同時,因爲要供工廠量產使用 ,也須要對安全性、對環境之影響等作充分之考慮。可滿 足上述條件,且砥粒之無機氧化物微粒子之分散性良好之 分散劑有,屬聚碳酸鹽之分散劑。考,慮對半導體之影響, 不要使用一般之鈉鹽,銨鹽較適合。尤以聚碳酸鹽中之聚 丙烯酸銨較適合。 聚丙烯酸銨特別適合的是使用之原料砥粒是無機微粒 子之磨刀石時。具體上是,以氧化鈽、氧化鋁、二氧化矽 本紙張尺度適用中國國家標準(CNS ) A4規格(210X29*7公釐) -9 - 546723 A7 B7_______ 五、發明説明(9) (請先閲讀背面之注意事項再填寫本頁) 轉運動之硏磨用轉盤1 2、晶圓保持器1 4、加工液供應 單元2 0所構成。磨刀石1 6、硏磨用轉盤1 2分別由未 圖示之馬達使其旋轉運動。晶圓1由晶圓保持器1 4將其 保持成表面朝向磨刀石1 6之狀態。加工中之晶圓背面被 均勻加壓而擠壓在磨刀石1 6。磨刀石1 6與晶圓保持器 1 4在加工中會旋轉運動,但雙方之轉數設定成大致相同 ,由晶圓保持器1 4保持之晶圓1之晶圓上之任一點對磨 刀石之相對速度大致相等,晶圓之整個面可以獲得均勻之 硏磨。構成磨刀石之砥粒係從,不容易產生硏磨傷痕而可 獲得高硏磨率,易藉添加分散劑而提高選擇比,而選擇氧 化鈽。 本發明之加工液1 8使用在純水添加分散劑之液體。 在加工液供應單元2 0,純水及分散劑係分別由純水供應 口 2 1及分散劑供應口 2 2供應,以攪拌器1 9攪拌後, 通過加工液供應口 1 7供給磨刀石1 6上。在本實施例, 分散劑係在裝備在加工裝置之加工液供應單元內與純水混 合,但也可以使用混合好分散劑之加工液。 經濟部智慧財產局員工消費合作社印製 本實施例之分散劑使用聚碳酸鹽中之特別是聚丙烯酸 銨。第7圖表示使用聚丙烯酸銨時之二氧化矽膜之硏磨率 。橫軸以固形分重量%表示聚丙烯酸銨之添加量,縱軸表 示硏磨率之相對値。最合適之添加量依存於磨刀石之種類 (砥粒、粒徑、'結合劑樹脂種類、氣孔徑)及聚丙烯酸銨 之分子量,但在0 · 0 5重量%至5重量%之間。由於添 加固形分重量比1%,分子量1萬之聚丙烯酸銨,二氧化 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) " -12- 546723 A7 B7 五、發明説明(1() 矽之硏磨率較未添加時增加1 〇左右。 (請先閱讀背面之注意事項再填寫本頁) 聚丙烯酸銨之分子量不同時,出現硏磨率提高效果所 需之添加量不一樣。第7圖之黑點係添加分子量約1萬之 低黏度之聚丙烯酸銨時之硏磨率,白點係添加分子量約 14萬之高黏度之聚丙烯酸銨時之硏磨率。那一種分子量 均可獲得一定之效果,但分子量1萬時有硏磨效果之濃度 範圍較廣,較爲可取。就處理方便上來講,也是低黏度之 分子量低者較佳。但因分子量1 0 0以下時吸著性會降低 ,因此分子量以100以上較適合。而分子量20萬以上 時黏度增加出現凝集效果,因此2 0萬以下較好。因之, 適合之分子量範圍是100以上,20萬以下。尤其是, 分散效果高之3000以上,4萬以下之分子量範圍最合 適。 經濟部智慧財產局員工消費合作社印製 第8圖表示使用聚丙烯酸銨時之二氧化矽(S I〇2 ) 膜及氮化矽(S Γ 3 N 4 )膜之硏磨率,及以後者除前者之 選擇比。因爲,添加分散劑二氧化矽膜之硏磨率可以提高 ,同時氮化矽膜之硏磨率會急減之兩項效果,獲得超過 2 0之高硏磨率選擇比。要獲得高選擇比時,添加固形分 重量比1 %以上很有效。若選擇比高,可以將硏磨率慢之 膜利用作爲中止膜,而很容易獲得所希望之硏磨量,要提 高晶圓面內之加工量均一性也很容易。 在加工中改變添加劑之濃度,可以進一步提高生產性 。使用聚丙烯酸銨時,以第8圖之條件,硏磨率最高之濃 度爲0 · 5%,選擇比最高之濃度爲2%,兩者間有差値 本纸張尺度適用中國國家標準(CNS ) A4規格(210X297公釐1 一 ' -13- Α7 Β7 54斷 五、發明説明(β 。因此,若在需要高硏磨率之加工初期用0 · 5 %硏磨, (請先閱讀背面之注意事項再填寫本頁) 接近硏磨結束前切換成2 %濃度,便可以提高選擇比,利 用中止膜,獲得硏磨量均一性及硏磨終點之控制性。 同時,被加工膜僅一種時,也是如下述添加分散劑, 以提高加工量之均一性。第9圖表示,比較添加聚丙烯酸 銨做爲分散劑時與未添加時之二氧化矽膜之硏磨率之晶圓 面內分布之圖。橫軸表示晶圓直徑上之面內位置,縱軸表 示硏磨率。未添加時,晶圓周邊成爲超硏磨,均一性不良 ,但添加分散劑時,一直到晶圓周邊在晶圓面內大致獲得 均一之硏磨量分布。 經濟部智慧財產局員工消費合作社印製 在本實施例,構成磨刀石之砥粒係使用,適合二氧化 矽膜之加工,添加分散劑後獲得與氮化矽膜之高選擇比之 氧化鈽砥粒。而藉由樹脂形成細微之氣孔,同時固形化而 成磨刀石。砥粒之純度爲最低9 9 . 9 %以上,對半導體 有害的鹼金屬類或鹵素類之含量在數ppm以下。並由於使 用較一般小1位數以上之細微之砥粒,可以防止肉眼無法 察覺之細微,但對半導體有害之極細微刮傷等之缺陷之發 生。砥粒之平均粒徑爲〇.2〜〇.30111,全數中之9 9 %以上是最大粒徑在1 μιη以下。起因於使用細微砥粒之砥 粒凝集或硏磨率之降低,可以藉由添加分散劑加以抑制。 其結果,可以一面抑制缺陷,同時使高平坦化能力與高硏 磨率、高選擇比能夠兩立。 接著,參照第1 0圖說明應用上述裝置與最合適化之 加工條件之半導體裝置之製造過程。在此係表示將本發明 本紙張尺度適用中國國家標準(CNS ) Α4規格{ 210X297公釐) 546723 A7 ____B7__________ 五、發明説明(d (請先閲讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 應用在元件分離製程之實施例。第1 〇圖(A)係堆積薄 熱氧化膜4 4及氮化矽膜4 1後,藉乾蝕刻從上部之膜至 底層之矽基板形成淺溝4 0之階段。事後要形成元件之元 件形成領域4 3係以氮化矽膜4 1加以保護。然後,如( B )所示,以C V D法將絕緣膜2埋進溝內。在此應用上 述本發明,將其平坦化到第1 〇圖(B )中之9之位置, 令氮化矽膜4 1完全露出,同時去除淺溝4 0以外之多餘 之絕緣膜,而成爲第1 〇圖(C )之狀態。本實施例能夠 在(C )之階段,在晶圓面內之到處使氮化矽膜4 1完全 露出,絕緣膜2則僅在淺溝內留下一定量。在此後之製程 ,如(D )所示,在去除氮化矽膜4 1之部分形成電晶體 4 2等之元件,但爲了不使此等元件之特性劣化,在(C )需要以非常嚴格之基準管理氮化矽膜4 1與淺溝內之絕 緣膜2之殘膜厚度。傳統技術係如第4圖、第5圖所示說 明,爲了滿足此基準而需要使用反轉光罩之平版印刷及乾 蝕刻之製程,但是應用本發明之結果,省略這些製程仍可 以滿足基準。其理由是,因爲使用磨刀石獲得很高之平坦 化性能,因高選擇硏磨比使氮化矽膜扮演硏磨停中膜之角 色,而均一性提高,以及,可以確保終點加工邊際之故。 此外,在傳統技術之項內說明之配線層間之絕緣膜之 平坦化製程,也可以適用本發明。 將因本發明而獲得之效果,分成主要之選擇比之提高 ,由此衍生之效果,以及其他效果,說明如下。 首先說明選擇比之提高效果。如第8圖所示,使用聚 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -15- 546723 Α7 Β7 五、發明説明(id (請先閲讀背面之注意事項再填寫本頁) 丙烯酸銨與氧化鈽砥粒之磨刀石之組合,可以顯著提高二 氧化矽膜及氮化矽膜之硏磨率選擇比。無添加劑時3以下 之選擇比會因添加劑而變成2 0以上。這表示氮化矽膜較 二氧化矽膜2 0倍以上難切削,可以將氮化膜利用作爲硏 磨中止膜。因氮化膜有中止效果,採行超硏磨(過度硏磨 )便可提高均一性。因爲,包括硏磨較慢部分,硏磨去除 較氮化矽膜之表面爲上方之晶圓面上之所有二氧化矽膜, 仍可確保氮化矽膜之殘膜。又跟平坦化性能優異之磨刀石 組合,因此在超硏磨中,也不會在元件分離之淺溝部發生 所謂“DISHING”之碟狀之過度硏磨。這可補償平坦化性能 優異但均一性成爲課題之磨刀石之缺點,使平坦化與均一 相可以兩立。高度之平坦化及均一性之兩立是組合磨刀石 與分散劑始可獲得之效果。同時,由於氮化膜之硏磨率極 低,因此,超硏磨可以有某種程度之寬限,可以有藉時間 管理加工終點之邊際擴大之效果。 經濟部智慧財產局員工消費合作社印製 因添加分散劑可使選擇比變化之理由被認爲是,分散 劑分子因膜種類之不同而選擇吸著之原故(1999 SYMPOSIUM ON VLSI TECH.,B —3 )。例J 如使用界面 t舌 1生齊!ί 之分散劑時,具有親水基與疏水基之雙方,親水基朝向加 工液側,疏水基則吸著於膜側而存在於雙方之界面。因疏 水基之種類,對膜表面之吸著力不同,在異種膜混合存在 之狀況下,一般之不同膜之吸著量會不相同。分散劑是如 聚丙烯酸銨之高分子時,吸著之1分子之長度會非常長, 因此會在界面形成高分子之厚度之膜,有時分子之吸著會 本紙張尺度適用中國國家標準(CNS ) Α4規格(210X29*7公釐) -16 - 546723 A7 B7 五、發明説明(u (請先閲讀背面之注意事項再填寫本頁) 妨礙到硏磨。因此,由於添加這些分散劑,每一片膜之硏 磨選擇比會變化。不限於聚丙烯酸銨,若是界面活性劑型 之分散劑、或高分子之分散劑、使表面Z電位變化之改變 吸著狀態之酸•鹼等之分散劑,均可使選擇比產生變化。 由於上述選擇比之提高所帶來之平坦化性能及均一性 之兩立,可以迴避近年來成爲問題之晶圓基板之毫微拓撲 (糸吉構)(NANO-TOPOLOGY)造成之影響。毫微糸吉構係石夕 基板本身所具有之周期數MM〜數CM,振幅數十〜數百 N Μ之基板之凹凸(超精密ク工一八表面制御技術,第2 節)。此凹凸在周期比較長時,振幅仍微小,因此在傳統 之規格上不成爲問題。但在需要有高精密度之平坦化之淺 溝元件分離製程之硏磨,毫微結構會被轉印到硏磨量,均 一化會惡化。其對策是可以制訂納入減低毫微結構之規格 ,但基板成本會增加。若應用本發明,可由將氮化矽膜作 爲中止膜,便可以不受毫微結構之凹凸之影響,因爲可以 在中止膜上使硏磨停下來,因此可以迴避均一性之惡化。 經濟部智慧財產局員工消費合作社印製 不只是上述之不同種膜混合存在之條件,縱使如第9 圖所示之僅有單獨膜種之硏磨時,分散劑之添加有提高均 一性之效果。這不只是選擇比提高,也是依遊離砥粒數之 穩定增加之另一種架構。此將後述。 茲參照第1 1圖說明添加分散劑使遊離砥粒數穩定化 之架構。第1 1圖(A )、( Β )係分別表示從截面方向 所視之磨刀石之表面之放大模式圖。磨刀石係由砥粒2 3 、結合砥粒之樹脂2 4、氣孔2 6所構成。延粒可按其狀 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) •17- 546723 A7 B7 五、發明説明(Μ (請先閱讀背面之注意事項再填寫本頁) 態區分成,固定在磨刀石中之砥粒(固定砥粒)2 3、及 從磨刀石遊離到加工液中之砥粒(遊離砥粒)2 7。第 1 1圖.(A )係加工液使用純水時。遊離砥粒之數目很少 ,又易與其他游遊磁粒凝集而成爲凝集砥粒2 8,有效之 遊離砥粒數很少。 經濟部智慧財產局員工消費合作社印製 在第1 1圖(B),爲了增加遊離砥粒之排出量,在 加工液添加有分散劑2 9。例如主要分散劑之陰離子係界 面活性劑型之分散劑,分散劑分子吸著在砥粒等之固體表 面,作成固體表面帶負電之狀態。此電荷會使各砥粒間或 砥粒與磨刀石之間作用有反作用力,因此分散性可以提高 。由於界面活性劑僅集中存在於砥粒或磨刀石與加工液之 界面,因此添加少量便可以出現效果。因分散劑2 9之作 用促進砥粒從磨刀石表面之遊離,因此,較之第1 1圖( A )時,遊離砥粒2 7之絕對數會增加。同時,由於分散 劑使砥粒相互間較不易凝集,因此加工之相關面積會增加 。砥粒比表面積之增大,在特別是以氧化鈽硏磨二氧化矽 膜時等,砥粒表面之化學反應很重要時,可以促進砥粒與 被加工膜之反應,增加有效砥粒數。 遊離砥粒濃度低時,硏磨率對遊離砥粒濃度有很大程 度之依存關係,因此硏磨率容易變1動。對此,藉由本發明 添加分散劑使遊離砥粒濃度充分增加,便可以在硏磨率對 遊離砥粒濃度之依存度低之領域進行加工。因此可以使硏 磨率穩定,在時間•空間上砥粒濃度變化時,仍可將硏磨 率之變化抑制在小幅度之內。亦即,硏磨之均一性、穩定 本紙張尺度適用中國國家標準(CNS ) A4規格(210'〆297公釐) 一 -18- 546723 A7 B7 五、發明説明(id 性會提高。 (請先閲讀背面之注意事項再填寫本頁) 而且,大部分之分散劑具有界面活性機能,因此遊離 砥粒不易附著於裝置之內壁等處,可以降低無塵室之顆粒 污染之可能性。同時對加工後之晶圓面之砥粒附著量也減 少,可減輕晶圓之洗淨負荷。 最後說明由上述之選擇比之提高、硏磨率之提高,所 獲得之半導體製造程序上之效果。本發明之最有可能獲得 效果之製程是如記述於實施例之淺溝元件分離製程,異種 膜露出時點爲硏磨終點,且需要很高之平坦化能力之製程 。選擇適當之分散劑使最終露出之膜能夠作爲中止膜,則 可一面使用平坦化能力高之磨刀石,同時在一定之層次以 良好之均一性完成硏磨。 經濟部智慧財產局員工消費合作社印製 具體上可以舉出,在實施例所記載之淺溝元件分離製 程之削減利用反轉光罩之回蝕(ETCH BACK )(詳情是至 少,由塗敷抗蝕劑、曝光、烘焙、檢查、蝕刻、去灰、洗 淨等7個製程所成)所達成之製造T A T、成本之降低。 而且,與例如氮化矽膜之中止膜之選擇比十分高,因此可 以設計較薄之中止膜厚度。藉此,縱使如膜應力大之如氮 化矽膜之中止膜,仍可將其薄膜化,而降低起因於應力之 缺陷。同時,爲補償平坦化性能之不足而配置在廣大面積 部之磁磚圖案之虛擬圖案也不再需要,可以增大設計自由 度。 圖式之簡單說明 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) -19- 546723 A7 B7 五、發明説明( 經濟部智慧財產局員工消費合作社印製 6 光 抗 鈾 層 7 分 檔 器 8 抗 蝕 層 之 凸 部 9 平 坦 化 之 S 標 水 準 1 1 硏 磨 墊 1 2 轉 jffTL 1 3 襯 墊 1 4 晶 圓 保 持 器 1 5 硏 磨 淤 漿 1 6 磨 刀 石 1 7 加 工 液 供 應 □ 1 8 加 工 液 1 9 攪 拌 器 2 〇 加 工 液 供 應 單 元 2 1 純 水 供 應 □ 2 2 分 散 劑 供 fi® □ 2 3 砥 、1/丄 ( 固 定 砥 粒) 2 4 樹 脂 2 5 磨 刀 石 表 面 位 置 2 6 氣 孔 2 7 砥 ( 遊 離 砥 粒) 2 8 凝 集 砥 业丄 2 9 分 散 劑 分 子 4 〇 淺 溝 (請先閲讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -21 - 546723 A7 五、發明説明(Θ 4 1 氮 化 膜 4 2 電 晶 體 4 3 元 件 形 成 領 域 4 4 薄 氧 化 膜 4 5 乾 蝕 刻 之 巨 標線 (請先閲讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 22-

Claims (1)

  1. 546723 A8 B8 C8 D8 12.¾ 修正 1 ^ 一 專减圍 第901 17564號專利申請案 中文申請專利範圍修正本 民國92年2月I4日修正 (請先閱讀背面之注意事項再填寫本頁} 1.一種半導體裝置之製造方法,屬於藉由硏磨形成 在半導體晶圓表面上之第1薄膜與第2薄膜使之平坦化, 並硏磨成使上述第1薄膜與上述第2薄膜露出的半導體之 製造方法,其特徵爲:具有,使用砥粒,以及由結合、保 持上述砥粒之物質構成之磨刀石,向上述磨刀石之表面供 應添加有分散劑之加工液,朝上述磨刀石表面推壓上述半 導體晶圓並進行硏磨,使半導體晶圓表面平坦化之製程。 2 .如申請專利範圍第1項之半導體裝置之製造方法 ,其中,上述申請專利範圍第1項之薄膜至少包含,主材 料含二氧化矽之膜,及主材料含氮化矽之膜之兩種。 3 .如申請專利範圍第1項或第2項之半導體裝置之 製造方法,其中,使上述申請專手第1項之加工液中 之分散劑之濃度在加工中發生變化离 經濟部智慧財產局員工消費合作社印製 4 .如申請專利範圍第1項或第^^之半導體裝置之 製造方法,其中,構成上述申請專利範圍第1項之磨刀石 之砥粒中,粒徑在0 · ΟΟΙμίΠ以上且Ιμιη以下者佔全 數之9 9 %以上。 5 ·如申請專利範圍第1項或第2項之半導體裝置之 製造方法,其中,添加於上述申請專利範圍第1項之加工 液中之分散劑,使用界面活性劑。 · 6 .如申請專利範圍第1項或第2項之半導體裝置之 本紙張尺度適用中國國家梂準(CNS ) Α4規格(210Χ297公釐) 546723 A8 B8 C8 D8 六、申請專利範圍 製造方法,其中,添加於上述申請專利範圍第1項之加工 液中之分散劑,使用聚碳酸鹽。 (請先閱讀背面之注意事項再填寫本頁) 7 ·如申請專利範圍第1項或第2項之半導體裝置之 製造方法,其中,上述申請專利範圍第6項之聚碳酸鹽使 用聚丙烯酸銨。 8 .如申請專利範圍第1項或第2項之半導體裝置之 製造方法,其中,上述申請專利範圍第7項之聚丙烯酸銨 之濃度在0.05重量%至5重量%。 9 .如申請專利範圍第1項或第2項之半導體裝置之 製造方法,其中,上述申請專利範圍第7項之聚丙烯酸銨 之分子量在1 0 0至2 0萬之範圍。 1 〇 .如申請專利範圍第1項或第2項之半導體裝置 之製造方法,其中,構成上述申請專利範圍第1項之摩刀 石之砥粒使用,氧化鈽、氧化鋁、二氧化矽、氧化鍩、氧 化錳、氧化鈦、氧化鎂或此等之混合物。 經濟部智慧財產局員工消費合作社印製 11.一種半導體裝置之製造方法,屬於藉由硏磨形 成在半導體晶圓表面上之矽氮化膜與矽氧化膜使之平坦化 ,並硏磨成使上述矽氮化膜與上述矽氧化膜露出之半導體 裝置之製造方法,其.特徵爲:使用砥粒,以及由結合、保 持上述砥粒之物質構成之磨刀石,向上述磨刀石之表面供 應添加有分散劑之加工液,朝上述磨刀石推壓上述半導體 晶圓進行硏磨,上述硏磨係,使用,對上述矽氮化膜之上 述矽氧化膜之硏磨速度比成爲 . 2 0以上之分散劑之濃度,硏磨上述半導體晶圓表面。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -2 - 546723 A8 B8 C8 D8 六、申請專利範圍 1 2 ·如申請專利範圍第1 1項之半導體裝置之製造 方法,其中,分散劑之濃度爲1重量%至4重量%之濃度 〇 (請先閱讀背面之注意事項再填寫本頁) 1 3 ·如申請專利範圍第1 1項之半導體裝置之製造 方法,其中,分散劑使用聚丙烯酸銨、聚碳酸鹽、聚氧化 乙烯衍生物、縮合燐酸鹽、木質磺酸鹽、芳香族磺酸鹽福 馬林縮合物、及烷基胺中之一種。 14.一種半導體裝置之製造方法,屬於藉由硏磨形 成在半導體晶圓表面上之矽氮’化膜與矽氧化膜使之平坦化 ,並硏磨成使上述矽氮化膜與上述矽氧化膜露出之半導體 裝置之製造方法,其特徵爲:使用砥粒,以及由結合、保 持上述砥粒之物質構成之磨刀石,向上述磨刀石之表面供 應添加,分散劑之加工液,朝上述磨刀石推壓上述半導體 晶圓進行硏磨,上述硏磨係在硏磨初期以低濃度供應上述 分散劑,然後再提高濃度供應進行硏磨。 1 5 ·如申請專利範圍第1 4項之半導體裝置之製造 方法,其中,初期之分散劑之濃度爲1 %以下,然後供應 1 . 5 %以上之濃度。 經濟部智慧財產局員工消費合作社印製 1 6 . —種半導體裝置之製造方法,屬於藉由硏磨形 成在半導體晶圓表面上之矽氮化膜與矽氧化膜使之平坦化 ,並硏磨成使上述矽氮化膜與上述矽氧化膜露出之半導體 裝置之製造方法,其特徵爲:使用砥粒,以及由結合、保 持上述砥粒之物質構成之磨刀石,向上述磨刀石之表面供 應添加有分散劑之加工液,朝上述磨刀石推壓上述半導體 ^氏張尺度適用中國國家標準(CNS ) A4規格(210X297公嫠) ^ : 546723 A8 B8 C8 ___D8 申請專利範圍^ (請先閱讀背面之注意事項再填寫本頁) 圓進行硏磨,上述硏磨係所供應之上述加工液之分散劑之 濃度爲,對上述矽氮化膜之硏磨速度降低而幾乎不變化,. 對上述矽氧化膜之硏磨速度昇高而幾乎不變化之領域之分 散劑濃度。 1 7 .如申請專利範圍第1 6項之半導體裝置之製造 方法,其中,所供應之加工液之分散劑之濃度爲,對矽氮 化膜之硏磨速度降低而幾乎不變化,對矽氧化膜之之硏磨 速度則從最大値降低之領域之分散劑濃度。 1 8 .如申請專利範圍第1_ 6項之半導體裝置之製造 方法,其中,係供應降低黏度之分散劑之加工液。 19.一種半導體裝置之製造方法,至少具有下列製 程: 在半導體基板上形成矽氮化膜後,在半導體基板內形 成元件分離領域用之溝之製程; 在上述元件分離領域用溝上及上述矽氮化膜上形成絕 緣膜之製程; 經濟部智慧財產局員工消費合作社印製 使用祗粒,以及由結合、保持上述磁粒之物質構成之 磨刀石,向上述磨刀石之表面供應添加有分散劑之加工液 ,藉由硏磨,使半導體晶圓表面平坦化,僅在上述元件分 離領域用溝留下絕緣膜之製程;以及., 硏磨上述元件分離領域以外之上述基板上之矽氮化膜 將其去除之製程。 2〇.如申請專利範圍第1 9項之半導體裝置之製造 方法,係在將上述絕緣磨平坦化,再硏磨上述矽氮化膜將 表紙張尺度適用中國國家樣率(CNS ) A4規格(210x297公釐) - 4 - 546723 A8 B8 C8 D8 々、申請專利範圍 其去除之製造方法中,使用,對矽氮化膜之矽氧化膜之硏 磨速度比成爲2 0以上之上述分散劑之濃度,以硏磨上述 半導體晶圓表面。 2 1 .如申請專利範圍第1 9項之半導體裝置之製造 方法,係在將上述絕緣磨平坦化,再硏磨上述矽氮化膜將 其去除之製造方法中,在硏磨初期以低濃度供應上述分散 劑,然後再提高濃度供應,以硏磨上述半導體基板表面。 2 2 _如申請專利範圍第1 9項之半導體裝置之製造 方法,係在將上述絕緣磨平坦化,再硏磨上述矽氮化膜將 其去除之製造方法中,所供應之加工液之上述分散劑之濃 度爲,對矽氮化膜之硏磨速度降低而幾乎不變化,對矽氧 化膜之硏磨速度昇高而幾乎不變化之領域之分散劑濃度, 以硏磨上述半導體基板表面。 --------裝-- (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 -5 - 本紙張尺度適用中國國家標準(CNS ) Α4規格(210X297公釐)
TW090117564A 2000-07-27 2001-07-18 Planarizing method of semiconductor wafer TW546723B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000231389A JP2002043256A (ja) 2000-07-27 2000-07-27 半導体ウエハ平坦化加工方法及び平坦化加工装置

Publications (1)

Publication Number Publication Date
TW546723B true TW546723B (en) 2003-08-11

Family

ID=18724235

Family Applications (1)

Application Number Title Priority Date Filing Date
TW090117564A TW546723B (en) 2000-07-27 2001-07-18 Planarizing method of semiconductor wafer

Country Status (4)

Country Link
US (1) US6777337B2 (zh)
JP (1) JP2002043256A (zh)
KR (1) KR100792066B1 (zh)
TW (1) TW546723B (zh)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6677239B2 (en) * 2001-08-24 2004-01-13 Applied Materials Inc. Methods and compositions for chemical mechanical polishing
WO2003071593A1 (fr) * 2002-02-20 2003-08-28 Ebara Corporation Procede de polissage et fluide de polissage
KR100995900B1 (ko) * 2002-04-10 2010-11-22 에바라 간쿄 플랜트 가부시키가이샤 폐기물의 가스화 용융시스템
US7553803B2 (en) * 2004-03-01 2009-06-30 Advanced Technology Materials, Inc. Enhancement of silicon-containing particulate material removal using supercritical fluid-based compositions
JP4284215B2 (ja) * 2004-03-24 2009-06-24 株式会社東芝 基板処理方法
JP4901301B2 (ja) * 2006-05-23 2012-03-21 株式会社東芝 研磨方法及び半導体装置の製造方法
US20090098734A1 (en) * 2007-10-16 2009-04-16 United Microelectronics Corp. Method of forming shallow trench isolation structure and method of polishing semiconductor structure
US8506661B2 (en) * 2008-10-24 2013-08-13 Air Products & Chemicals, Inc. Polishing slurry for copper films
TWI384603B (zh) 2009-02-17 2013-02-01 Advanced Semiconductor Eng 基板結構及應用其之封裝結構
KR101925170B1 (ko) * 2011-11-09 2018-12-04 로디아 오퍼레이션스 유리 기판 폴리싱용 첨가제 혼합물과 조성물, 및 유리 기판 폴리싱 방법
JP6044550B2 (ja) * 2011-12-28 2016-12-14 コニカミノルタ株式会社 研磨剤の製造方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5607718A (en) * 1993-03-26 1997-03-04 Kabushiki Kaisha Toshiba Polishing method and polishing apparatus
US6180020B1 (en) 1995-09-13 2001-01-30 Hitachi, Ltd. Polishing method and apparatus
JP3344615B2 (ja) * 1995-12-12 2002-11-11 ソニー株式会社 半導体装置の製造方法
JPH09208933A (ja) 1996-01-29 1997-08-12 Fujimi Inkooporeetetsudo:Kk 研磨用組成物
EP0786504A3 (en) 1996-01-29 1998-05-20 Fujimi Incorporated Polishing composition
US6132637A (en) * 1996-09-27 2000-10-17 Rodel Holdings, Inc. Composition and method for polishing a composite of silica and silicon nitride
JP3371775B2 (ja) * 1997-10-31 2003-01-27 株式会社日立製作所 研磨方法
US6326309B2 (en) * 1998-06-30 2001-12-04 Fujitsu Limited Semiconductor device manufacturing method
JP3728950B2 (ja) 1998-12-04 2005-12-21 株式会社日立製作所 半導体装置の製造方法及び平坦化加工装置

Also Published As

Publication number Publication date
KR100792066B1 (ko) 2008-01-04
US6777337B2 (en) 2004-08-17
US20020028581A1 (en) 2002-03-07
KR20020010484A (ko) 2002-02-04
JP2002043256A (ja) 2002-02-08

Similar Documents

Publication Publication Date Title
JP4952745B2 (ja) Cmp研磨剤および基板の研磨方法
TWI485235B (zh) 化學機械研磨組成物及其相關方法
KR100393368B1 (ko) Cmp 연마 방법 및 반도체 제조 장치
US20050208883A1 (en) Polishing composition
JP2004031905A (ja) 化学機械的ポリシングスラリー及びこれを用いた化学機械的研磨方法
TW546723B (en) Planarizing method of semiconductor wafer
KR100578596B1 (ko) 화학기계적 연마용 슬러리 조성물, 이를 이용한반도체소자의 표면 평탄화 방법 및 슬러리 조성물의선택비 제어방법
JP2005011932A (ja) Cmp用スラリー、研磨方法、および半導体装置の製造方法
JP2009524236A (ja) Cmpスラリー及びこれを用いる半導体ウェハーの研磨方法
JP2006049709A (ja) Cmp用スラリー、研磨方法、および半導体装置の製造方法
US20080194183A1 (en) Planarization polishing method and method for manufacturing semiconductor device
JP5516594B2 (ja) Cmp研磨液、並びに、これを用いた研磨方法及び半導体基板の製造方法
US20040127045A1 (en) Chemical mechanical planarization of wafers or films using fixed polishing pads and a nanoparticle composition
JP4573492B2 (ja) 合成砥石
JPH10321570A (ja) 半導体ウェーハポリッシング用研磨剤及びその製造方法、ポリッシング方法
TW202104524A (zh) 具有增強的缺陷抑制並且在酸性環境中優先於二氧化矽選擇性地拋光氮化矽之化學機械拋光組成物及方法
JP3728950B2 (ja) 半導体装置の製造方法及び平坦化加工装置
TWI799329B (zh) 封裝基板的平面化方法
JP5418571B2 (ja) Cmp研磨剤及び基板の研磨方法
WO2021161462A1 (ja) Cmp研磨液及び研磨方法
JP4878728B2 (ja) Cmp研磨剤および基板の研磨方法
Li et al. Stop on Nitride Slurry Development
KR20200073479A (ko) 연마 슬러리 조성물
KR100561568B1 (ko) Cmp용 조성물
JP2023048132A (ja) ポリシリコンの除去速度を高める方法

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees