TW516177B - A semiconductor device and a method of manufacturing the same - Google Patents

A semiconductor device and a method of manufacturing the same Download PDF

Info

Publication number
TW516177B
TW516177B TW090121798A TW90121798A TW516177B TW 516177 B TW516177 B TW 516177B TW 090121798 A TW090121798 A TW 090121798A TW 90121798 A TW90121798 A TW 90121798A TW 516177 B TW516177 B TW 516177B
Authority
TW
Taiwan
Prior art keywords
layer
circuit
insulating layer
calibration
pattern
Prior art date
Application number
TW090121798A
Other languages
English (en)
Inventor
Kenichi Watanabe
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Application granted granted Critical
Publication of TW516177B publication Critical patent/TW516177B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76807Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures
    • H01L21/76808Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures involving intermediate temporary filling with material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • H01L23/5283Cross-sectional geometry
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53228Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being copper
    • H01L23/53238Additional layers associated with copper layers, e.g. adhesion, barrier, cladding layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/544Marks applied to semiconductor devices or parts, e.g. registration marks, alignment structures, wafer maps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/54426Marks applied to semiconductor devices or parts for alignment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/54453Marks applied to semiconductor devices or parts for use prior to dicing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/525Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body with adaptable interconnections
    • H01L23/5256Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body with adaptable interconnections comprising fuses, i.e. connections having their state changed from conductive to non-conductive
    • H01L23/5258Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body with adaptable interconnections comprising fuses, i.e. connections having their state changed from conductive to non-conductive the change of state resulting from the use of an external beam, e.g. laser beam or ion beam
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S438/00Semiconductor device manufacturing: process
    • Y10S438/975Substrate or mask aligning feature

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Geometry (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Description

516177 A7 B7 五、發明説明(1 ) 本發明係依據2001年4月13日之第2001-115501號曰本 專利申請案提出申請者,該案之内容併此附送。 本發明係有關於一種半導體元件及其製造方法,尤有 關於一種含有鑲嵌線路之半導體元件及其製造方法。 隨著製造半導體元件之整合程度的提升,故被設計規 範所要求之各種數值會變得愈小。在將一鋁、鎢等表面金 屬線路層設在一絕緣層表面上,再將一光阻圖案設在該表 面金屬線路層,然後將該表面金屬線路層直接蝕刻之一種 半導體製造方法中,乃已逐漸接近其技術極限。 半導體製造業者前已開始採用一種鑲嵌式製程來取代 該表面線路層以蝕刻來圖案化的方法。在該等鑲嵌製程 中,一層間絕緣層會先被製成,線路槽及通孔等會被以蝕 刻來佈設在該層間絕緣層中,再以一配線材料來填入該等 線路槽及通孔内。該等鑲嵌製程當於氧化矽膜層中來形成 細窄的線路時,乃為一種適當可採的方法。 至於該等線路或配線層的材料,在習知技術中主要係 使用鋁。但是,鋁因下列的原因而有技術上的限制。鋁具 有高電阻,且電遷移很容易發生在鋁所製成的膜層中。因 此,銅乃逐漸地被使用,因為銅具有相對較低的電阻,而 且電遷移較少發生於一銅層中。雖然以蝕刻來將銅圖案化 會較困難,但銅線路乃可用該鑲嵌製程來形成。 銅線路會比鋁線路更硬,且銹蝕性較高。舉例而言, 當鋁線路被置於大氣環境中時,氧化鋁Al2〇3會生成於其表 面,而能自動地中止銹餘作用。相反地,當銅線路被置於 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 4 (請先閲讀背面之注意事項再填寫本頁) S. 516177 五、 A7 發明説明( 大氣環境中時,銅的氧化物(:11〇\會生成於銅線路的表面 上。但是該等鋼的氧化物膜並不能完全停止其銹蝕,因此, 該銅線路會銹蝕掉。 此外’該銅線路較硬。此將使其難以達成習知技術的 連結製程。因此,乃使用例如爆點形成法及一種製設鋁接 墊以供接線的方法。該等方法會增加製程步驟的數目。因 此,在製造該等半導體時,其成本會提高,缺點密度會增 加,而良率會降低。 雖該鑲嵌方法已被用來作為配線製程,但該方法乃具 有其根本的問題。 本發明之一目的即為提供一種半導鱧元件,其乃包含 新穎的多層配線結構,而能適合以鑲嵌製法來製造者。 本發明之另一目的係在提供一種製造半導體元件的方 法,該半導體元件乃包含新穎的多層配線結構,而能適合 以鑲嵌方法來製造者。 依據本發明之一態樣,乃在提供一種半導體元件,其 包含一半導體基材具有多數的半導體元件,一第二絕緣層 設在該半導體基材上。一鑲嵌線路凹部設在該第二絕緣層 表面中,而由該表面起始,且該凹部具有第一寬度;一校 準槽設在第二絕緣層的該表面中,亦由該表面起始,且該 校準槽具有第二寬度大於該第一寬度;一鑲嵌線路係在該 鑲嵌線路凹部中填入一物質而來製成,一校準線路圖案設 在該校準槽内的鑲嵌線路之路線層中,該校準線路圖案會 形成一第一階狀部;一表面線路圖案設在第二絕緣層的表 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) (請先閲讀背面之注意事項再填窝本頁) •裝丨 :線· 516177
面上’而連接於該鑲嵌線路;及一第一校準表面線路圖案 係由、線路層所形成,該線路層亦形成校準線路圖案上的 表面線路圖案,而該第—校準表面線路圖案具有n ^ 狀部對應於第一階狀部。 | 』依據本發明之另-態樣,乃在提供_種半導體元件❺ 1 製造方法,包含下列步驟:(a)在一底層上方製成一第二絕 |
緣層,該底層包含一半導體基材其含有多數的半導體元 I 件’(b)在該第二絕緣層的表面中由該表面起始製成一具有 袭
第一寬度的線路槽,及一校準槽具有第二寬度大於該第一 J 寬度,(c)製成第二鑲嵌線路埋設在該線路槽中,該第二鑲 嵌線路具有一平坦表面,並在該線路槽中形成一線路圖 案,該線路圖案具有一第一階狀部;(d)在第二絕緣層上製 成一表面線路層,其設有一第二階狀部對應於校準槽上的 第階狀部;(e)在該表面線路層上形成一光阻層,並利用 第二階狀部作為校準記號來將該光阻層曝光及顯影,而製 成一光阻圖案;及(f)利用該光阻圖案作為罩幕來蝕刻表面 線路層’而製成一連接該線路圖案的表面線路圖案。 在該鑲嵌線路上形成一表面線路圖案的製程乃可僅用 一罩幕來進行。 · 依據上述之本發明,將可經由較少數的製程步驟,而 · 來製成一包含多層鑲嵌線路及表面線路的半導體元件。 在該鑲嵌線路上,乃可使用一鋁層來製成一連接墊、 一炼線等等。該線路圖案亦可同時被製成。 6 本紙張尺度適用中國國家標準(OJS) A4規格(21〇χ297公爱) 516177 A7 __B7_ 五、發明説明(4 ) 圖式之簡單說明: 本發明之目的及特徵等,將可由以下詳細說明配合所 附圓式而更清楚瞭解;其中: 第1(A)至1(K)圖為一半導體基材之剖視圖及平面圖 等,乃示出本發明實施例之半導鱧元件的製造程序; 第2(A)至2(C)圖乃為製造本發明實施例的半導體元件 之程序的剖視示意圖; 第3圖為本發明實施例之半導體元件的多層線路結構 之剖視示意圖; 第4(A)至4(B)圖分別為一剖視圖及一圖表,示出製成 一可作為校準記號的階狀部之條件; 第5圖為本發明實施例之半導體元件頂面構造的平面 圖;及 第6(A)至6(D)圖乃示出本發明另一實施例之半導體元 件的製造程序之剖視圖。 現請參閱所附圖式,一實施例將會被說明。 第1(A)至1(Κ)圖乃示出一半導體基材之剖視圖與平面 圖等,以供說明製造一實施例之半導體元件的主要程序。 如第1(A)圖所示,在一包含多數半導體元件及部份線 路的底層10上,乃設有一下钱刻擔止層si,其乃例如為一 約50nm厚的氮化矽(SiN)層,一下第一層間絕緣層dl,其乃 例如為一約500nm厚的氧化矽層,一上蝕刻擋止層s2,例 如為一約50nm厚的SiN層,及一上層間絕緣層d2,例如為 一約llOOnm厚的氧化矽層。在第1(A)圖中,有一電路圖案 7 (請先閲讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 516177 A7 _B7_ 五、發明説明(5 ) 區CPR及一校準記號區AMR乃分別被示於左半側與右半 侧。在該CPR中,該底層10的構造乃如第3圖所示。 第3圖乃示出一整合的半導體電路元件除了最上方的 線路層以外之構造剖視圖。在一矽基材110的表面上,乃藉 淺溝隔離法來設有一元件隔離層ST1,以形成一主動區。 於第3圖的構造中,有一 η通道金屬氧化物半導體(MOS)電 晶體(n-MOS)會被設在一主動區中,及一ρ通道MOS電晶體 (p_MOS)則被設在另一主動區中。 該各n-MOS及p-MOS電晶體乃包含一絕緣的閘極電極 設在該基材的表面上。在各n-MOS電晶體之閘極電極的兩 側,乃有一 η型源極與汲極區111設在該基材中。而在各 p-MOS電晶體的閘極電極兩側,則設有一 ρ型的源極與汲極 區111。該等源極與汲極區111會形成其上層線路的下層導 電區。 在該矽基材110的表面上,乃設有一第一蝕刻擋止層 112及一第一層間絕緣層115,並設有一阻隔金屬層119及一 主線路層120,而形成雙重鑲嵌的第一線路結構。該雙重鑲 嵌的線路同樣地會形成位於其上之線路的下層導電區。 在第3圖中,線路結構會被設在兩端的導電區111上, 且線路結構亦會設在中央部位的其它導電區m上,來使各 導電區互相連接。即是,該等MOS電晶體會形成一互補 MOS(CMOS)電晶體結構。 在該第一線路層上,乃設有一第二蝕刻擋止層122及一 第二層間絕緣層125。在該疊層中,有一阻隔金屬層129與 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) ..................................:訂..................^9. (請先酊讀背氙之注意事項再填寫本頁) 516177 A7 _B7_ 五、發明説明(6 ) 一主線路層130乃以幾乎相同於第一線路層的方式,被設來 形成雙重鑲嵌的第二線路結構。 在該第二線路層上,乃設有一第三蝕刻擋止層132及一 第三層間絕緣層135。在該疊層中,有一阻隔金屬層139與 一主線路層130會被設來形成雙重鑲嵌的第三線路結構。 在該第三線路層上,乃設有一第四蝕刻擋止層142及一 第四層間絕緣層145。在該疊層中,有一阻隔金屬層149及 一主線路層150會被設來形成雙重鑲嵌的第四線路結構。一 任意數目的下層雙嵌線路結構將可被製成。 藉著利用雙嵌線路結構來形成一多層線路構造,乃可 在具有低寄生電容的高度整合構造中形成具有低配線電阻 的線路結構。在該下層雙嵌線路結構的表面上,則設有一 下蝕刻擋止層si,來供最上層的雙嵌線路結構之用。 雖上述說明中係在每一線路層中設有一蝕刻擋止層及 一層間絕緣層,但一蝕刻擋止層與一層間絕緣層亦可被設 來作為通道導體及線路圖案,此將於後說明。單嵌線路亦 可被用來取代該雙嵌線路。 第1(A)圖係示出有二線路層wll及wl2曝現在該底層 10的表面上。在該上層間絕緣層d2上,乃設有一光阻層 PR1,並會被利用該等下層線路層wll及wl2的出現或不見 來作為校準記號,而進行曝光與顯影,以製成一開孔vo, 及一校準槽孔to。該開孔vo會對準於該下層電路wll。而該 校準槽孔to在其底層沒有任何導電層圖案。 第1(B)圖係示出一光阻圖案的平面圖。該開孔vo係為 本紙張尺度適用中國國家標準(CNS) A4規格(210X 297公釐) 9 (請先閲讀背面之注意事項再填窝本頁) -訂· :線· 516177 五、發明説明 A7 B7
一圓筒狀的通孔。而該校準槽孔to具有一長槽狀可供校準。 利用該光阻圖案PR1來作為蝕刻罩幕,該上層間絕緣 層d2,上蝕刻擋止層S2,及下層間絕緣層以等將會被蝕刻。 而該#刻會被下擔止層si自動地阻止。該光阻圖案PR 1嗣 會被以灰化處理除掉。 第1(C)圖係示出該等絕緣層在蝕刻之後的構造。利用 該下層線路wll作為校準位置,有一通孔vh及一校準槽 會被設在該擋止層si上。雖在第1(c)圖中僅示出一校準槽 mtl,但其最好能在各X轴及y軸方向(它們在一二維平面中 係互相垂直交叉)設有多數的校準槽。 如第1(D)圖所示,有一光阻圖案PR2會被設在上層間 絕緣層d2上,該層d2已設有該通孔Vh及校準槽mtl。該光 阻圖案PR2具有一線路槽孔則及一校準槽孔m〇2。利用該 校準槽mtl作為校準記號,該光阻圖案pR2會被曝光。 當先前剛被製成的罩幕被用來作為一記號時,則相對 校準誤差會在一最大的校準誤差之内。 相反地,當使用在先前蝕刻罩幕之前所形成的校準記 號時’其將可使後續的餘刻罩幕減少相對的校準誤差。即, 若該等光阻圖案PR1與PR2係使用例如線路wll及wl2來分 別校準時,當該等圖案PR1與PR2在反向發生校準誤差時, 則其校準誤差會形成單一光阻圖案PR1或PR2在校準時所 發生之誤差的兩倍。 因此’要製成一具有相對位置十分重要之通孔與校準 槽的圖案,乃最好使其記號以較早的罩幕來形成。 本紙張尺度適用中國國家標準(CNS) A4規格(210X 297公楚) 10 注 意 事 项 再 塡 窝 本 頁
I 訂 i 516177 A7 B7 五、發明説明(8 ) 如第1(E)圖所示,該線路槽孔wo係具有一長條形空間 而包含一通孔vh。而該校準槽孔mo2具有一較寬的矩形空 間而未含有任何通孔。 在電路圖案區中的線路槽孔會比在校準圖案區中的校 準槽孔較窄。例如,該線路圖案具有1.5或更少如1.4μπι的 寬度,而該校準圖案係至少為4μηι寬,例如為5μπι。 由第1(D)圖中可見,如此製成的通孔vh將會被填入一 填充材料pf,即一保護性有機物,其係例如由該光阻材料 中除去光敏性材料所製成者。利用該光阻圖案PR2作為罩 幕,該層間絕緣層d2會被蝕刻。該蝕刻會被擋止層s2自動 地阻止。嗣該光阻圖案PR2會被灰化處理除掉。該保護性 填充材料pf亦會被灰化除掉。一不能被以灰化來除去的材 料亦可作為該保護性填料。在此情況下,該保護性填料會 被以其它方法來除掉。 如第1(F)圖所示,曝現在線路槽wt及校準槽mt2中的蝕 刻擋止層s2,及曝現在校準槽mtl中的擋止層si等,皆會被 以蝕刻除掉。因此,凹部wt及vh將會被形成,乃可供該電 路圖案區中的雙嵌結構使用,而該校準槽mt2(mtl)會形成 於校準圖案區中。 假使該底層未被氧所損壞,則其亦可以繼續蝕刻該等 層間絕緣層d及蝕刻擋止層s,然後除去光阻圖案。 如第1(G)圖所示,有一線路層w2會被等向性地設在絕 緣層d2上,該層d2已設有線路槽wt、通孔vh、及校準槽mt2 等。該線路層w2乃可為疊層或僅含有一單層。當該層w2 11 (請先閲讀背面之注意事项再填窝本頁) 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 516177 A7 _ _ _£7_ 五、發明説明(9 ) 為疊層時,其僅須等向性地形成主層。 第2(A)圖係示出一疊層的線路結構之例,其乃例如由 下列方法製成《當一第一阻隔金屬層bl,即具有約50nm厚 度的氮化鈦(TiN)層被以濺射法來形成之後,嗣有一作為主 線路層mwl之800nm厚的銅層會被以電鍍來製成。其亦可 以首先以濺射來形成一銅的晶種層scU,然後再電鍍製成該 主線路銅層mwl。當使用電鍍製法時,其相關的膜會等向 性地生成,且該膜會在底面及側面同時開始地來生成。化 學氣相沉積(CVD)法亦可用來製成該等向性線路層。 由於在該電路圖案區中的開孔具有例如約1·4μηι的寬 度,而當該線路層疊設於每一側面時會變成700nm厚或更 厚’故該開孔會完全填滿該疊覆的材料。因此在該電路圖 案區中,該線路層會具有大致平坦的表面。 由於在該校準圖案區中的校準槽係約為5μιη寬,故即 使當一第一主線路層mwl被設為約有800nm的寬度,仍會 有一階狀部留在該開孔中。此階狀部將可在後續的製程中 作為校準記號。 如第1(H)圖所示,疊設在絕緣層d2上的線路層w2會被 以化學及機械拋光來除去。在該電路圖案區中,有一線路 圖案wp及一通道導體vc會被設在該線路槽及通孔中。因 此’該電路圖案區會具有一平坦的表面,而與該絕緣層d2 的表面同一平面。 在該校準圖案區中,設於絕緣層d2上的線路層w2會被 除掉’而有一在導體圖案mcl中的階狀部會被留在該校準 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 12 (請先閲讀背面之注意事項再填寫本頁) 訂- 516177 A7 B7 五、發明説明(10 ) 槽内。該階狀部的肩部會被複製於一上層來作為校準記 號。於CMP之後再形成一階狀部的條件現將加以說明。 第4(A)圖乃示出該線路層在CMP之前,其各種尺寸的 剖視示意圖。假設該絕緣層d2與擋止層s2的總厚度為D。 覆設其上之線路層w2的厚度為t。假設該線路層係以一致的 厚度t來製成。在此層中,一深度為D的凹部被設在該槽部 中,來作為一校準記號。 化學及機械拋光會以CMP法進行於該線路層的表面 上。但是,在該凹部中,並不能進行機械拋光,而僅能進 行化學蝕刻。假使該化學機械拋光具有一蝕刻率為r,而化 學姓刻的#刻率e = rxc。當有一t的厚度由該線路層的最上 面開始進行化學機械拋光時,則一tc的深度會在該凹部的 底面上被化學蝕刻掉。 因此,當該化學蝕刻率係例如為該化學機械蝕刻率的 1/2(或1/3)時,(且有一 t的厚度被以化學機械拋光來蝕刻), 則該凹部的底面會被向下蝕刻t/2(或t/3)。當該凹部底面所 殘留的線路層具有D或更少的厚度時,則亦會在CMP之後 留下該階狀部。 第4圖係示出當化學蝕刻率為化學機械蝕刻率的1/3及 1/2時,經過CMP之後可留下一階狀部之膜層,及未留下階 狀部之膜層的條件圖。該圖表的橫軸代表在覆設線路層之 前的凹槽深度,乃以A來表示。而其縱軸代表設在該階狀 部上的線路層厚度。當設在校準圖案區中之記號凹槽的尺 寸,及覆設其上之線路層的厚度,能依據第4(B)圖所示條 13 (請先閲讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 516177 A7 ______B7_五、發明説明(11 ) 件來妥當地選擇時,則將能在CMP後留下該階狀部。該階 狀部乃可形成後續製程的校準記號。 .如上所述,在該製成鑲嵌線路的過程中,亦可同時製 成該校準記號。 如第1(1)圖所示,在設有該鑲嵌線路的絕緣層们表面 上,有一表面線路層w3會被異向性或等向性地製成。當使 用異向性的沉積法時,該階狀部會朝上對應。當使用等向 性的沉積法時,該凹部的大小及疊覆層的厚度必須妥當地 選擇’俾能保留該階狀部。即使在異向性沉積中,當存有 縮小該階狀部的可能性時,該凹部的大小及覆層條件亦必 須適當選擇俾能保留該階狀部,即,需使該階狀部能充分 地被辨識。因此,藉著複製下層的肩部丨2將會形成該等肩 部13。各肩部13或在其間的中央部份皆可作為校準記號。 該表面線路層w3乃含有一主線路層,係由鋁(包括鋁 合金)所製成,而可形成例如一連接墊。 第2(B)圖係示出該表面線路層之一構造例。該表面線 路層乃包括,例如,一約50nm厚的氮化鈦(TiN)層來作為 下阻隔金屬層b2,一約8〇〇nm厚的鋁層作為主線路層 mw2,及一約50nm厚的氮化鈦層作為上阻隔金屬層b3。該 各層等係例如以濺射來製成。 泫下阻隔金屬層b2具有一功能,即可阻止該鑲嵌線路 之銅,及設於其上之主線路的鋁之固態擴散。該上阻隔金 屬層b3之表面上,乃設有一反應底層之凹部及凸部的階狀部。
請 先 閲, 讀 背 面” 之 注 意 事 項 再 填 寫 本 頁
I 秦 516177 A7 B7 五、發明説明(12 ) 在第1(1)圖中,該線路層w3係覆設一光阻層。該光阻 層會被曝光然後顯影而形成一圖案pR3,以供製成一表面 線路圖案。光阻圖案PR3會包含一新的校準記號圖案,以 及該表面線路圖案。 在形成該光阻圖案的過程中,有一設在該線路層你3的 表面上之階狀部的肩部13會被作為一校準記號。藉如此地 利用該階狀部,則整個表面具有高反射率之金屬層將可被 進行校準。 該線路層w3會被使用電阻圖案PR3作為罩幕而來蝕 刻。在該電路圖案區中,一表面線路圖案乃被設成使該鑲 嵌線路圖案wp會被該表面線路圖案所覆蓋。而在校準圖案 區中,則設有一新的校準表面線路圖案mc3,及一表面線 路圖案mc2,而使該圖案mc2覆蓋著校準線路圖案mcl。 該校準圖案mc3具有平坦表面,而其肩部14可被作為 後續製程的校準記號。當該圖案me2能被作為一校準記號 時,該圖案mc3即可免除。 該表面線路圖案wt及mc2最好係被設成,使該線路圖 案wp及校準線路圖案mcl的頂面皆各設有鑲嵌線路。當該 鑲嵌線路含有銅製成的主線路層時,該銅層的表面會完全 覆設該表面線路(具體而言,即被該下阻隔金屬層所覆 蓋)。因此,在後續的製程中,該銅層乃可被保護而防蝕。 如第1(J)圖所示,在該設有如上述之表面線路層的絕 緣層d2之表面上,有一厚度例如約為400nm的二氧化矽 (SiOO層,乃被設來作為一下保護絕緣層16。在該層16上 本紙張尺度適用中國國家標準(CNS) A4規格(21〇><297公釐) 15 (請先閲讀背面之注意事項再填寫本頁) ·、-]· 516177 A7 B7 五、發明説明(l3 ) 則設有一厚度例如為300nm的氮化矽層(SiN),來作為一上 保護絕緣層17。 由第1(K)圖可見,有一光阻層PR4設在該上保護絕緣 層17上。藉著將該光阻層PR4曝光及顯影,有一開孔ρ〇會 被形成於一例如一接墊要被設置的區域處。在該光蝕刻的 製程中,該校準表面線路圖案mc3或mc2會被作為一校準記 號。 利用具有該開孔po的光阻層PR4來作為罩幕,則在該 光阻圖案PR4底下的保護絕緣層17與16會被蝕刻,而曝現 該表面線路層wt的表面。 當該線路層w3為一包含一下阻隔金屬層b2、一鋁線路 層mw2,及一上阻隔金屬層b3的疊層時,該上阻隔金屬層 b3會在該開孔處被蝕刻,如第2(C)圖所示,而曝現出該鋁 主線路層mw2的表面。此將會形成一具有鋁表面的連接墊。 利用同樣的疊層構造,乃可製成一線路層及一熔線。 當製造熔線時,該上、下層間絕緣層不一定須要被除掉。 第5圖乃示出利用該最上的線路層所形成之線路,一熔 線及一連接墊的構造示意圖。由實線所示之區域為一鑲嵌 線路圖案w2(wp、wc 1),其係利用例如一銅層mw 1及一氣 化鈦(TiN)層bl所製成。由假想線所示之區域係為一表面線 路層W3,其係例如利用一下阻隔金屬層b2,一主線路層 mw2,及一上阻隔金屬層b3所製成。 該表面金屬層w3係用來形成線路W、一熔線F、一連 接墊BP、及一校準記號AM2等。在該連接墊BP中,乃設有 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 16 (請先閲讀背面之注意事項再填寫本頁) .奸· S, 516177 A7 —_______B7 五、發明説明(14 ) 開孔po,其係糟除去一絕緣層所製成者,其上實際形成一 有效的連接墊區域。該熔線F包含一僅有表面線路的中央 區,及一疊層區乃由一鑲嵌線路層與一表面線路層所構 成,而設在該中央區的兩側。藉著以電流、雷射光束等, 來使該中央的表面線路斷接,則其兩側部份即會互相形成 電斷接。於該線路區域W中,該表面線路會與鑲嵌線路重 疊而減少電阻。在該圖中右上角所示係為一保護覆蓋層, 其會覆蓋一使用銅層與氮化鈦(TiN)層所製成之校準記號 AM1,而來保護銅。 在該線路構造中,一連接墊及一熔線乃可利用在該銅 的鑲嵌線路上之鋁來製成。該線路結構的電阻將可藉該附 屬的線路而減低。 當該鑲嵌線路被製成時,該校準記號的階狀部亦同時 被製成。當該表面線路被製成時,該校準表面線路圖案亦 同時被製成。因此’不必增加罩幕及製程的數目,設在一 層上之光阻圖案即可被進行校準。 5玄雙欲線路之構造已被說明如上。一類似的校準記號 亦可供單嵌線路使用。 如第6(A)圖所示,有一姓刻擔止層s 1及一下層間絕緣 層d 1被設在該底層1 〇上。一光阻層設在該絕緣層^ 1上。利 用在下層的線路來作為一校準記號,可製成一具有通孔v〇 及校準槽孔mol的光阻圖案PRla。該光阻圖案PRla乃具有 平坦形狀,如第1(B)圖中所示的光阻圖案pri。 該絕緣層dl會被利用光阻圖案PRia作為罩幕來蝕 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 17 (請先閲讀背面之注意事項再填寫本頁)
.訂I ;線 516177 A7 _B7_ 五、發明説明(l5 ) 刻。該光阻圖案PRla嗣會被灰化除掉。然後,該擋止層si 會被#刻除去。 如第6(B)圖所示,一氮化敛(TiN)阻隔層及一銅的主接 線層會被製成。嗣在該絕緣層dl上之線路層的不需要部份 將會被以CMP來除去,而使一通道導體vc及一校準槽導體 me留下。 在該絕緣層dl上,有一上蝕刻擋止層s2及一上層間絕 緣層d2會被形成,如第6(C)圖所示。一光阻層會設於其上。 利用該校準槽導體me(見第6(B)圖)作為校準記號,該光阻 層會被曝光及顯影而形成一光阻圖案PR2a。該光阻圖案 PR2a具有平坦形狀,如第1(E)圖中所示的光阻圖案PR2。 該絕緣層d2會利用該光阻圖案PR2a作為罩幕而來蝕 刻。嗣該光阻圖案PR2a會被灰化除掉,且該擋止層s2亦會 被蝕刻除掉。 如第6(D)圖所示,有一氮化欽(TiN)阻隔層及一銅層會 被製成。在該絕緣層d2上之該層不需要的部份將會被以 CMP來除去。結果,一含有該通道導體vc與一線路圖案wp 的單嵌線路圖案wp,將會形成於該電路圖案區中,而具有 一階狀部的校準線路圖案mcl將會形成於校準圖案區中。 在此之後的製程則類似於第1(1)至1(K)圖中所示者。 本發明已依據該等實施例來說明。惟本發明並不受該 等實施例的限制。 該等線路層係使用銅、氮化鈦(TiN)及鋁等來製成。但 是,該線路層亦可使用諸如金、銀、銅、鵪、銘、鈦、组、 18 (請先閲讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 516177 A7 B7 五、發明説明(l6 ) 翻、錯等金屬;《金屬合金如紹合金或銅合金等;及金屬 化合物如氮化鈦、氮化鎢、氮化鈕、氮化鉬等來製成。該 主線路層最好係使用金、銀、銅、鹤、或紹(包括铭合金) 等來製成。 該阻隔層可用鈦、鈕、鉬、氮化鈦、氮化鈕、氮化鎢、 氮化鉬等等來製成。 至於該絕緣層,乃可使用例如矽的氧化物,具有氟作 為添加物之矽的氧化物,氮氧化矽,矽的氮化物,碳氧化 石夕,無機化合物,有機化合物,及多孔化合物等。當一餘 刻擋止層與一層間絕緣層被使用時,該擋止層可利用氮化 石夕、碳化矽、氮氧化矽等來製成。 雖利用銅線路來供高速運作的半導體積體電路元件已 被說明,但該雙嵌線路亦可用來形成高密度鋁線路。當所 須的操作速度可以降低時,對該等線路材料及層間絕緣層 之材料的限制將可較寬,因此可用材料的數目會增多。 例如,該層間絕緣層乃可選自下列膜層,即矽之氧化 物層’具有氟、磷及/或硼添加物的矽之氧化物層;使用不 同起發或晶種材料如倍半氧化矽氫(HSQ)及 四正石夕酸乙g旨 (TEOS)所形成的氧化矽層;矽之氮化物層;氮氧化矽層; 具有石夕氧鍵結的無機化合物層;及具有矽氧鍵的有機化合 物層。至於該蝕刻擋止層,乃可使用矽的氮化物層,氮氧 化石夕層,或碳化矽層(Sic , SiC:H)。 雖本發明已參照特定實施例來說明,但並不受該等實 施例所限制,而係以所附申請專利範圍為依歸。應可瞭解 19 (請先閲讀背面之注意事項再填窝本頁) :線丨 本紙張尺度適财料家標準(⑽A4規格⑽ 516177 A7 B7 五、發明説明(I7) 專業人士將可改變或修正該等實施例,而不超出本發明的 範圍及精神。 元件標號對照 10…底層 132···第三蝕刻擋止層 12、13、14···肩部 135···第三層間絕緣層 16...下保護絕緣層 139…阻隔金屬層 17...上保護絕緣層 140…主線路層 110...矽基材 142···第四蝕刻擋止層 111...源極與汲極區 145...第三層間絕緣層 112…第一蝕刻擋止層 149…阻隔金屬層 115...第一層間絕緣層 150...主線路層 119…阻隔金屬層 si...下蝕刻擋止層 120…主線路層 s2...上蝕刻擋止層 122··.第二蝕刻擋止層 dl...下第一層間絕緣層 125…第二層間絕緣層 d2...上層間絕緣層 129…阻隔金屬層 130...主線路層 PR1、2、3、4···光阻層 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 20 請 先 閲 讀· 背 之 注 意 事 項 再 填 寫 本 頁

Claims (1)

  1. 516177 A8B8C8D8 經濟部智慧財產局員工消費合作社印製 六、申請專利範圍 一種半導體元件,包含·· 一半導體基材含有多數的半導體元件, 一第二絕緣層設在該半導體基材上方; 一鑲嵌線路凹部設在該第二絕緣層的表面上而起 始於該表面,該凹部具有一第一寬度; 一校準槽設在該第二絕緣層的表面上而起始於該 表面,該校準槽具有一第二寬度大於該第一寬度; 鑲嵌線路乃藉在該鑲嵌線路凹部中填入一物質 而來製成; 一校準線路圖案係由與該鑲嵌線路相同的線路層 所製成,而被設在該校準槽中,該校準線路圖案會形成 一第一階狀部; 一表面線路圖案被設在該第二絕緣層的表面上,而 連接於該鑲嵌線路;及 一第一校準表面線路圖案係由與該校準線路圖案 上之表面線路圖案相同的線路層所製成,而具有一第二 階狀部對應該第一階狀部。 2 ·如申請專利範圍第1項之元件,更包含: 一第一絕緣層設在該第二絕緣層底下;及 一下層鑲嵌線路埋設在第一絕緣層中,而具有一表 面曝現在該第一絕緣層的表面上;其中: 該鑲嵌線路凹部乃包含: 一線路槽具有該第一寬度;及 一通孔由該線路槽的底面穿過該第二絕緣層的剩 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) n n n n n ϋ I ϋ I ϋ n I 1 n ϋ I- ϋ 1_1 ϋ .1 ϋ ϋ ϋ I I (請先!^讀背®·之注意事項再填寫本頁) 516177 A8 B8 C8
    六、申請專利範圍 經濟部智慧財產局員工消費合作社印製 餘厚度而延伸至該下層鑲嵌線路。 3·如申請專利範圍第1項之元件,其中該鑲嵌線路的表面 係完全覆設該表面線路圖案。 4·如申請專利範圍第1項之元件,其中該校準線路圖案的 表面係完全覆設該第一校準表面線路圖案。 5·如申請專利範圍第1項之元件,更包含一第三絕緣層設 在第二絕緣層上,而覆蓋該表面線路圖案及第一校準表 面線路圖案,一第二校準表面線路圖案設在第二絕緣層 上’該第二校準表面線路圖案係與其下層形成電絕緣; 其中: 該第三絕緣層具有一開孔部份地位於該表面線路 圖案的表面上。 6·如申請專利範圍第2項之元件,其中該各下層鑲嵌線路 及该鑲嵌線路乃包含一疊層含有一第一阻隔金屬層及 一第一主線路層設於其上。 7·如申請專利範圍第6項之元件,其中該表面線路圖案乃 包含一疊層含有一第二主線路層及一第二阻隔金屬層 設於其上。 8. 如申請專利範圍第5項之元件,其中該表面線路圖案乃 包含一疊層含有一第二主線路層及一第二阻隔金屬層 設於其上,且該第二阻隔金屬層在該開孔中會被除掉。 9. 如申請專利範圍第7項之元件,其中: 該第一主線路層乃包含一銅層;而 該第二主線路層乃包含一鋁層。 ----------- 裝----I---訂----I 1---線 (請先閲讀背面之注意事項再填寫本頁)
    M6177
    如申Μ專利範圍第1項之S件’其中該表面線路圖案會 形成一連捧墊或一熔線。 11 ·如申请專利範圍第2項之元件,其中: 该各第一與第二絕緣層乃包含一蝕刻擋止層及一 層間絕緣層設於其上;且 孩蝕刻擋止層係由氮化矽、碳氧化矽、及其組合物 等至少之一者所製成。 12. —種半導體元件,包含: 一半導體基材含有多數的半導體元件; 一第一絕緣層設在該半導體基材上; 下層鑲嵌線路埋設在第一絕緣層中,而具有一表面 曝現在該第一絕緣層的表面上; 一第二絕緣層設在第一絕緣層上; 一鑲嵌線路凹部,乃包含: 線路槽没在第一絕緣層的表面中,係由該表面起 始而至該第二絕緣層的中間深度;及 一通孔設在該線路槽的底面上,而由該底面穿過第 二絕緣層的剩餘厚度延伸至該下層鑲嵌線路; 經濟部智慧財產局員工消費合作社印製 一鑲嵌線路係在該鑲喪線路凹部中填入一物質而 來製成;及 一表面線路圖案設在第二絕緣層的表面上,而連接 該鑲嵌線路。 13·如申請專利範圍第12項之元件,其中該鑲嵌線路的表面 上係完全覆蓋著表面線路圖案。 516177 A8B8C8D8 六、 申清專利範圍 4·如申請專利範圍第12項之元件,更包含一第三絕緣層設 在該第二絕緣層上,而覆蓋該表面線路圖案,其中該第 二絕緣層具有一開孔部份地位於該表面線路圖案上。 15·—種半導體元件的製造方法,包含下列步驟: U)在一含有多數半導體元件之半導體基材的底層 上方,製成一第二絕緣層; (b)製成一具有第一寬度的線路槽及一具有第二寬 度的校準槽於該第二絕緣層之表面上而由該表面起 始,且該第二寬度係大於第一寬度; (0製成第二鑲嵌線路埋設於第二線路槽中,該第 一鑲嵌線路具有平坦表面,並在該校準槽中形成一線路 圖案,該線路圖案具有一第一階狀部; (d) 在第二絕緣層上製成一表面線路層,來覆蓋該 第一鑲嵌線路與線路圖案,該表面線路層會回應第一線 路圖案的第一階狀部而形成一第二階狀部; (e) 在該表面線路層上形成一光阻層,並利用第二 階狀部作為校準記號來將該光阻層曝光及顯影,而形成 一光阻圖案;及 (0利用該光阻圖案作為罩幕來蝕刻該表面線路 層,而形成一表面線路圖案連接於第二鑲嵌線路。 16·如申請專利範圍第15項之方法,其中該步驟(c)乃包含·· 等向性地沈積設置一線路層,使其厚度大於該第一 寬度的一半,並小於第二寬度的一半;及 以化學機械拋光來除掉在第二絕緣層上的線路層。 ml— —II ^ -------.1 ^- — — — — — — 1— ^ (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製
    24 516177 經濟部智慧財產局員工消費合作社印製 A8 B8 C8 D8 、申清專利範圍 17.如申請專利範圍第15項之方法,其中: 該(f)步驟更製成一校準表面線路圖案,該方法另 包含下列步驟: (g) 在該第二絕緣層上製成一第三絕緣層,該表面 線路圖案係被該第三絕緣層所覆蓋; (h) 利用該校準表面線路圖案作為校準記號,而部 份地除去在該表面路線圖案區域中的第三絕緣層; (X)在步驟(a)之前,於該底層中製成一第一絕緣 層,其中埋設有第一鑲嵌線路,該線路槽在其底面具有 一通孔,而該通孔會達到該第一鑲嵌線路。 18·如申請專利範圍第17項之方法,其中: 該(d)步驟乃包括製成一表面線路層,而具有一叠 層包含一主線路層及一上方阻隔金屬層設於其上;且 該(h)步驟乃包含除掉該上方阻隔金屬層。 19·如申請專利範圍第15項之方法,其中該(b)步驟包含: 製成一具有通孔的下層間絕緣層; 在該通孔内(填入)製成一通道導體;及 在該下層間絕緣層上製成一上層間絕緣層,該上層 間絕緣層具有一線路槽。 20.如申請專利範圍第15項之方法,其中該(b)步驟包含: 在第二絕緣層中製成一通孔及一校準槽·, 在第二絕緣層上形成一光阻層;及 利用該校準槽作為校準記號,而在該光阻層中製、 可供形成一線路槽及一校準槽的開孔等。 本紙張尺度適用中國國家標準(CNS)A4規格(210 x 297公釐) • ^1 ϋ n βϋ ·ϋ ϋ n H ϋ n n 1 I ϋ n n (請先έ讀背νέ之注意事項再填寫本頁) 訂---------線-- 25
TW090121798A 2001-04-13 2001-09-03 A semiconductor device and a method of manufacturing the same TW516177B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001115501A JP4523194B2 (ja) 2001-04-13 2001-04-13 半導体装置とその製造方法

Publications (1)

Publication Number Publication Date
TW516177B true TW516177B (en) 2003-01-01

Family

ID=18966390

Family Applications (1)

Application Number Title Priority Date Filing Date
TW090121798A TW516177B (en) 2001-04-13 2001-09-03 A semiconductor device and a method of manufacturing the same

Country Status (4)

Country Link
US (2) US6492734B2 (zh)
JP (1) JP4523194B2 (zh)
KR (1) KR100671805B1 (zh)
TW (1) TW516177B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103199057A (zh) * 2013-03-14 2013-07-10 上海华力微电子有限公司 一组应用于双大马士革金属互连工艺的光掩模

Families Citing this family (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6657303B1 (en) * 2000-12-18 2003-12-02 Advanced Micro Devices, Inc. Integrated circuit with low solubility metal-conductor interconnect cap
TW531893B (en) * 2001-03-13 2003-05-11 Sanyo Electric Co Semiconductor device and manufacture method therefor
JP2003017520A (ja) * 2001-06-28 2003-01-17 Sanyo Electric Co Ltd 半導体装置とその製造方法
JP4198906B2 (ja) * 2001-11-15 2008-12-17 株式会社ルネサステクノロジ 半導体装置および半導体装置の製造方法
KR20030043446A (ko) * 2001-11-28 2003-06-02 동부전자 주식회사 반도체소자 및 그 제조방법
US7183195B2 (en) 2002-02-22 2007-02-27 Samsung Electronics, Co., Ltd. Method of fabricating dual damascene interconnections of microelectronic device using hybrid low k-dielectric and carbon-free inorganic filler
JP3716218B2 (ja) * 2002-03-06 2005-11-16 富士通株式会社 配線構造及びその形成方法
TWI300971B (en) * 2002-04-12 2008-09-11 Hitachi Ltd Semiconductor device
JP4250006B2 (ja) * 2002-06-06 2009-04-08 富士通マイクロエレクトロニクス株式会社 半導体装置及びその製造方法
US6849504B2 (en) * 2002-06-27 2005-02-01 Macronix International Co., Ltd Method for fabricating flash memory
US6780762B2 (en) * 2002-08-29 2004-08-24 Micron Technology, Inc. Self-aligned, integrated circuit contact and formation method
US7048992B2 (en) * 2003-02-05 2006-05-23 Paratek Microwave, Inc. Fabrication of Parascan tunable dielectric chips
US7408014B2 (en) * 2003-07-08 2008-08-05 The Children's Hospital Of Philadelphia Steroid lipid-modified polyurethane as an implantable biomaterial, the preparation and uses thereof
JP2005064226A (ja) * 2003-08-12 2005-03-10 Renesas Technology Corp 配線構造
DE10337569B4 (de) * 2003-08-14 2008-12-11 Infineon Technologies Ag Integrierte Anschlussanordnung und Herstellungsverfahren
JP4866609B2 (ja) 2003-10-23 2012-02-01 富士通セミコンダクター株式会社 半導体装置の製造方法
KR100519250B1 (ko) * 2003-12-04 2005-10-06 삼성전자주식회사 반도체 소자의 금속배선용 패턴 형성방법
US7232731B2 (en) * 2003-12-31 2007-06-19 Dongbu Electronics Co., Ltd. Method for fabricating transistor of semiconductor device
KR100560941B1 (ko) * 2004-01-09 2006-03-14 매그나칩 반도체 유한회사 고전압 소자의 금속 배선 형성 방법
EP1806512B1 (en) * 2004-10-29 2011-09-21 Hitachi Construction Machinery Co., Ltd. Grease for sliding bearing
JP4476171B2 (ja) * 2005-05-30 2010-06-09 富士通マイクロエレクトロニクス株式会社 半導体装置の製造方法
JP2007019188A (ja) * 2005-07-06 2007-01-25 Renesas Technology Corp 半導体集積回路装置およびその製造方法
JP4959267B2 (ja) * 2006-03-07 2012-06-20 ルネサスエレクトロニクス株式会社 半導体装置および電気ヒューズの抵抗値の増加方法
JP2007299947A (ja) * 2006-04-28 2007-11-15 Toshiba Corp 半導体装置の製造方法
US7291564B1 (en) * 2006-04-28 2007-11-06 Hewlett-Packard Development Company, L.P. Method and structure for facilitating etching
US7994639B2 (en) * 2007-07-31 2011-08-09 International Business Machines Corporation Microelectronic structure including dual damascene structure and high contrast alignment mark
JP5324829B2 (ja) * 2008-06-05 2013-10-23 ルネサスエレクトロニクス株式会社 半導体装置
US20150228538A1 (en) * 2014-02-11 2015-08-13 Kabushiki Kaisha Toshiba Semiconductor device and manufacturing method thereof
KR20170134039A (ko) * 2016-05-27 2017-12-06 삼성전자주식회사 수직형 메모리 장치

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2738682B2 (ja) * 1987-04-28 1998-04-08 松下電器産業株式会社 配線形成方法
JPH01281722A (ja) * 1988-05-07 1989-11-13 Seiko Epson Corp アライメント・マーク
JPH05267336A (ja) 1992-03-18 1993-10-15 Toshiba Corp 位置合わせマークを用いた配線層の形成方法
JPH0766200A (ja) * 1993-08-24 1995-03-10 Fujitsu Ltd 半導体装置の製造方法
JPH07283302A (ja) * 1994-04-05 1995-10-27 Kawasaki Steel Corp 半導体集積回路装置の製造方法
JPH11238732A (ja) * 1998-02-19 1999-08-31 Sony Corp 配線構造およびボンディングパッド開口の形成法
JPH11330381A (ja) * 1998-05-13 1999-11-30 Denso Corp 半導体装置の製造方法
US6333519B1 (en) * 1998-08-12 2001-12-25 Canon Kabushiki Kaisha Semiconductor apparatus process for production thereof and liquid crystal apparatus
JP2000068269A (ja) * 1998-08-24 2000-03-03 Rohm Co Ltd 半導体装置および半導体装置の製造方法
TW439204B (en) * 1998-09-18 2001-06-07 Ibm Improved-reliability damascene interconnects and process of manufacture
KR20000043052A (ko) * 1998-12-28 2000-07-15 김영환 반도체 소자의 금속 배선 형성 방법
JP2000306822A (ja) 1999-04-26 2000-11-02 Hitachi Ltd 半導体装置の製造方法
JP4094174B2 (ja) * 1999-06-04 2008-06-04 株式会社ルネサステクノロジ 半導体装置の製造方法
JP2001060589A (ja) * 1999-08-20 2001-03-06 Matsushita Electronics Industry Corp 半導体装置の製造方法
JP4999234B2 (ja) * 2001-04-02 2012-08-15 ルネサスエレクトロニクス株式会社 フォトマスク及びそれを用いた半導体装置の製造方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103199057A (zh) * 2013-03-14 2013-07-10 上海华力微电子有限公司 一组应用于双大马士革金属互连工艺的光掩模
CN103199057B (zh) * 2013-03-14 2015-04-08 上海华力微电子有限公司 一组应用于双大马士革金属互连工艺的光掩模

Also Published As

Publication number Publication date
JP4523194B2 (ja) 2010-08-11
US20030015802A1 (en) 2003-01-23
US6492734B2 (en) 2002-12-10
JP2002313910A (ja) 2002-10-25
US20020149109A1 (en) 2002-10-17
KR100671805B1 (ko) 2007-01-19
US6689681B2 (en) 2004-02-10
KR20020079332A (ko) 2002-10-19

Similar Documents

Publication Publication Date Title
TW516177B (en) A semiconductor device and a method of manufacturing the same
TWI633688B (zh) 具有邏輯裝置的集成記憶體裝置及其形成方法
JP5038612B2 (ja) 半導体装置
JP2009277719A (ja) 半導体装置及びその製造方法
JPH09153545A (ja) 半導体装置及びその製造方法
KR102201092B1 (ko) 반도체 장치 제조 방법
US20150076694A1 (en) Interposer structure and manufacturing method thereof
JP2008226882A (ja) 回路基板の製造方法および回路基板
JP2009135172A (ja) 半導体装置の製造方法および半導体装置
JP5493166B2 (ja) 半導体装置及びその製造方法
KR20110001189A (ko) 반도체 소자의 형성 방법
US20060160325A1 (en) Method of manufacturing semiconductor device
CN113363233B (zh) 半导体装置及其制造方法
JP2004153174A (ja) 半導体装置
JP4634180B2 (ja) 半導体装置及びその製造方法
US20120309164A1 (en) Method for manufacturing semiconductor device
WO2021107970A1 (en) Bonded assembly containing laterally bonded bonding pads and methods of forming the same
JP2014078579A (ja) 半導体装置の製造方法
JP2005354046A (ja) 半導体装置の製造方法
TW437005B (en) Semiconductor device and method of manufacturing the same
JP2010283378A (ja) 半導体装置
KR101087786B1 (ko) 반도체 소자 및 그의 형성 방법
JP4376030B2 (ja) Mim容量素子を備えた半導体装置の製造方法
KR100645213B1 (ko) 본딩 패드의 형성 방법 및 그에 의해 형성된 본딩 패드를포함하는 반도체 소자
JP2007299939A (ja) 半導体装置

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees