TW457416B - Low power mode computer with simplified power supply - Google Patents

Low power mode computer with simplified power supply Download PDF

Info

Publication number
TW457416B
TW457416B TW088121662A TW88121662A TW457416B TW 457416 B TW457416 B TW 457416B TW 088121662 A TW088121662 A TW 088121662A TW 88121662 A TW88121662 A TW 88121662A TW 457416 B TW457416 B TW 457416B
Authority
TW
Taiwan
Prior art keywords
computer
network
wake
event
power
Prior art date
Application number
TW088121662A
Other languages
English (en)
Inventor
Maximino Aguilar
John William Gorrel Jr
Sanjay Gupta
James Michael Stafford
Original Assignee
Ibm
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ibm filed Critical Ibm
Application granted granted Critical
Publication of TW457416B publication Critical patent/TW457416B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)
  • Stored Programmes (AREA)

Description

五、發明說明(i) 相關申請案之對照 本發明係有關下列美國專利申請案的主題:Agu i 1 ar、 :Gupta、及 Stafford 發明的"Boot Code Verification I and Recovery11 (内部案號 IBM. 51 14(AT9-98-730 )); j , !
Aguilar 、Gupta 、及 Stafford 發明的"Creating Boot ! Code I mage on a Storage Mediurn"(内部案號 IBM. 5115 I (AT9-98-731)) ; Brewer 及 Gupta 發明的"Local
Permanent Storage in Network Computer"(内部案號 IBM. 5117(AT9_98-755));以及Aguilar 及 Gupta 發明 的”Network Connector for Reduced EMI Effects"(内 i部案號IBM. 5118(AT9-98-75 6 )),上列所有的專利申請案 j都是在與本申請案申請曰的同一天提出申請。 I 發明背景 1 1. 本發明之領域 ; 本發明係大致有關微處理器式電腦之領域,尤係有關網 路電腦及其他資源有限的電腦中之可靠性、使用彈性、及 電力消耗之改良。 2, 相關技術之歷史 區域網路為數目愈來愈多的電腦應用程式提供了所需的 解決方案,這些電腦應用程式由於小心地控制網路中每一 電腦上的資源使用,因而愈來愈將注意力放在儘量增加網 丨路價值°以往經常將區域網路設計成將兩個或更多個個人! :電腦相連’可能也將配合一台大容量的集中式伺服器。磁 碟型作業系統軟體的廣泛散佈及接受性消除了許多與實施
第7頁 45 74 1 6 五、發明說明(2) 區域網路相 本質上是獨 雖然實施此 計成對最終 以一種最佳 立機器所構 供且集中置 每一網路電 乏使用彈性 括.獨立機 型裝置等的 降低網路電 生的缺點超 簡化通常將 器上的磁碟 的軟體應用 用而設計的 一種可降低 此種機器不 的問題。 關聯的設計 立機器所構 類網路並不 使用者有最 的方式分配 成的網路不 於一個或多 腦取出資源 及特殊功能 器的電源供 本機永久性 腦的成本及 過了所得到 使電腦無法 型媒體時將 程式。因此 電腦中加入 成本並消除 會發生可靠 資源浪費, 成的網路之 困難,但是 大的價值, 資源。更具 必要地重複 個網路伺服 而解決此一 的網路機器 應器之修改 儲存裝置之 消除不必要 的優點。例 執行傳統的 嚴重地限制 ,最好能在 各種改良及 網路資源不 性、使用彈 因而對由兩 擴散有相當 目前並未將 這是因為這 體而言,單 了一些可經 器的資源。 問題時,將 。此種嘗試 及簡化、以 取消。但是 的重複的此 如,傳統電 低功率模式 了可在此種 專為在一網 特殊功能, 必要的重複 性、及效能 個或更多個 大的助益。 這些網路設 些網路無法 純由一群獨 由網路而提 嘗試單純自 造成一些缺 的例子包 及諸如磁碟 很不幸,自 類嘗試而發 源供應器的 ,而取消機 機器上作業 路環境中使 以便設計出 之機器,且 有顯著降低 月概述 根據本發明的網路電腦解決了大部分的上述問題,且本 發明有助於網路機器的本機回復,有助於以低成本方式實 施本機永久性儲存裝置,且有助於經由降低網路電腦對
第8頁 457416 五、發明說明(3) EMI效應的感受性而提高可靠性 述的一些額外效益。本發明能夠 而降低成本,同時又能消除只單 發生的主要缺點 並且具有將於下文中詳 因儘量減少網路電腦資源 純取消一些資源的機器所 廣義而言,本發明的—第 儲存裝置,該啟動裎式碼儲存裝 回應-啟動事件,而執行—啟動 協助諸如一網路電腦等的—電腦 啟動程式碼儲存裝置所在的一電 如果該有效性檢查是否定的,則 擋自一第一儲存媒體拷貝到該啟 該有效性檢查是肯定的則執行該 序列之其餘部分。在一實施例中 查決定該啟動程式碼儲存裝置所 動程式碼跳線是否存在β在該較 碼儲存裝置包含一快閃記憶體裝 好是包含複數個儲存區。在該較 碼有效性檢查是常駐在該快閃記 中之該啟動私式碼的—啟動區段 中,該啟動區段及該啟動程式碼 存襄置之連續記憶體中。在一實 碼拷貝來源的該第一儲存媒體是 映像檔之小型快閃記憶體卡。 該第一應用進一步係有關一種 應用係有關一 置配置有電 程式碼有效 之本機回復 腦之開幾等 將一啟動程 動程式碼儲 啟動程式石馬 ,該啟動程 連接的一主 佳實施例中 置,該快閃 佳實施例中 憶體裝置的 種啟動 腦指令 性檢查 。回應 的啟動 式碼的 存裝置 中包含 式碼有 機板中 ,該啟 記憶體 程式碼 ,用以 ,以便 諸如該 事件, 一映像 。如果 一啟動 效性檢 之一啟 動程式 裝置最 動程式 第一儲存區 之一部分。在一實施例 式碼傳 動程ϋ 式瑪ήί 該啟 係常駐在該啟動程 施例中’作為該啟 一配置有該啟動程 回應一執行
4574 1 6
五、發明說明(4) 一 I 有效性檢查的電腦啟動事件之方法。如果該有效性檢查是 1否定的,則將一啟動程式碼的一映像檔自一第一儲存媒體 拷貝到έ亥電細之一啟動程式碼儲存裝置。如果該有效性檢 查是肯定的則執行該啟動程式碼之其餘部分,其中最好是 包含一啟動序列。該啟動事件可包含該電腦之一開機、或i I 一 LAN喚醒事件。該有效性檢查最好是包含下列步驟:決 定一啟動程式碼跳線是否設於該電腦主機板《在該較佳實 施例中,係執行該啟動程式碼有效性檢查,作為形成常駐 在諸如一快閃記憶體裝置等的該啟動程式碼儲存裝置的一 第一儲存區的該啟動程式碼的一部分之一啟動區段之—部 分。 本發明的該第一應用又係有關一種回復一網路電腦之方 法’其中一作業員或使用者以諸如將一跳線***該電腦主 機板的一啟動程式碼跳線區段之方式,而將該電腦配置為 不通過—啟動程式碼有效性檢查。然後執行諸如將該電腦 開機等的—啟動事件,而開始進行該有效性檢查。回應於 不通過該有效性檢查’將一啟動程式碼的一映像檔自一第 :儲存媒體拷貝到該電腦的一啟動程式碼儲存裝置。在該 第—錯存媒體是一小型快閃記憶體卡的一實施例中,該方 !法可對一並未設有一硬碟機或其他磁碟型儲存媒體的一 腦進行本機回復。 本發明的一第二應用係有關一種產生—啟動程式碼映像 i檔之方法,其中係將一電腦配置成在執行一啟動程式碼產 生旁路測試之前先不通過該旁路測試。於隨後執行該旁路!
第10頁 d5 7d 1 6 五、發明說明(5)
測試時’回應並未通過該旁 存裝置中儲存的一啟動程式 存媒體。最好是將至少一條 而將該電腦配置成不通過該 否存在有至少一條旁路跳線 一實施例中,係回應諸如一 件,而執行該啟動程式碼產 中,該旁路測試包含該啟動 部分。在一實施例中,係回 該啟動程式碼儲存在一小型 儲存區的一快閃記憶體裝置 裝置。在一實施例中,該啟 路測試係常駐在該快閃記憶 該啟動程式碼令包含一啟動 的健存區。 本發明的該第二應用進一 應一啟動事件而執行一啟動 啟動程式碼儲存裝置。如果 動程式媽執行—常式,用以 該啟動程式碼儲存裝置拷貝 記憶體卡等的一第一儲存媒 該啟動程式碼在該啟動區段 常式執行一啟動序列,而使 在該啟動程式碼儲存裝置是 路測試’而將一啟動程式碼儲 碼之一映像檔拷貝到一第— 跳線***該電腦的一主機板, 旁路測試。在該實施例中,是 將決定該旁路測試的結果。$ 系統開機或重定等的一啟動事 ^旁路測試。在該較佳實施例 程式碼的一啟動區段部分的_ 應並未通過該旁路測試,而將 快閃記憶體卡_。包含複數個 係用來作為該啟動程式碼儲存 動區段及該啟動程式碼產生旁 體裝置的一第一儲存區中,而 序列的其餘部分係常駐在後續 步係有關一種被配置有用來回 程式碼產生旁路測試的指令之 並未通過該旁路測試,則該啟 將—啟動程式碼的—映像檔自 到諸如前文所述的該小型快閃 體。如果通過該旁路測試,則 附近執行跳越作業,且該拷貝 該電腦進入一預定起始狀態。 一快閃記憶體裝置的實施例
Λ5川6 五、發明說明(6) |中,該快閃記憶體 啟動區段係常駐在 | 本發明的該第二 丨之方法。一第一網 式碼產生旁路測試 過該旁路測試,而 i路電腦的一啟動程 然後將一第二網路 檢查、及在該第二 過該有效性檢查, 儲存媒體拷貝到該 置。該第一網路電 式碼產生跳線*** !網路電腦的該組態 j u i跳線***該第二網 本發明的一第三 含:經由一單一電 主機板、一時脈產 系統記憶體、以及 !該網路電腦的组態 功率狀態=該電腦 低功率狀態轉變成 !為經由一網路而耦 —命令之LAN喚醒1 裝置最好是包含複數個儲存區,其中胃 該第一儲存區。 Λ 應用進一步係有關一種回復一電腦網路 路電腦的組態被設定成不通過一啟動程^ 。然後執行該旁路測試,並回應並未通 將一啟動程式碼的一映像檔自該第一網 式碼儲存裝置拷貝到一第一儲存媒體。 電腦配置成不通過一啟動程式碼有效性 電腦上執行的有效性檢查。回應並未通 而將該啟動程式碼的一映像擋自該第一 第一網路電腦的一啟動程式竭儲存裝 腦的该組態設定包含將至少—條啟動程 該第一網路電腦的一主機板,而該第二 設定包含將至少一條啟動程式碼 路電腦的一主機板。 " 味卿 5衣零腦包 源供應平面而由一電源供應器供電的一 土:二處理器、一連接到該主機板之 玟好疋整合到該主機板之網路介面。 c應一低功率事件而呈現一低 進步破配置成回應一喚醒事件而自該 一全功率狀態。該喚醒事件可包 ^ 合到該網路電腦的一伺服器電腦發二 此種方式下,可由該伺服器電 457416 五、發明說明(7) '~~-—— 腦在遠端管理該網路電腦之功率模式。在一實施例中,該 網路電腦缺少一磁碟型儲存裝置,但包含其中包括一小^ 快閃記憶體卡的本機永久性儲存裝置。最好是將該網路電 !胳1 ^脈產生器配置成當該網路電腦處於該全功率模式時產 生該處理器之一時脈信號,並進一步將該時脈產生器配置 成在低功率模式時不產生任何時脈信號。在一實施例中, 該網路電腦進一步包含至少一個經由諸如一 pC丨匯流排等 的一週邊裝置匯流排而耦合到該處理器之週邊裝置。在該 實施例中’最好是將該電腦配置成當該網路電腦進入該低 功率模式時即將該週邊裝置匯流排上的每一週邊裝置轉變 成一電源管理模式。本發明的一較佳實施例包含一電腦, 該電腦具有一小於約6 5瓦的全功率模式電力消耗,並具有 一小於約1 5瓦的低功率模式最大電力消耗。在一實施例 中,該低功率事件包括只需按壓該網路電腦的一開/關按 j鈕。同樣地’該喚醒事件可包括第二次按壓該開/關按 鈕。該喚醒事件可以是經由該網路介面而接收一喚醒信號 之一 LAN喚醒事件,也可以是經由該電腦的一數據機連線 而接收該喚醒信號之一喚醒振鈴事件。 | 本發明的該第三應用進一步係有關一種包含一網路電腦 i 及一飼服器電腦之電腦網路。該網路電腦包含:經由一單 一電源供應平面而由一電源供應器供電的—主機板、一時 脈產生器、一處理器、一連接到該主機板之系統記憶體、 以及一最好是整合到該主機板之網路介面。該網路電腦的 組態被設定成回應一低功率事件而呈現一低功率狀態,且
第13頁 45 74 1 6 五、發明說明(8) 該 網 路 電 腦 進 步 狀 態 轉 變 成 一 全 功 媒 介 物 而 耦 合 到 該 喚 醒 信 號 0 該 伺 服 腦 且 最 好 是 該 伺 網 路 電 腦 〇 在 -- 實 磁 碟 型 儲 存 裝 置 i 機 永 久 性 儲 存 裝 置 機 永 久 性 儲 存 裝 置 含 — 小 型 快 閃 記 憶 物 是 纜 線 或 雙 絞 線 低 功 率 事 件 最 好 是 產 生 器 並 將 連 接 邊 裝 置 置 於 一 電 源 週 邊 裝 置 匯 流 排 及 本 發 明 的 該 第 三 路 中 的 電 力 消 耗 之 應 平 面 而 由 "— 電 源 制 回 tjti m 一 低 功 率 事 被配置成回應一喚 率狀態。該喚醒事 網路電腦的一伺服 器電腦係經由該網 服器電腦配置成將 施例中,該網路電 但包含形式為一小 。在一實施例中, 包含一磁碟型儲存 體卡。在該較佳實 電緣。此外,該網 呼叫一常式,用以 到該網路電腦的週 管理模式。該嗔醒 該時脈產生器之重 應用又進一步係有 方法,其中包含一 供應器供電的主機 件而呈現一低功率 醒事件而自該低功率 件可以是經由一網路 j 器電腦發出的一LAN 路而連接到該網路電 該喚醒信號發出到該 腦的特徵在於缺少一 型快閃記憶體卡的本 該伺服器電腦的該本 裝置’且可進一步包 施例中,該網路媒介 路可以是無線的。該 暫停該網路電腦時脈 邊裝置匯流排之各週 事件最好是執行該等 定。 關一種管理一電腦網 個經由一單一電源供 板之一網路電腦被強 模式°然後執行諸如 由忒網路的一伺服器電腦發出的一UN喚醒信號或自該網 路電腦的一數據機裝薏發出的一數據機信號等的一唤醒事 件,而使該網路電腦自該低功率狀態轉變成一全功率狀 悲。該低功率事件可包含只按壓該網路電腦的一開/關按 鈕。該網路電腦的該低功率狀態最好是包含一種暫停該網
第14頁 45 74 1 6 '發明說明(9) 本 包含 器、 含: 一系 連接 機, 裴置-週 路介 電路 器經 在一 模式 好是 裴置 早元 中。 發明的 :一機 以及一 —時脈 統記憶 到一伺 但包含 。該網 邊裝置 面包含 ’並包 由一單 全功率 下消耗 包含一 。在一 之磁碟 時脈產生 一第四應 殼、'-個 個由該電 產生器、 體、以及 服器電腦 諸如一小 路電腦最 匯流排之 整合到該 含一 RJ45 器之狀態。 用係有關一種網路 固定到該機殼的— 源供應器供 一啟動程式 一個適於將 之網路介面 型快閃記憶 好是包含一 週邊裝置。 電之j 碼儲| 該網與 。該钟 體卡辱 個或| 在該棄 主機板的一個或多 連接器。在 電源供應平面而對 耗少於約6 5 瓦之功率。 啟動程式碼 模式下消 少於約1 5 個配置有 實施例中 機設備, 一實施 該主 瓦之 該啟 處理 該網路電腦包 磁碟 因而可將一 發明的該第四應用進一步係有關一 之方法’該方法包含下列步驟:將一磁 到一個缺少—磁碟型儲存裝置但包含諸 丨體卡等的本機永久性儲存裝置之網路電 ;碟型儲存裝置將諸如OS/2 Endows 98 電腦,該網路電腦 内表面之電源供應 機板,該主機板包 裝置 '一處理器、 電腦經由一網路而 路電腦缺少一磁碟 的本機永久性儲存 個連接到該電腦的i 佳實施例中,該網 個裝置及相關聯之 例中’該電源供應 板供電,且該電腦 率,且在一低功率 程式碼儲存裝置最 指令之快閃記憶體 用來容納一磁碟機 安裝在該網路電腦 種測試一網路電腦 碟型儲存裝置連接 如一小型快閃記憶 腦。然後經由該磁 、或Windows NT 等 45 741 6 五 '發明說明(ίο) 的:碟型作業系統載入該網路電腦— 路電腦的該磁碟型作業系統支 '後載入一組由該網 網路電腦上執行該組測試程式$測試程式套件’並在該 後拿掉該磁碟型儲存裝置。在一 ,以便驗證其功能。然 包含下列步驟:同樣地將該磁;:::中,該方法進-步 網路的複數個網路電腦之每一網塒存裝置安裝在構成該 個此類磁碟型儲存裝置來驗二每,因而可利用單一 本發明的該第四應用又進一步孫f等複數個網路電腦。 網路電腦之電腦料,該網路電腦::-種包含至少-個 定到該機殼的一内表面之電::含--餘、-個固 器供電之主機板、以及-個d:·;個由該電源供應 將該網路電腦經由一網路媒 〇到該主機扳且適於 網路介面。該網路電腦服器電'之 如-小型快閃記憶體卡等的本機欠:但包含諸 伺服器電腦機殼的一内部;;;供:;…:連接到該 包=-磁碟型健存裝置之本機永久性儲存裝置。在一實施 ::史該網路電腦的電源供應器經由一單一電源供應平面 而i、=給該主機板’且消耗少於65瓦的功率。最好是將該 網路』I面整合到該主機板,且該網路介面將一乙太網路連 線提供給包含一RJ45連接器之該網路。該網路媒介物包含 纜線、。雙奴線電纜、或在一無線網路實施例中之空氣。該 伺服IS電腦可包含形式為一小型快閃記憶體卡之額外本機 i五、發明說明(il) 永久性儲存 本發明之 高速網路中 外殼,而最 殼包含一個 插座係連接 丨座開口而容 電路,該連 埠、及一耦 容納一光導 到該主機板 連接器電路 接器包含一 網路電腦等 係小於大約 一個在該光 導管的一第 面。 本發明之 之主機板。 印刷電路板 ! 光二極體) 態。該連接 裝置。 一第五應用強調一種用於—網路介面中以降低 的EMI效應之連接器。該連接器包含一連接琴 好是以諸如銘等的導電材料形成該外殼。該外 用來界定一插座開口之插座面。該連接器的一 到該外殼的一内表面,且該插座適於經由該插 納網路纜線之一終端。該連接器具有一連接器 接器電路包含:一耦合到該網路纜線之纜線 合到該網路介面之介面埠。該外殼界定了適於 管之至少一個導線管。最好是將網路介面整合 ,而提供一乙太網路連線。在一實施例中,該 包含若干磁性組件。在該較佳實施例中,該連 RJ4 5連接器。在一實施例中,且最好是在諸如 的實體上較小之電腦中,該外殼的一最大尺寸 一英寸。在一實施例中,該連接器進一步包含 導線管内容納的光導管。在該實施例中,該光 一末端終止於該外殼中鄰近該插座開口之插座 該第五應用係有關一種設有—整合式網路介面 該主機板包含:一印刷電路板、一個固定到該 之連接器、一個連接到該印刷電路板之L E D (發 、以及一光導管°該L E D指示該網路介面之狀 器包含一外殼、及在該外殼内之一插座,該插 A5 74 1 6 :五、發明說明(12) i ~網路纜線終端。該外殼界定了至少一個適於容納一光導 管之導線管。係在該光導線管内容納該光導管,因而該光 導管的一第一末端終止於該外殼的該插座面上之一光導管 :開口,且該光導管之一第二末端終止於接近該LED處。在 |此種配置中,可在該led的該第一末端看到該LED在接近該 |光導管的該第二末端處所產生之光線《該介面最好是設有 "乙太網路連線、及諸如一 RJ45連接器的連接器,且該介 面包含一具有若干磁性組件之連接器電路,其中該LED及 該等磁性組件之隔離改善了該連接器對EM I之敏感性。 本發明之該第五應用進一步係有關一種網路電腦,該網丨 路電腦包含一機殼、及包含一整合式網路介面之主機板。 I該主機板係連接到該機殼之一内部,且係由該機殼内的一 !電源供應器對該主機板供電。該主機板包含一處理器,且 最好是包含至少一個擴充插槽該介面最好是提供了一乙 太網路連線’且該介面包含一連接器、一 LEI)、及一光導 管。諸如一RJ45連接器等的該連接器係固定到該主機板, 且該連接器包含一外殼,用以界定至少一個適於容納一光 導管之導線管。該LED係連接到該主機板,且被配置成指 示該網路介面之狀態。該光導管係容納於該光導線管内,
且該光導管之一第一末端終止於該外殼的該插座面上之一 丨先導管開口,且該光導管之一第二末端終止於接近該LED I處’因而可在該LED的該第一末端看到該LED所產生的光 |、線。 ; 附圖簡沭
第18頁 45 7d1 6 五、發明說明(13) 若參照下文中之詳細說明並配合各附圖,將可易於了解 本發明之其他目的及優點,這些附圖有: 圖1示出根據本發明一第一應用的一主機板; 圖2示出根據習用技術的一快閃記憶體裝置; 圖3示出根據本發明的一快閃記憶體; 圖4是根據本發明一第一應用的一方法之流程圖; 圖5是根據本發明一第一應用的一方法之流程圖; 圖6是根據本發明該第一應用的一電腦之切開圖; 圖7示出根據本發明一第二應用的一主機板; 圖8是根據本發明一第二應用的一方法之流程圖; 圖9是根據本發明一第二應用的一方法之流程圖; 圖1 0示出一個包含根據圖7的一網路電腦之電腦網路; 圖11示出根據本發明一第三應用的一主機板; 圖1 2是根據本發明一第三應用的一方法之流程圖; 圖1 3是根據本發明一第四應用的一網路電腦之方塊簡 圖; 圖1 4示出根據本發明的一網路; 圖1 5是根據本發明一第四應用的一方法之流程圖; 圖16是根據本發明一第五應用的一連接器之透視圖; 圖17是圖16所示連接器的二代表性電路之電路圖; 圖18是包含根據本發明一第五應用的一網路介面的一主 機板之俯視簡圖;以及 圖19是包含根據本發明該第五應用的一網路介面的一電 腦之簡圖。
第19頁 d5 74 ^ 6 五、發明說明(14) " ~~ 一' ----------- β雖然易於對本發明進行各種修改及替代形式,但是係以 提=舉例而不出本發明的各特定實施例,且將於本文中詳 述绝,特定實施例。然而’我們當了解,本文提供的各圖 =及洋細說明之目的並非在將本發明限於所揭示的特定實 ,例’相反地,本發明將涵蓋在最後的申請專利範圍所界 定的精神及範圍内之所有修改、等效物、及替代。 實施例之詳細說明 清參閱各圖示’其中圖1至6示出本發明的一第一應用, 該第一應用強調一電腦的啟動程式碼之恢復,並儘量降低 電腦啟動程式碼被篡改、刪除、或因其他原因而無法作業 之風險。本發明之第一應用在其中包括通常與一網路電腦 相關聯的運算環境之多種運算環境都有其優點。在整個本 文揭示事項的用法中,網路電腦意指一種被設計成實施為 一電腦網路上的一節點之電腦,該網路電腦之特徵在於其 低起始成本及操作成本,且係由儘量減少或減少可經由電 腦網路而適當提供的各種網路電腦設施,而達到此種低成 本。利用集中式資源時,將可造成較低的整體網路成本, 因而使網路解決方案在更多種的應用中都具有可行性。 現在請參閱圖1,係根據本發明的一第一應用而提供— 主機板(102)、及設有主機板(102)的一電腦(1〇〇)(示於圖 6)。主機板(102)包含一處理器(104)、一核心晶片組 (106)、一時脈產生器(108)、及一啟動程式碼儲存裝置 (11 0 ),且如熟悉微處理器式電腦系統這一領域者所了解 的,係以一印刷電路板(113)連接所有的上述裝置並使上
第20頁 五、發明說明(15) 述裝置互連。可利用多種tn SC或CISC微處理器中之任何一 種微處理器來實施處理器(1 04 ),且本發明並不想要限制 設計者對實施方式的選擇。此外,雖然主機板(1 〇 2 )的該 實施例示出一單一處理器(1 04 ),但是本發明也考慮到多 處理器的機器,此種機器包含經由一主匯流排(亦稱為一 處理器匯流排或區域匯流排)而耦合的兩個或更多個處理 器(104)。主機板(102)進一步包含一核心晶片組(106)。 核心晶片組(1 0 6 )適當地提供使處理器(1 0 4)能夠傳送資訊 進出電腦(100)的各種週邊組件所需之各種支援設施。圖1 所示的該核心晶片組(1 0 6 )實施例示出兩個裝置,但是我 們當了解,替代實施例也是可行的,這些替代實施例包括 本質上將所有的核心晶片功能整合到一單一裝置中,或將 這些功能直接設於處理器(1 0 4 )本身。核心晶片組(1 0 6)通 常包含:一記憶體控制器,用以將處理器(1 0 4 )耦合到一 系統記憶體(1 1 2 ); —匯流排橋接器,用以將主匯流排連 接到一個或多個週邊裝置匯流排、及經由一個或多個擴充 插槽(114)而連接到主機板(102)的若干週邊裝置;以及中 斷處理及匯流排仲裁設施。一時脈產生器(1 〇 8 )產生的一 時脈信號提供處理器(104)及核心晶片組(106)之時基。圖 1以一個或多個適於插接多種市場上供應的記憶體模組之 連接器(111 )示出一系統記憶體(1 1 2 )。(為了圖示的清 晰’圖1中並未示出這些模組本身。)如熟悉電腦設計者所 了解的,由於DRAM記憶體模組的容量、速度、可靠性、及 成本的綜合考量,最好是以DRAM記憶體模組來實施系統記
丘、發明說明(16) ' ~~ 憶體(11 2 )。 電腦(100)的主機板(1〇2)包含一啟動程式碼儲存 ⑴0)。啟動程式碼儲存裝置提供—組纟質上具、 ,處理器UH)可執行之電腦指令,且該組電腦指= 5十成.在一系統啟動或開機之後,將電腦(丨〇 〇)及 ,體(112)轉變成—預定狀態。最好是以諸如一° 氣可抹除可程式唯讀記憶體)或一快閃記憶體裝置來# 啟動程式碼儲存裝置⑴〇)。雖然在斷電或電源明顯$ 時,系統s己憶體(丨丨2 )中之電腦指令及資料將喪失, 除非將特定序歹,j的電氣信號施加到啟動程式碼儲存 (110),而燒錄或抹除該啟動程式碼儲存裝置内含 碼,否則啟動程式碼儲存裝置(110)中儲存的指 ς 不變。在電腦(100)的一較佳實施例中,啟動程式 裝置(110)是一快閃記憶體裝置。請參閱圖2及3,係分‘ 根據習用技術及本發明而提供快閃記憶體裝置之圖示。 所示的習用技術及圖3所示的本發明中,快閃記憶 =徵通常在於一種將快閃記憶體裝置陣列分成 H區之内部組織。因此,習用技術之快閃記憶體裝置 (010)包含儲存區(012a)、(012b)、‘..(012n),而快 憶體裝置(110)則包含儲存區(122a)、(122b)、 、 ° ^122η)。一快閃記憶體裝置的每一儲存區包含複數個快 圮憶早几。與本質上係以相同速度或週期時間讀取或 §己憶單元的動態帅AM裝置不同,快閃記憶體裝置的特徵 於較長且通常為非對稱的寫入週期(寫入或燒錄一呓憶m 45 74 1 6 五、發明說明(17) 元所需的時間與抹除該記憶單元所需的時間不同 此,快閃記憶體裝置較適於不會經常寫入或修改 的應用。然而,偶爾想要或需要重新燒錄啟動程 裝置(11 〇)的内容,例如當修訂啟動程式碼以便乂 改良時,或當抹除啟動程式碼儲存裝置(丨1〇)的P 或者因其他原因而使啟動程式碼被I改時。 在重新燒錄快閃記憶體裝置之前,通常必須完 閃記憶體裝置=> 為了有助於抹除程序,快閃記憶 丨成在一個抹除週期即抹除整個儲存區。快閃記憶 此種特徵是一種潛在性嚴重問題的來源,當修^ 動程式碼時,即有可能發生此種問題。如果在啟 重新燒錄期間發生斷電’則電腦在重新開機時將 執行其啟動程式,因而將使該電腦在本質上是無 的。將一段在本文中稱為啟動區段的程式碼儲存 式碼儲存裝置中,作為啟動裎式碼的一部分,即 述的問題。該啟動區段通常包含足以讓電腦將啟 重新燒錄到其啟動程式碼儲存裝置中的程式鳴。 啟動區段本身不會在以傳統方式設計的機器中被 改’通常將該啟動區段儲存在該啟動程式碼儲存 ^高階儲存區中。請參閱圖2,根據習用技術的启 啫存裝置(010)包含分別被儲存在儲存區(22a)及 '第及第一進入點(〇24a)及(〇24b)。於正常作 :^動程式碼的執行將自第一儲存區(22a)中的第_ 0 24a)開始,並自此繼續執行。如果啟動程式碼 )。因 電腦指令 式碼儲存 入各種 g容時, 全抹除快 體被設計 體裝置的 或更新啟 動程式碼 無法完全 法動作 在啟動程 可解決上 動程式石馬 為了使該 抹除或暮 裝置的一 5:動區段 (〇22j ) 業期間, *進入點 被篡·改而 45 74 1 6 五'發明說明(18) ~~~~~- 使電腦無法·執行其啟動程式碼’則傳統的電腦包含使一 高階的位址信號線倒置之設施,用以促使執行進入啟動’ 式碼儲存裝置(01 0)的第二進入點(〇24b),此時可執行# 動區段’以便恢復或更新啟動程式碼。 订 本發明之電腦(100)通常缺少於發現一啟動程式碼供誤 時倒置一位址信號線之設施,雖然取消此種能力時將9降低 電腦(100)的整體成本’但是此種方式也使前文所述的雙_ 進入點啟動程式碼解決方案無法運作。本發明預先將—啟 動程式碼有效性檢查包含在啟動程式碼常式中,並同時提 供可在本機將電腦(100)配置成不通過該啟動程式碼有效 性檢查的設施,而提供了上述困境的一解決方案。如果並 未通過該有效性檢查’則執行該啟動區段,以便重新燒錄 丨該啟動程式碼儲存裝置。另一方面,如果通過了該有效性 檢查’則繞過該啟動區段,並執行啟動程式碼中包括該電 i腦(1 0 0 )的啟動序列之其餘部分。在圖1所示實施例中,利 用跳線區段(118)及跳線(119),即可完成在本機將電腦 (100)配置成不通過該啟動程式媽有效性檢查。更具體而 言,放入啟動程式碼儲存裝置(11〇)的啟動區段之該啟動 程式碼有效性檢查驗證主機板(102)的跳線區段(118)中是 否存在有跳線(1丨9 )。如果該有效性檢查偵測到跳線區段 (11 8)中存在有跳線(11 9),則該有效性檢查不通過,並執 行啟動區段,以便重新燒錄啟動程式碼儲存裝置(1 1 〇 )。 !如果該有效性檢查偵測到跳線區段(11 8 )中並未存在有跳 線(11 9 ),則該有效性檢查通過,且該程式碼執行跳過該
第24頁 45 74 1 6 五、發明說明(19) ;啟動區段的一程序,而來到該啟動區段中包括電腦(1〇〇) 的啟動序列之其餘部分,其中可將該其餘部分儲存在該啟 動區段的連續記憶體部分。在一實施例中,係將該有效性 檢查及該啟動區段的該其餘部分儲存在啟動程式碼儲存裝 置(110)的第一儲存區(122a)中,而將該啟動序列及該啟 動程式碼的該其餘部分儲存在第二儲存區(122b)及更高階 的儲存區中。假設執行啟動程式碼有效性檢查及啟動區段 的該程式碼縱然有也很少需要修訂,並假設可將該啟動區 段健存在啟動程式碼儲存裝置(110)的一單一儲存區(122) 之内,則電腦(1 0 0 )在重新燒錄啟動程式碼儲存裝置(u 〇) 的期間遭受致命性斷電的影響將減至最低,這是因為在本 質上是不必要特意抹除其中存有啟動區段的第一儲存區 (122a)。由於禁止或無須改變啟動程式碼儲存裝置(11〇) 的,一儲存區(1 2 2 a ),所以電腦(1 〇 〇 )幾乎不會碰到該啟 動區段本身被更動或抹除的情況。因此,在啟動程式碼重 7=錄的期間發生斷電的最壞狀況時,並不會造成啟動區 •失的情开〉。以諸如將跳線(11 9 )***跳線區段(11 8 )之 =式將電腦(1〇〇)配置成不通過啟動程式碼有效性檢 二。並重新啟動電腦(1 〇 〇 ),即可完電腦(丨〇 〇 )的回復或恢 2啟動區段本身包含足以重新燒錄啟動程式碼儲存裝 的—咏的程式碼。最好是自一儲存媒體拷貝該啟動程式碼 重新快,並將該映像檔燒錄到儲存裝置(11。)(亦稱為 新_式燒錄即可完成儲存裝置⑴。)的重新燒錄巧
第25頁 45 74 1 6 五、發明說明(2G) 丨在一實施例中’例如在電腦(1〇〇)是並未設有形式為一磁 碟型裝置的永久性儲存裝置的一低成本網路電腦之一實施 !例中’作為該啟動程式碼映像檔拷貝來源的一適當儲存媒 體可包含一配置有電腦系統(1〇〇)的啟動程式碼映像檔之 小型快閃記憶體卡(11 6 )。小型快閃記憶體卡如同其名稱 所示’包含了以一構裝組態的形式呈現之一快閃記憶體裝 置,且該構裝組態適於***一個可傳送適當的資料、位 址、及控制資讯之連接。在本發明的一實施例中,主機 板(1 〇 2 )包含一個適於容納一小型快閃記憶體卡(丨丨6 )並與 該小型快閃記憶體卡(11 6)互通資訊之連接器(丨1 7) ^在電 腦(1 0 0 )的其他實施例中,作為將該啟動程式碼映像檔拷 貝到啟動程式碼儲存裝置(110)的來源之該儲存媒體可包 括设於電腦(1 0 0 )或設於經由一電腦網路而連接到電腦 (10 0)的另—電腦t之一傳統磁碟型媒體。不論將該啟動 程式碼映像檔儲存在何種儲存媒體,啟動程式碼的該啟動 區段都包含足以將儲存媒體(例如小型快閃記憶體卡 (1 1 6))中儲存的啟動程式碼映像檔重新快閃式燒錄到啟動 程式碼儲存裝置(11〇)之指令。 本發明的該第一應用因而係有關一種如圖4的流程圖所 $而回應諸如一開機序列等的一電腦啟動事件之方法 (130)。在步驟(132)中,執行一啟動程式碼有效性檢查。 如果並未通過該啟動程式碼有效性檢查’則在步驟(134) 丨該啟動區段將該啟動程式碼的一映像檔拷貝到啟動程式 ί馬儲存裝置(π〇)。如果通過了該啟動程式碼有效性檢
第26頁 45 74 1 6 I五,發明說明(21) ' ---—-- 查,則在步驟(136)中執行該啟動程式碼中包括電腦(ι〇〇) 的啟動序列之其餘部分。該啟動程式碼有效性檢查包括測 |試主機板(102)的一跳線區段(U8)中是否有跳線(119) 在。由於使一電腦(1〇〇)能夠執行圖4所示 法(1 所以本發明進-步進一步提供了如圖5的二方圖法=恢 復一電腦之方法U40)。開始時係利用前文所述的一跳 j線、或其他適當的裝置,而在步驟(142)中將一電腦配置 成不通過一啟動程式碼有效性檢查。然後在步驟(144)中 執行諸如一開機或重新啟動等的一啟動事件,以便開始執 行其中包括一啟動程式碼有效性檢查的一啟動區段。^並 未通過該啟動程式碼有效性檢查之後,在步驟(丨4 6)中將 該啟動程式碼的一映像檔自諸如一小型快閃記憶體卡等的 一適當儲存裝置拷貝到該啟動程式碼儲存裝置。 現在清參閱圖7至10 ’現在將示出本發明的一第二應 用。s玄第一應用強调在本機於一適當的儲存媒趙上產'生一 啟動程式碼映像樓以便後續用於以前文所述之方式恢復該 電腦之此力。因此,圖7根據本發明的該第二應用而示出 一主機板(202)、及包含主機板(2〇2)的電腦(2〇〇) ^主機 板(202)包含本質上與前文中參照圖1所示主機板(1〇2)所 述者相同的一處理器(1 0 4 )、一核心晶片組(j 〇 6 )、一時脈 產生器(1 0 8 )、一系統記憶體(π 2 )、及一個或多個擴充插 槽(114)。主機板(202)進一步包含一啟動程式碼儲存裝置 丨(2 1 0 )’該啟動程式碼儲存裝置(2 1 0 )配置有回應一啟動事 件而將電腦(2 0 0 )及系統記憶體(1丨2 )自一關機狀態轉變成
第27頁
•45 74 1 6 丨五、發明說明(22) 類似,ΪΞΪ二圖7與圖1所示之啟動程式碼儲存裝置⑴〇) 為-快閃記憶體裝置所戈Τ二程式碼儲存裝置(21〇)實施 啟動程式碼指令包配置有啟動程式碼指令,該 一儲存區(圖中未干3中最好^儲存在儲存裝置(21〇)的—第 包括一啟叙&心 出)之一啟動區段,而該啟動程式碼中 餘儲存區。的其餘部分係儲存在儲存裝置(2丨0)的其 該最好是儲存在儲存裝置⑴〇)的基本健存 Σ動段包含一個每當執行儲存裝置⑴〇)的該 果# ^ ^ p執仃之啟動程式碼映像檔產生旁路測試。如 該旁路測試’則該啟動區段將該啟動程式碼的 存媒體曰I啟動程式碼儲存裴置(2丨〇)拷貝到一適當的儲 ϊ 士在一實施例中,該適當的儲存媒體可包含一個經 π)而連接到主機板(2〇2)並作為主機板 m/l/^面之小型快閃記憶體卡(116)。其他的實施例可 呈式碼映像檔儲存在一設於電腦(200)或經由一 電腦網路而連接到電腦(2〇〇)的另一電腦上之磁碟型媒 體。在該較佳實施例中’主機板(2〇2)包含一跳線區段 (218),且該映像檔產生旁路測試決定—跳線(219)是否被 ***跳線區段(218)中。如果該旁路測試偵測到跳線區段 (218)中存在有跳線(219),則將儲存裝置(21〇)中儲存的 該啟動程式碼之一拷貝轉移到該適當的儲存媒體。 在此種方式下,本發明的該第二應用係有關一種如圖8
45 741 6 五、發明說明¢23) 的流程圖所示而產生一啟動程式碼映像檔之方法(230)。 在一第一步驟(232)中’在本機將一電腦(2〇0)配置成不通 過一啟動程式瑪產生旁路測試。在執行過該啟動輕式碼產 生旁路測試之後,例如在重新啟動電腦(2 Q Q )時,在步驟 ( 234)中將該啟動程式碼的一份拷貝自該啟動程式碼儲存 |裝置轉移到諸如小型快閃記憶體卡(Π 6 )等的適當儲存媒 I體。配合方法(140)而利用電腦(20 0 )及方法( 230 )時,本 發明包含一種恢復一網路電腦之方法。圖是包含一第一 電腦(200)及一第二電腦(201)的一電腦網路(203)之簡 圖。圖10的流程圖所示之方法(240)包含一第一步驟 (2 4 2 )’其中係以諸如將一跳線***電腦(2 〇 〇 )的主機板 (202)的一適當跳線區段之方式,而將諸如電腦(2〇〇)的一 電腦之組態設定成不通過一啟動程式碼產生旁路測試。在 執行過通常係儲存在啟動程式碼儲存裝置(21〇)的一啟動 區段内且於重新啟動電腦(2 0 0 )時執行的該旁路測試之 後,電腦(200)回應並未通過該旁路測試,而在步驟(244) 中將s玄啟動私式碼的· 映像檀拷貝到一個諸如所述小型快 閃記憶體卡等的適當儲存媒體。第二電腦(2 0 1 )是一個已 i w 被決定具有一瑕疵的或被篡改的啟動程式碼且包含前文中 參照圖1所示而說明的一主機板(1 0 2 )之電腦,然後在步驟 (246)中,將一跳線***電腦(201 )的主機板(1 〇2)之一桃 |線區段(Π 8 )中,而將第二電腦(2 0 1 )之組態設定成不通過 | 一啟動程式碼有效性測試。第二電腦(2 0 1 )然後可使用儲 |存來自第一電腦(200)的啟動程式碼儲存裝置(210)的啟動
'45 74 1 6 五、發明說明(24) ~ —-- ~--- 程式碼映像檔所用之該儲存媒體。在該儲存媒體是-小型 快閃記憶體卡的實施例巾,只須自第一電腦( 200 )的連 | (117)取下適當的快閃記憶體卡(116),並將該快閃記憶體 卡(U6)***第二電腦(2〇1)的對應連接器。隨後因開始一 啟動序列或類似的事件而執行第二電腦(2 0 1 )的啟動程式 |碼有政性檢查時,該有效性檢查的並未通過將在步驟 | (248)中造成將啟動程式碼自該儲存媒體拷貝到電腦(2〇1) 之啟動程式碼儲存裝置(11〇)。我們當了解,本發明的方 法(240)之優點在於:可利用儲存在一可移動的儲存媒體 中的啟動程式碼之單一份拷貝來恢復在一諸如包括第一電 腦(200)及第二電腦(2〇1)的電腦網路(2〇3)等的一電腦網 路上之一台或多台電腦。該儲存媒體可適當地包含一小型 快間記憶體卡、一磁碟型儲存媒體、或其他適當的媒體。 現在請參閱圖11至15,圖中示出本發明的第三及第四應 |用’該等應用強調將一低功率模式及本機永久性儲存裝置 1加入一些缺少傳統電腦用來執行使用彈性的擴展功能之網 路電腦’而擴展網路電腦所需的使用彈性^圖11示出根本 發明的一網路電腦(300)(示於圖14)之一主機板(302)。主 機板(302)適於連接到機殼(313)之一内表面,且主機板 (3 0 2 )包含與前文中參照主機板(丨〇 2 )及(2 〇 2 )所述者相同 |之一處理器(1 0 4 )、核心晶片組(1 〇 6 )、一時脈產生器 | (108)、及一系統記憶體(1丨2)。在一實施例中,主機板 C302)進一步包含一個將於下文中詳述之網路介面(320)。 i主機板( 3 02 )係由一電源供應器( 35 0 )供電,該電源供應器
第30頁 457416 五、發明說明(25) ---- (3 5 0 ) ..‘ΐ由電源線(3 5 2 )而接收傳統的1 2 〇伏交流信號作為 ”輸入並组由電源排線(3 5 4 )而將電源信號傳送到主機 。我們當了解,傳統的電腦使用諸如微處理器式i 電腦業中習見的m型電源供應器等的電源供應器。這些 電源供應器被設計成將電源傳送到電腦主機板的複數個電 源供應平面。典型微處理器式電腦的—電源排線慣常可包 含16條或更多條的電線,以便傳送接地、&伏、12伏、及 3 3伏的信號。傳統的電源供應器可供應多組的一特定電 壓,以便對該電腦的多個電源供應平面供電。多個電源供 應平面可以簡單的方式在傳統的電腦系統令實施低功率模 式。需要在一傳統電腦的一低功率模式中停止供電的各子 系統及週邊裝置係連接到在低功率模式中停止供電的一個 或多個I電源供應平面。需要在低功率模式中進行作業或工 作的各裝置係連接到在低功率模式中仍然保持供電的一個 或多個電源供應平面。當一個在低功率模式_保持工作的 裝置彳貞測到一個需要喚醒一傳統電腦的事件時,該裝置可 起動—系統重定,而讓每一電源供應平面供電給其對應的 裝置’因而唤醒或供電給整個系統、或各子系統的任何組 合’其中供電的範圍只受限於玎用的電源供應平面數。 雖然以傳統方式設計的多片主機板及電源供應器提供了 使用彈性及易於實施,但是係以主機板、電源供應器、及 最終整體成本大幅增加的代價換得上述這些優點。為了降丨 低以傳統方式供電的電腦之成本,諸如網路電腦(3 〇 〇 )等 j 的本發明所提供之網路電腦以較佳之方式使用一種經由一
第31頁 d5 74 1 6 五 '發明說明(26) ^ ---—— I單一電源供應平面而對諸如主機板( 302 )等的一主機板供 i電之電源供應器( 3 5 0 )。將電源供應器(35〇)及主機板 | ( 302 )限制在-單一電源供應+面的設計降低了系&成 本,但是需要以一不同的方式獲致一低功率模式。因為電 服(3 0 0 )’、包含一單—電源供應平面,所以只停止對該電 |源仏應平面供電將無法獲致低功率模式。為了獲致與低功 率作業相關聯的所需效益,電腦(3〇〇)設有—回應一低功 率事件而啟動的軟體驅動式停止供電序列。在一u實施例 中按壓一個设於電腦(300)的機殼上之電源開/關按鈕 (3 1 7),即可起動一低功率序列。在該較佳實施例中,該 低力率序列包含使電腦(3〇〇)的各週邊裝置匯流排上的各 週邊裝置轉變到一電源管理模式並清除時脈產生器(1〇8) 所產生的信號之若干常式。 圖13疋電腦(300)的一實施例之方塊圖,電腦包含 i處理器(104)、及耦合到一主匯流排(丨〇9)之記憶體控制器 (105)。一匯流排橋接器(1〇7)提供一條在主匯流排(1〇9) 與週邊裝置匯流排(111)之間的路徑,而一網路介面(32〇) 及諸如一圖形介面卡等的一週邊裝置(113)係耦合到週邊 裝置匯流排(111)。在一實施例中,週邊裝置匯流排 (1 1 1 )包含其中包括PC I匯流排' I s A匯流排、及e ISA匯流 排的夕種工業標準週邊裝置匯流排中之任—週邊裝置匯流 |排。於偵測到諸如按壓開/關按鈕(317)或經過一段規定的 時間並未偵測到系統活動等的一低功率事件時,主機板 丨-(3 0 2 )的組態被設定成:在不對該單一電源供應平面停止
第32頁 457416 供電的情形下’選擇性地對電腦( 3 00 )的各裝置及组件停 止供電。在各實施例中,係對電腦(300 )的鍵盤、視訊絚 件、及或有的音訊組件停止供電。諸如週邊裝置(113)等 週邊裝置匯流排(111 )上的各週邊裝置被指示進入電源管 理模式。在對所需的所有週邊裝置停止供電之後,該低功 率序列可關閉時脈產生器(1 08 ),因而停止供庫在骚動處 理器⑴4)及核心晶片組(1 06)時所需的時脈^^動/時 脈信號時’這些裝置將進入一停止供電狀態,此時這些裳 置完全不耗用或耗用很小的電流,因而大幅降低電腦 (3 0 0 )在低功率模式時所消耗的電力。在一實施例中,在 低功率模式中也停止對系統記憶體(丨丨2 )供電,因而將造 成系統記憶體(11 2 )中所儲存的資訊喪失。在另一實施例 中,電腦( 3 0 0 )持續更新系統記憶體(112),而保持系統記 憶體(1 1 2 )的内容 <=我們當了解’於低功率模式中保持系 統記憶體(1 1 2 )中的資料及指令之電腦(3 〇 〇 )實施例所需之 恢復時間遠短於容許系統記憶體(丨丨2 )的内容喪失所需之 恢復時間。 圖Π及13所示之網路介面(320)係經由週邊裝置匯流排 (111)而輕合到處理器(3〇4)。在一較佳實施例中,網路介 面( 3 2 0 )係整合到主機板(3〇2),且網路介面(32〇)的組態 i最好是被配置成提供一適於將電腦(3〇〇)耦合到一網路媒 介物之乙太網路連線。網路介面(320)最好是包含一個諸 如工業標準RJ45連接器(將於下文中詳述之)的連接器,用 以容納—條來自電腦網路(3 03 )的另一電腦(301)(示於囷
五、發明說明(28) 14)之纜線。在網路(303)的一無線實施例中,介面 (320)可包含用來自網路(303)内的各相鄰電腦接收射頻信 丨號並將射頻信號傳送到該等相鄰但腦之設施。縱使在低功 率模式中τ最好也保持對網路介面(320 )供電,以便可接 收來自該電腦網路的另一電腦之喚醒事件。在一實施例 中,介面(320)識別一區域網路(LAN)喚醒事件,並以喚醒 或對電腦(3 0 0 )的各組件供電而作出回應。在一適當實 施例中,在低功率模式中係保持對網路介面(3 2 0 )供電, 且該網路介面(3 2 0 )的組態最好是被配置成可偵測經由電 腦網路而傳送之一魔術封包(magic packet)。該魔術封包 通常包含電腦系統(3 0 0 )所獨有的識別資訊。於偵測到另 一網路電腦發出的該魔術封包或其他LAN喚醒事件時,介 面(320)的組態被被配置成發出一個造成電腦(3〇〇)重新啟 動之中斷信號。 因此’電腦系統(3 0 0 )的該實施例係有關一種如圖1 2的 流程圖所示而實施一網路電腦中的低功率模式且同時保有 回應一LAN喚醒事件的能力之方法(330),其中該網路電腦 只包含電腦主機板中之一單一電源供應平面。方法(33〇) 只包含一第一步驟(332),在該步驟(332 )中,網路電腦 (300)回應諸如一按钮被按壓或經過了一預定時限但並未 偵測到活動等的一適當事件,而進入一低功率模式。在不 停止對主機板( 302 )中的該單一電源供應平面供電的情形 '下,即可獲致本發明所提供的該低功率模式。保持對腦 (300)内包括網路介面(320)的所選擇之一些資源供電,以
第34頁 45 74 1 6 五、發明說明(29) 便可偵測諸如出現一魔術封包或一電腦網路通知一網路電 腦( 30 0 )其被連線的其他類似的此類識別資訊等的一 LAN 喚醒事件。在其他實施例中,電腦系統(3 0 0 )的組態可進 一步被配置成:回應非LAN啟動的喚醒信號之外部事件, 而自一低功率模式中被喚醒。例如,在一實絶例中’耗合 到電腦(300)的一數據機(圖中未示出)之組態被配置成: 當偵測到一輸入信號時,如果電腦(3 〇 〇 )處於低功率模 式,則回應該輸入信號,而發出一中斷信號。同樣地,當 電腦(300)處於低功率模式時按壓開/關按鈕(317)而喚醒 電腦(300)的一實施例也是可行的。在該實施例中,我們 畲了解,該開/關按鈕並不實際上停止將電源供應到系統 ( 3 0 0 ),而是選擇性地停止供電到電腦(3〇〇)内的各組件 骏置。 採用單一電源供應平面的電源供應器(3 5 〇 )及將於下文 中詳述的成本降低方式時,網路電腦(3〇〇)最好是可在全 力率模式下以低於約65瓦的一最大工作功率工作,且可^ 低功率模式下以不超過約15瓦的功率工作。此外,在一泰 例中’以圖14所示代號dl⑻、及d3代表的網路1 胳(3〇〇)之實際尺寸包括小於約丨4英寸的最大尺寸。 圖11及13進一步示出網路電腦(3〇〇)的一 :諸如幾乎普遍與傳統電腦系統相關聯::缺 等的-本機永久性儲存裝置。雖狭 二1儲存媒聋 =永久性儲存裝置將節省可觀:】:(二 而經常需要將某種形式的本機永久性儲存裝置^耗” 丑' 加—益
第35頁 457416 丨五、發明說明(30) 一 ' i碟的電腦中。因此,網路電腦(3〇〇)的一實施例雖然缺少 磁碟型儲存媒體,但是利用前文所述的小型快間記憶體 :卡,即可實施本機永久性儲存裝置。圖丨丨所示之此種快閃 έ己憶體卡(Π6)適於***一連接器(117),並連接到處理器 (1 〇 4 )及系統記憶體(! i 2 ) ^在該實施例中,我們當了解τ 决閃s己憶體卡(11 6 )包含用來執行抹除及燒錄功能之電 路。小型快閃記憶體卡(116)將—種低成本的本機永久性 儲存裝置之機制提供給並未設有磁碟機之電腦。 與自諸如電腦(300)等的電腦取消磁碟機相關聯之一不 幸困難處在於:針對不需要設有磁碟型媒體的作業系統而 If且由此種作業系統支援的硬體驗證軟體之稀少。由於 缺夕在市場上配銷的用於無磁碟式電腦之測試及驗證軟 體,所以需要投入龐大的開發工作及成本來撰寫將驗證電 腦(300)的各種組件之程式碼。為了使網路電腦的設計及 開發成本儘量降低,本發明提供了一種配置有安裝諸如硬 碟機或軟碟機等的磁碟裝置的能力之網路電腦(300) ’此 種磁碟裝置將支援在市場上配銷的諸如〇s/2、Wind〇ws M、Windows NT作業系統等的磁碟型作業系統。請再度簡 要參閱圓13所示之電腦(3〇〇)方塊圖,圖中示出一磁碟裝 fU22)係連接到電腦(3〇〇),其中連到磁碟(322)的虛線 才曰不·在—較佳實施例中,係暫時安裝磁碟(322 )。在此 種方式下,本發明係有關一種如圖丨5所示而測試諸如網路 電腦(300)等的網路電腦之方法(34〇)。在一第一步驟 ( 342)令,一磁碟型儲存媒體(322)適於經由一適當的週邊
45 74 Ί 6 五、發明說明(31) 匯流排⑴1)而連接到電腦(3G0)。然後在步驟(344 ) =載=一磁碟型作業系統,然後在步驟(346 )中载入並 盯戶j =裝的該磁碟型作業系統支援的在市場上配銷之測試 程式套件。在完成了對電腦(300)的驗證之後,可自電腦 (3W取下磁碟型儲存裝置(322 ) ’然後將該磁碟型儲^裝 置(32 2 )連接到次一網路電腦,並利用該磁碟型儲存裝置 (322)來驗證次一電腦的功能。因此,將單—或少數的磁 碟型裝置安裝在每一相關的電腦,即可以該磁碟裝置來驗 證複數個網路電腦。該方法大致消除了開發與針對用於無 磁碟式機器而設計的作業系統相容的測試軟體相關聯之需 要及成本。在另一種變化中,可修改電腦(3〇〇),以便同 時加入磁碟裝置(322 )及小型快閃記憶體卡(Π6) ^利用此 種方式時,可由一無磁碟式網路電腦(300)及一包含一磁 碟裝置(3 2 2 )的修改後電腦(3 〇 1)構成電腦網路(3 〇 3 )。在 其他的實施例中,網路(30 3)的電腦(301)可包含一個較傳 統的電腦’該較傳統的電腦包含諸如前文所述的多電源供 應平面之電源供應器組態。 現在請參閱圖1 6至1 9,本發明所提供的一應用解決了為 用於高速網路而設計的連接器的磁性組件之LED引線附近 所產生之EMI效應=圖16示出一個為用於將一網路纜線耦 合到一介面卡而設計的一連接器(401)。連接器(401)包含 一外殼(405),該外殼(405)具有一插座面(402)。在該較 佳實施例中,係以諸如鋁等的導電材料構成外殼(405 ), 以便屏蔽外殼(405)内含的電路。在用於網路電腦或其他
第37頁 d 5 74 1 6 i、發明說明(32) :外形較小的電腦的連接器(40 1 )之實施例中,外殼(40 5 )的 最大尺寸最好是小於約0,8英寸《外殼(4〇5)包含一個界定 一插座開口( 4 0 4)之插座面(4 0 2 ),該插座開口( 4 0 4)被配 置成可容納一纜線終端(428 )(示於圖18)。在外殼(40 5 ) |内,適於耦合到纜線終端(428)之一插座係連接到外殼 :C405)之一内表面。連接器(401)令進一步包含一連接器電 路,連接器電路的一適當例子係示於圖17之電路圖。根據 本發明的連接器電路(408)包含一纜線槔(410)、一介面埠 (412)、及若千磁性組件(414)。連接器(401)及電路(408) 代表一RJ45工業標準連接器,用以提供經常在範圍寬廣的| 電腦網路實施例中用到的乙太網路連線。圖1 8示出整合到 i —主機板(403)的一網路介面(420)之連接器(401)。因為 經常需要提供用來指示網路狀態之簡單且有效之裝置,所 以根據習用技術的連接器通常在連接器内設有一個或多個 發光二極體(LED)。這些LED通常係耦合到網路介面,以便 指示網路活動或其他的網路特徵。但是很不幸,在大約超 過每秒100百萬位元的速率下傳送資訊的高速網路中,連 接器電路的各磁性組件之LE])引線附近可能產生無法容忍 的高EMI效應,此種高EMI效應可能降低該電腦網路之可靠 性或功能。 圖16至19所揭示的本發明之應用提供了一種將各LEj)自 連接器電路(408)的磁性組件附近及整個連接器(4〇1)移 :開’而解決了高速網路中與使用具有LED的叮45連接器及 其他磁性連接器招關聯之Ε ΜI問題》請再請參閱圖1 6,
第38頁 -45 74 1 6 五'發明說明(33) 〜 圖中示出連接器(401)的外殼(40 5)包含至少一個導線管 (406)(圖中示出兩個導線管,亦即第一導線管(406a)及第 二導線管(406b))。每一導線管(406)延伸穿過外殼 ( 405 ),並終止在外殼(405 )的插座面(402),且導線管 (406)被適當地配置成可容納一光導管。圖18示出一主機 板(403)的一俯視圖,該主機板(403)包含一網路介面 (420) *網路介面(420)包含連接到插座面(402)之連接器 (401)、及一狀態LED(422),該狀態LEDC422)被配置成指 示網路介面( 420 )之狀態。狀態LED(422 )在實體上離該連 接器(401 )及設於連接器(401)内的磁性電路(414)。網路 介面(420)進一步包含一個容納在連接器(4〇1)的一導線督 ! ( 406)之光導管(424),因而光導管(424 )的一第一末端終 止於連接器(401)的插座面(402)之插座開口(404)鄰近 處。光導管(424)的一第二末端終止於LED(422)附近。在 此種組態下’自LED(422 )發出的光將通過光導管(424)的 長度部分,並終止於外殼(405 )的插座面( 402 ),此時一觀 測者可易於看出介面狀態。圖19示出一電腦系統(4〇〇), 該電版系統(400)包含連接到一主機板(4〇3)之連接器 U01) ’該主機板(4〇 3)設有前文所述之狀態指示器導線營 (406) 。 ^ 熟悉本門技術者在參閱本發明的揭示事項之後當可了 解’本發明提供了諸如網路電腦等的電腦之各種改良。我 們當了解,在詳細說明及各圖示所示出及說明的本^明之 形式僅是作為較佳之實例。下列作廣義解釋的申請專利範
第39頁 45 74 1 6 五、發明說明(34)
第40頁 將包含所 揭 示 的 各 較 佳 實 施 例之所有 變 化 〇 元 件 符 號 說 明 0 1 0 快 閃 記 憶 體 裝 置 0 2 2 a 022 j 儲 存 區 0 2 4 a- 0 24b 進 入 點 1 00 電 腦 1 02 主 機 板 1 04 處 理 器 106 核 心 晶 片 組 107 匯 流 排 橋 接 器 108 時 脈 產 生 器 1 09 主 匯 流 排 110 啟 動 程 式 碼 儲 存 裝 置 111 連 接 器 112 系 統 記 憶 器 1 13 印 刷 電 路 板 114 擴 充 插 槽 1 15 週 邊 裝 置 116 小 型 快 閃 記 憶 體 卡 1 17 連 接 器 118 跳 線 區 段 1 19 跳 線 122 單 j- 區 段 1 24 進 入 點 200 電 腦 2 01 第 二 電 腦 202 主 機 板 203 電 腦 網 路 2 10 啟 動 程 式 碼 儲 存 裝 置 2 18 跳 線 區 段 2 19 跳 線 300 網 路 電 腦 301 電 腦 302 主 機 板 303 網 路 3 13 機 殼 3 17 開 / 關 按 钮 320 網 路 介 面 322 磁 碟 350 電 源 供 應 器 352 電 源 線 354 電 源 排 線 400 電 腦 系 統 401 連 接 器 五、發明說明(35) 402 插 座 面 403 主 機 板 404 插 座 開口 405 外 殼 406 導 線 管 408 連 接 器 電路 410 纜 線 埠 4 12 介 面 埠 414 磁 性 組件 420 網 路 介 面 422 狀 態: LED 424 光 導 管 426 纜 線 428 纜 線 終 端
第41頁

Claims (1)

  1. Λ574 1 6 六、申請專利範圍 1. 一種網路電腦,包含: 以一經由一單一電源供應平面之電源供應器供電的一 主機板; 一時脈產生器、一處理器、及一連接到該主機板之系 統記憶體,及 經由一週邊裝置匯流排而耦合到該處理器之一網路介 面; 其中該網路電腦被配置成回應一低功率事件而呈現一 低功率狀態,該網路電腦進一步被配置成回應一喚醒事件 而自該低功率狀態轉變成一全功率狀態,其中該喚醒事件 可包含經由一網路而耦合到該網路電腦的一伺服器電腦發 出之一喚醒命令,因而可由該伺服器電腦管理該網路電腦 之一功率模式。 2. 如申請專利範圍第1項之電腦,其中該網路電腦缺少 一磁碟型儲存裝置,但包含一具有小型快閃記憶體卡的本 機永久性儲存裝置。 3. 如申請專利範圍第1項之電腦,其中該時脈產生器被 配置成當該網路電腦處於該全功率模式時產生該處理器之 一時脈信號,並進一步將該時脈產生器配置設定成在低功 率模式時不產生任何時脈信號。 4. 如申請專利範圍第1項之電腦,其中該網路電腦進一 步包含至少一個經由一週邊裝置匯流排而耦合到該處理器 之週邊裝置,其中當該網路電腦處於該低功率模式時,該 週邊裝置匯流排上的每一週邊裝置係處於一電源管理模
    第43頁 *45 74 1 6 六、申請專利範圍 式。 5 .如申請專利範圍第4項之電腦,其中該週邊裝置匯流 排包含一 P C I匯流排。 6 .如申請專利範圍第1項之電腦,其中該網路電腦的電 力消耗在該低功率模式下小於約2 5瓦,且在該全功率模式 下小於約2 5 0瓦。 7.如申請專利範圍第1項之電腦,其中該功率事件包含 按壓該網路電腦的一前面板上之一開/關按鈕。 8 ,如申請專利範圍第1項之電腦,其中該喚醒事件可包 含按壓該電腦的一開/關按鈕。 9 .如申請專利範圍第1項之電腦,其中該喚醒事件可包 含一L A N喚醒事件。 1 0. —種電腦網路,包含: 一網路電腦,該網路電腦包含:以一經由一單一電源 供應平面之電源供應器而供電的一主機板、一時脈產生 器、一處理器、及一連接到該主機板之系統記憶體;以及 經由一週邊裝置匯流排而耦合到該處理器之一網路介面, 其中該網路電腦的組態被設定成回應一低功率事件而呈現 一低功率狀態,且該網路電腦進一步被配置成回應一喚醒 事件而自該低功率狀態轉變成一全功率狀態,其中該喚醒 事件可包含經由一網路媒介物而耦合到該網路電腦的一伺 服器電腦發出之一喚醒信號,因而可由該伺服器電腦管理 該網路電腦之功率模式;以及 該伺服器電腦係經由該網路而連接到該網路電腦,其
    第44頁 45 74 1 6 六、申請專利範圍 中該伺服器電腦被配置成將該喚醒信號發出到該網路電 腦。 1 1 .如申請專利範圍第1 0項之網路,其中該網路電腦缺 少一磁碟型儲存裝置,但包含一具有小型快閃記憶體卡的 本機永久性儲存裝置,且其中該伺服器電腦的本機永久性 儲存裝置包含一磁碟型儲存裝置。 1 2 .如申請專利範圍第1 1項之網路,其中該伺服器電腦 的該本機永久性儲存裝置進一步包含一小型快閃記憶體 卡。 1 3 .如申請專利範圍第1 0項之網路,其中該網路介面提 供一乙太網路連線,且該網路媒介物包含纜線。 1 4.如申請專利範圍第1 0項之網路,其中該網路是無線 式,因而該網路媒介物包含空氣。 1 5 .如申請專利範圍第1 0項之網路,其中該低功率事件 呼叫一個暫停該網路電腦的一時脈產生器之常式。 1 6 .如申請專利範圍第1 0項之網路,其中該喚醒事件呼 叫一個重定該時脈產生器之常式。 1 7. —種管理一電腦網路中的電力消耗之方法,包含下 列步驟: 執行一低功率事件,而強制一個包含以一經由一單一 電源供應平面之電源供應器而供電的一主機板之網路電腦 呈現一低功率模式;以及 執行一喚醒事件,以便使該網路電腦自該低功率狀態 轉變成一全功率狀態;其中該喚醒事件可包含一個經由一
    第45頁 4574 1 6 六、申請專利範圍 網路媒介物而連接到該網路的一伺服器電腦發出之喚醒信 號。 ,其中該低功率事件 3 ,其中該喚醒事件包 數據機而傳送到該網 ,其中該網路電腦的 1 8.如申請專利範圍第1 7項之方法 包含按壓該網路電腦的一開/關按鈕 1 9.如申請專利範圍第1 7項之方法 含將一喚醒信號經由該網路電腦的-路電腦。 2 〇 .如申請專利範圍第1 7項之方法 該低功率狀態包含一種暫停該網路電腦的一時脈產生器之 狀態。
    第46頁
TW088121662A 1998-12-14 1999-12-10 Low power mode computer with simplified power supply TW457416B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US09/211,371 US6415387B1 (en) 1998-12-14 1998-12-14 Low power mode computer with simplified power supply

Publications (1)

Publication Number Publication Date
TW457416B true TW457416B (en) 2001-10-01

Family

ID=22786661

Family Applications (1)

Application Number Title Priority Date Filing Date
TW088121662A TW457416B (en) 1998-12-14 1999-12-10 Low power mode computer with simplified power supply

Country Status (7)

Country Link
US (1) US6415387B1 (zh)
JP (1) JP3301064B2 (zh)
KR (1) KR20000047984A (zh)
CN (1) CN1264082A (zh)
GB (1) GB2348524A (zh)
SG (1) SG91848A1 (zh)
TW (1) TW457416B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI395097B (zh) * 2009-09-07 2013-05-01 Zippy Tech Corp Power supply with integrated power system

Families Citing this family (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100316647B1 (ko) * 1998-07-30 2002-01-15 윤종용 웨이크 온 랜신호를 이용한 컴퓨터 시스템에서의 파워 제어방법및 그 장치
JP3637803B2 (ja) * 1999-04-16 2005-04-13 ミノルタ株式会社 機器管理装置、及び機器管理システム
DE10050604A1 (de) * 2000-10-12 2002-04-25 Siemens Ag Verfahren zum Starten einer Datenverarbeitungsanlage sowie zugehörige Komponenten
US6848059B2 (en) * 2001-04-30 2005-01-25 Agere Systems Inc. System and method for processing wake-up signals in a network
US20030018593A1 (en) * 2001-06-07 2003-01-23 Lee Man Wei Intelligent on/off button
US7191141B2 (en) * 2001-06-13 2007-03-13 Ricoh Company, Ltd. Automated management of development project files over a network
US6915353B2 (en) * 2001-08-01 2005-07-05 Hewlett-Packard Development Company, L.P. Method and apparatus for avoiding unnecessary computer peripheral calibration activities
US6880095B2 (en) * 2002-01-23 2005-04-12 International Business Machines Corporation Switching power planes of external device interfaces in a computing system in response to connection status
US7230933B2 (en) * 2002-04-17 2007-06-12 Microsoft Corporation Reducing idle power consumption in a networked battery operated device
US6748299B1 (en) 2002-09-17 2004-06-08 Ricoh Company, Ltd. Approach for managing power consumption in buildings
KR100481873B1 (ko) * 2003-02-04 2005-04-11 삼성전자주식회사 절전모드를 갖는 매체 엑세스 제어기
JP4372450B2 (ja) 2003-05-07 2009-11-25 株式会社日立製作所 ストレージシステムの制御方法、ストレージシステム、及びストレージ装置
CN100409207C (zh) * 2003-07-21 2008-08-06 光宝科技股份有限公司 可快速唤醒的无线信号接收装置及其方法
US20050097378A1 (en) * 2003-07-29 2005-05-05 Hwang Andrew S. Method and system for power management in a gigabit Ethernet chip
US7308675B2 (en) * 2003-08-28 2007-12-11 Ricoh Company, Ltd. Data structure used for directory structure navigation in a skeleton code creation tool
US7237224B1 (en) * 2003-08-28 2007-06-26 Ricoh Company Ltd. Data structure used for skeleton function of a class in a skeleton code creation tool
CN100367147C (zh) * 2004-03-12 2008-02-06 技嘉科技股份有限公司 具检测基本输入输出***状态的工作时钟设定方法及装置
US7249269B1 (en) 2004-09-10 2007-07-24 Ricoh Company, Ltd. Method of pre-activating network devices based upon previous usage data
US7398408B2 (en) * 2004-11-24 2008-07-08 Conexant Systems, Inc. Systems and methods for waking up wireless LAN devices
US20070076747A1 (en) * 2005-09-30 2007-04-05 Amir Zinaty Periodic network controller power-down
US20070124684A1 (en) * 2005-11-30 2007-05-31 Riel Henri Han V Automatic power saving in a grid environment
US8799043B2 (en) * 2006-06-07 2014-08-05 Ricoh Company, Ltd. Consolidation of member schedules with a project schedule in a network-based management system
US20070288288A1 (en) * 2006-06-07 2007-12-13 Tetsuro Motoyama Use of schedule editors in a network-based project schedule management system
US8050953B2 (en) * 2006-06-07 2011-11-01 Ricoh Company, Ltd. Use of a database in a network-based project schedule management system
US8037243B1 (en) * 2007-03-19 2011-10-11 Emc Corporation Installing data storage system software on disk drive systems
DE102007057668A1 (de) * 2007-11-30 2009-07-09 Siemens Enterprise Communications Gmbh & Co. Kg Elektronische Einrichtung mit reduzierbarem Energieverbrauch im Bereitschaftszustand
US8171321B2 (en) * 2007-12-26 2012-05-01 Intel Corporation Method and apparatus for cost and power efficient, scalable operating system independent services
KR101022514B1 (ko) * 2008-09-22 2011-03-18 고려대학교 산학협력단 컴퓨터 원격 부팅 방법 및 시스템
US8121958B2 (en) 2009-06-08 2012-02-21 Ricoh Company, Ltd. Approach for determining alternative printing device arrangements
DE112009004971T5 (de) 2009-07-21 2012-08-30 Hewlett-Packard Development Co., L.P. Verriegelungsrelaissteuerschaltungsanordnung
JP5683313B2 (ja) * 2011-02-16 2015-03-11 キヤノン株式会社 情報処理装置、起動制御方法、及びプログラム
KR101583557B1 (ko) * 2015-04-14 2016-01-11 (주)삼미디어텍 네트워크 통신을 통해 컴퓨터의 대기전원을 이용해서 전원을 제어하는 컴퓨터 전원 제어 pci 카드 및 그의 전원 제어방법
US10559351B2 (en) * 2017-02-20 2020-02-11 Texas Instruments Incorporated Methods and apparatus for reduced area control register circuit
KR20220097586A (ko) * 2020-12-30 2022-07-08 삼성전자주식회사 메모리 모듈, 메인 보드, 및 서버 장치

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5775335A (en) 1980-10-27 1982-05-11 Hitachi Ltd Data processor
JPH0619705B2 (ja) * 1986-04-23 1994-03-16 シャープ株式会社 電子計算機システム
JP2680335B2 (ja) * 1988-03-31 1997-11-19 株式会社東芝 コンピューターシステム
JPH02201516A (ja) 1989-01-31 1990-08-09 Toshiba Corp パワーセーブ方式
US5594426A (en) * 1993-09-20 1997-01-14 Hitachi, Ltd. Network station and network management system
JPH07115428A (ja) * 1993-10-20 1995-05-02 Hitachi Ltd 遠隔電源制御方式
DE69526953T2 (de) * 1994-10-20 2003-01-23 Advanced Micro Devices, Inc. System und verfahren zum fernanrufwecken
US5692197A (en) * 1995-03-31 1997-11-25 Sun Microsystems, Inc. Method and apparatus for reducing power consumption in a computer network without sacrificing performance
KR100381403B1 (ko) * 1995-06-23 2003-07-18 칼소닉 칸세이 가부시끼가이샤 마이크로컴퓨터의웨이크업장치
US5809313A (en) 1995-07-06 1998-09-15 Sun Microsystems, Inc. Method and apparatus for powering-on a computer-based system via a network interface
KR0156802B1 (ko) * 1995-11-07 1998-11-16 김광호 네트워크 하이버네이션 시스템 및 그 제어 방법
US5742833A (en) * 1995-11-30 1998-04-21 International Business Machines Corporation Programmable power management system and method for network computer stations
US5802305A (en) 1996-05-17 1998-09-01 Microsoft Corporation System for remotely waking a sleeping computer in power down state by comparing incoming packet to the list of packets storing on network interface card
JPH10187302A (ja) * 1996-12-26 1998-07-14 Toshiba Corp データ記憶システム及び同システムに適用する電力節約方法
US6195754B1 (en) * 1997-01-28 2001-02-27 Tandem Computers Incorporated Method and apparatus for tolerating power outages of variable duration in a multi-processor system
JPH10312370A (ja) * 1997-05-12 1998-11-24 Hitachi Ltd 省電力機能を有するネットワークシステム
US6134668A (en) * 1997-05-13 2000-10-17 Micron Electronics, Inc. Method of selective independent powering of portion of computer system through remote interface from remote interface power supply
JPH11110089A (ja) * 1997-10-06 1999-04-23 Toshiba Corp 計算機システムおよびその計算機システムで使用されるネットワーク制御装置
US5938771A (en) * 1997-10-30 1999-08-17 Advanced Micro Devices, Inc. Apparatus and method in a network interface for enabling power up of a host computer using magic packet and on-now power up management schemes
KR100524055B1 (ko) * 1998-03-05 2006-01-27 삼성전자주식회사 원격지 웨이크 업 기능을 갖는 컴퓨터 시스템 및 컴퓨터 시스템의 원격 웨이크 업 방법
US6138241A (en) * 1998-03-20 2000-10-24 Leviton Manufacturing Co., Inc. Apparatus for and method of inhibiting and overriding an electrical control device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI395097B (zh) * 2009-09-07 2013-05-01 Zippy Tech Corp Power supply with integrated power system

Also Published As

Publication number Publication date
JP3301064B2 (ja) 2002-07-15
KR20000047984A (ko) 2000-07-25
GB9929278D0 (en) 2000-02-02
GB2348524A (en) 2000-10-04
US6415387B1 (en) 2002-07-02
CN1264082A (zh) 2000-08-23
SG91848A1 (en) 2002-10-15
JP2000187535A (ja) 2000-07-04

Similar Documents

Publication Publication Date Title
TW457416B (en) Low power mode computer with simplified power supply
US6272628B1 (en) Boot code verification and recovery
US6289449B1 (en) Creating boot code image on a storage medium
US5826075A (en) Automated programmable fireware store for a personal computer system
US6041375A (en) Method and system for enabling nondisruptive live insertion and removal of feature cards in a computer system
US7430662B2 (en) Techniques for initializing a device on an expansion card
TW200535711A (en) Systems and methods for power reduction in systems having removable media devices
US8341434B2 (en) Optimizing voltage on a power plane using a networked voltage regulation module array
US20100199021A1 (en) Firehose Dump of SRAM Write Cache Data to Non-Volatile Memory Using a Supercap
US20120036346A1 (en) Partial hibernation restore for boot time reduction
JP2000311035A (ja) データ処理システムにプロセッサをホットプラグする方法およびシステム
KR101260066B1 (ko) 직렬 및 병렬 인터페이스들을 포함하는 컴퓨터 시스템
TW201044172A (en) Power management system and method
TW200923784A (en) Electronic device and method for resuming from suspend-to-ram state thereof
JP2009193453A (ja) ブレードシステム、エンクロージャマネージャ、ブレード、bios管理方法及びbios管理プログラム
US6450832B1 (en) Network connector for reduced EMI effects
TW409204B (en) Expansion interface conversion device and conversion method therefor
US20040225874A1 (en) Method for reduced BIOS boot time
US6470457B1 (en) Local permanent storage in network computer
JPH0644094A (ja) 代替システム制御装置のエラーを検出するコンピュータ・システム
US6718488B1 (en) Method and system for responding to a failed bus operation in an information processing system
WO2023016379A1 (zh) 计算机***、基于PCIe设备的控制方法及相关设备
US7886099B2 (en) Systems and methods for providing a personal computer with non-volatile system memory
TWI284831B (en) Computer system and security method therefor
CN1251051C (zh) 唤醒计算机的方法和装置

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees