TW201239845A - Systems and methods for driving a display device - Google Patents

Systems and methods for driving a display device Download PDF

Info

Publication number
TW201239845A
TW201239845A TW101104413A TW101104413A TW201239845A TW 201239845 A TW201239845 A TW 201239845A TW 101104413 A TW101104413 A TW 101104413A TW 101104413 A TW101104413 A TW 101104413A TW 201239845 A TW201239845 A TW 201239845A
Authority
TW
Taiwan
Prior art keywords
voltage
gray scale
global
gamma
voltages
Prior art date
Application number
TW101104413A
Other languages
English (en)
Inventor
In-Suk Kim
Jae-Goo Lee
Byung-Hun Han
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1020110012665A external-priority patent/KR20120092810A/ko
Priority claimed from KR1020110022585A external-priority patent/KR20120104895A/ko
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of TW201239845A publication Critical patent/TW201239845A/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Electroluminescent Light Sources (AREA)

Description

201239845 斗1化ijpif 六、發明說明: 本申請案主張於2011年2月14日向韓國智慧財產局 提出申請之韓國專利申請案第10-2011-0012665號以及 2〇11年3月14號提出申請之韓國專利申請案第 10-2011-0022585號的優先權,這些專利申請案所揭露之内 容系統完整結合於本說明書中。 【發明所屬之技術領域】 本發明概念是有關於一種顯示裝置(display device), 且更明確地說,是關於一種源極驅動器(source driver)、〜 種包括此驅動器的顯示裝置以及一種驅動顯示裝置的方 法。 【先前技術】 液晶顯示器(Liquid Crystal Display,LCD)裝置為一積 顯示裝置已廣泛應用於筆記型電腦和顯示器螢幕。液晶顯 示器包括一顯示影像面板。其面板包括多個晝素(pixel)。 根據顯示裝置之顯示驅動整合積體電路(DDI circuit)所提 供的灰階資料,驅動這些晝素以便影像可顯示於面板上。 一般而言,顯示驅動整合積體電路包括一灰階電壓產 生電路(grayscale voltage generation circuit)其產生多個灰 階電壓(grayscale voltage),例如,64,128 或 256 電壓,以 及傳輸灰階電壓產生電路所產生的灰階電壓至通道驅動器 (channel driver)。根據數位影像資料,通道驅動器選取和輸 出其中之一灰階電壓至一條資料線(data line)。顯示驅動整 合積體電路通常需要許多條訊號線(signal line)以傳輸這些 4 201239845 4I423pif 灰階電壓至每一個通道驅動器。顯示驅動整合積體電路亦 品要數位類比轉換器(Digitai_t〇_Anai〇g Converter,DAC) 其佔據廣大佈置區域(lay〇ut area) ’以轉換數位影像資料成 一類比訊號。因此’顯示驅動整合積體電路消耗許多功率 (power)以及佔據廣大佈置區域。 為了克服這樣的問題,韓國專利申請案第 10-2010-0116288號,其内容整體作為參照而併入於此,提 出一種具有縮小佈置區域和降低消耗功率之新型結構的源 極驅動器。在本案中源極驅動器包括多個緩衝器,被稱之 為全域放大器(global ampiifier)或伽瑪放大器(ga mma amplifier),以傳輸一灰階電壓訊號或相關訊號,諸如一階 波式(step-wave)灰階電壓訊號至一通道驅動器。 然而,無論這些全域放大器是否具有相同設計規格, 由於在實施過程中許多變數發生,不同偏移(offset)可能發 生在這些全域放大器上。因此,從全域放大器輸出的灰階 %壓或伽瑪電壓傾向於非單調。換言 之,既然這些全域放大器具有不同偏移,改變伽瑪電壓之 位準(level)可取決於全域放大器。據此,可偏移伽瑪電壓 至相當需求的位準。介於兩伽瑪電壓之間的差距(gap)也可 能發生。據此,這些全域放大器可能有關於非單調性的問 題,其中相對於另一電壓,從全域放大器輸出的伽瑪電壓 表現出不同特性。此外,基於全域放大器的存在,增加必 要的佈置區域及消耗功率。 201239845. 【發明内容】 根據本發明之一觀點’一種源極驅動器包括:一全域 區塊(global block)經組態以輸出“k”個全域伽瑪電壓訊號 (global gamma voltage signal),其中 “k” 為 2 或大於 2 的 一整數,其中每一“k”個全域伽瑪電壓訊號包括多個灰階電 壓和至少一預增電壓(pre-emphasis voltage),從而在每一灰 階電壓前優先從全域區塊輸出;以及一通道驅動器經組態 以選取這些“k”個全域伽瑪電壓訊號之一全域伽瑪電壓訊 號,此受選取的全域伽瑪電壓訊號包括灰階電壓之一灰階 電壓,其中通道驅動器輸出此灰階電壓至一條源極線 (source line),以回應於通道驅動器接收之影像資料。 在一些實施例中,全域區塊包括“k”個伽瑪解碼器 (gamma decoder),每一“k”個伽瑪解碼器接收依序地相對增 加的第一至第m個(first through m-th)灰階電壓,每一“k” 個伽瑪解碼器選擇性地且依序地輸出這些第一至第m個灰 階電壓,以及在輸出第二至第m個灰階電壓前的預定時間 内,每一“k”個伽瑪解碼器根據一灰階控制訊號(grayscale control signal)分別地輸出多個預增電壓其較高於這些第二 至第m個灰階電壓,其中“m”為2或大於2的一整數。 在一些實施例中,預增電壓包括第二至第m個預增電 壓而分別地對應第二至第m個灰階電壓,其中這些第二至 第(m-Ι)個預增電壓分別與第三至第m個灰階電壓相同, 以及其中第m個預增電壓為一虛設電壓(dummy voltage) 其較高於第m個灰階電壓。 6 201239845 在一些實施例中,全域區塊包括“k”個伽瑪解碼器, 母一 “k”個伽瑪解碼器接收依序地相對減低的第一至第m 個灰階電壓,每一 “k”個伽瑪解碼器選擇性地依序輸出第一 ^第m個灰階電壓,以及在輸出第二至第m個灰階電壓 前的預定時間内,每一 “k”個伽瑪解碼器根據一灰階控制訊 號分別地輸出預增電壓其較低於第二至第m個灰階電壓, 其中“m”為2或大於2的一整數。 在一些實施例中,預增電壓包括第二至第瓜個預增電 壓分別地對應於第二至第m個灰階電壓,其中這些第二至 第(m-Ι)個預增電壓分別與第三至第m個灰階電壓相同, 以及其中第m個預增電壓為一虛設電壓其較低於第111個 灰階電壓。 在一些實施例中,源極驅動器更包括一灰階電壓產生 器(grayscale voltage generator)經組態以產生多個(N+2)-位 準灰階電壓’其中(N+2)_位準灰階電壓分組成多個(m+2) 位準之“k”個群組’以及(m+2)位準之”k,,個群組分別輸入至 多個伽瑪解碼器,其中N為m*k。 在一些實施例中,源極驅動器根據所產生的數位代 碼’更包括一代碼產生區塊(code generation block)經組態 以產生多個脈波寬度調變(Pulse Width Modulation,PWM) °孔號’以回應於一振盪訊號(oscillation signal)。 在一些實施例中,代碼產生區塊包括一振盪器經組態 以產生振遭訊號;一頻率分頻器(frequency divider),藉由 預设分頻係數(division factor)以產生一分頻振盪訊號 201239845 (divided oscillation signal) ’經組態以分頻振盪訊號之一頻 率,一代瑪產生器經組態以計數此分頻振盪訊號,以及計 數的結果產生數位代碼;以及一脈波寬度調變訊號產生器 經組態以產生多個脈波寬度調變訊號,以回應於數位代碼。 在一些實施例中,源極驅動器更包括一灰階控制器經 組態以產生灰階控制訊號,以回應於數位代碼。 二 在一些實施例中,灰階控制訊號包括一對一地對應第 一虛設電壓、第一至第m個輸入灰階電壓以及第二虛設電 壓的多個(m+2)位元。 在一些實施例中,灰階控制訊號包括一對一地對應第 虛δ又電壓、第-至第m個輸入灰階電壓U及第二虛設電 Μ的多個第-至第㈣+幻個位元,以及其中每一“k,,個伽碼 解碼器選取和輸出—電壓對應於第—至第(m+2)個位元中 的一被啟動(activated)位元。 在-些實施例中,通道驅動器包括:一資料問鎖器緩 組態以分割影像資料成多個上位元(upper㈣)和多個下位 几(lowerbits);-開關訊號產生電路,藉由脈波寬度調變 訊號中所選取之-脈波技調魏號,經_以產生多俩 開關5fL號’以回應於下位元;—解碼器經組態以輸出“k,, 個全域伽瑪電壓訊號的其中之—,以回應於上位元;以及 -輸出電路㉟組態讀出包括在解碼輯輸出的全域伽碼 電壓訊號中的特定灰階電壓,以簡於開關訊號。 根據本發明之另一觀點,一種顯示裝置包括:一顯示 面板包括多條資料線、多條閘極線(gate lines)以及多個晝 8 201239845
Wjpif 素,每一個晝素與其中之一資料線和其中之一閘極線連 接,一閘極驅動器(gate driver)經組態以驅動閘極線;以及 一源極驅動器經組態以驅動資料線,源極驅動器包括:一 全域區塊經組態以輸出“k”個全域伽瑪電壓訊號,每一個訊 號包括“m”個灰階電壓,以及更包括對應於“m”個灰階電壓 的多個預增電壓,其中“k”和“m”為2或大於2的一整 數;以及一通道驅動器經組態以選取“k”個全域伽瑪電壓訊 號之一全域伽瑪電壓訊號,受選取的全域伽瑪電壓訊號包 括灰階電壓中之一灰階電壓,其中通道驅動器輸出此灰階 電壓至一條源極線,以回應於通道驅動器接收之影像資料。 在一些實施例中,全域區塊包括:一灰階電壓產生器 經組態以產生灰階電壓;一代碼產生區塊,根據所產生的 一數位代碼,經組態以產生多個脈波寬度調變訊號,以回 應於一振盪訊號;以及一全域伽瑪電壓訊號產生器經組態 以接收灰階電壓及產生“k”個全域伽瑪電壓訊號,“k,,個全 域伽瑪電壓訊號包括依序地相對增加或減低的灰階電壓, 以及更包括預增電壓其在灰階電壓前優先從全域區塊輸 出,以回應於數位代碼。 在一些實施例中,全域伽瑪電壓訊號產生器包括:一 灰階控制器經組態以產生一灰階控制訊號,以回應於數位 代碼,以及一伽瑪解碼器經組態以接收在灰階電壓、較低 灰Ϊ電壓的第一虛設電壓以及較高於第瓜個灰階電 ^第―虛設電壓中的第-至第m個灰階電壓之一群組。 母-個伽瑪解石馬器更經組態以選擇性地依序輪出第一至第 201239845 二個灰⑨電壓’以及在輸出第二至第m個灰pg電壓前的預 疋時間内,每一“k”個伽瑪解碼器根據灰階控制訊號,分別 地輸出多個予f增電壓其較高於第二至第m個灰階電壓。 在一些貫施例中,第一虛設電壓為多個灰階電壓中在 灰h電壓之另一群組的—最高電壓或從灰階電壓分別地產 生的一電壓。 在一些貫施例中,第二虛設電壓為多個灰階電壓中在 灰階電壓之另—群組的一最低電壓或從灰階電壓分別地產 生的一電壓。 在一些實施例中,在第二至第m個灰階電壓之前輸出 的預增電壓相與^至心個灰階電壓和第二虛設電壓 相同。 在一些貫施例中,全域伽瑪電壓訊號產生器包括:一 灰階控制器經組態以產生一灰階控制訊號,以回應於數位 代碼,以及一伽瑪解碼器經組態以接收在灰階電壓、較高 於灰階電•的第—虛設電壓及較低於個灰階電壓 的第二虛設電壓中的第一至第m個灰階電壓之一群組。伽 瑪解碼器更經組態以選擇性地依序輸出第_至第m個灰階 電壓」以及在輸出第二至第m個灰階電壓前的預定時間 内’每一“k”個伽瑪解碼器根據灰階控制訊號,分別地輸出 多個預增電壓其較低於第二至第m個灰階電壓。 在一些實施例中’第一虚設電壓為多個灰階電壓中在 灰階電壓之另一群組的一最低電壓或從灰階電壓分別地產 生的一電壓。 201239845 4i4^jpif 在一些貫施例中,第二虛設電壓多個灰階電壓中在灰 階電壓之另-群組的—最高電壓或從灰階電壓分別地產生 的一電壓。 在-些實施例中,在第二至第m個灰階電壓之前輸出 的預增電壓分別與第三至個灰階電壓和第二虛設電壓 相同。 在一些實施例中,灰階控制訊號包括一對一地對應第 -虛設電壓、第-至第m個灰階電壓及第二虛設電壓的多 個(m+2)位元。 在一些實施例中,從伽瑪解碼器輸出的一全域伽瑪電 壓sfl號輸入至通道驅動器,及傳輸時無需通過放大器或緩 衝器。 根據本發明之另一觀點,一種驅動在顯示裝置中之多 條資料,方法,其方法包括:產生多個灰階電壓及至少一 虛a又電壓,產生多個全域伽瑪電壓訊號,每一個訊號包括 依序地增加或減少的灰階電壓之一預設值,以及在灰階電 壓之預設值前優先輪出的多個預增電壓;選料些全域伽 瑪電壓訊號之—全域伽瑪電壓減;以及輸出灰階電壓之 預設值的—灰階電壓至-資料線1回應於接收之影像資 料。 在些貫訑例中,選取全域伽碼電壓訊號和輸出灰階 電壓包括.根據影像資料巾之上位;^,選取這些全域伽瑪 電,汛號的其中之〜;以及根據影像資料之下位元,取樣 在爻選取的全域伽碼電壓訊號中的灰階電壓,以及輸出特
201239845t λ •知 *·/上/1JL 定灰階電壓至其中之一資料線。 ^根據本發明之另一觀點,一源極驅動器包括:一灰階 電t產生器經組態以產生多個N-位準灰階電壓,其中n 為或大於2的一整數,一代碼產生區塊經組態以產生一 數位代碼其包括依據一振盪訊號之“h”位元,其中“h”為2 或大於2的一整數。“k”個伽瑪解碼器,每一個接收v,個 電壓其包括Ν-位準灰階電壓之“m”個灰階電壓和至少一虛 設電壓。每一“k,’個伽瑪解碼器,藉由選擇性地輸出“r”個 電壓產生一全域伽瑪電壓訊號,以回應於灰階控制訊號, 其中“m”為2h以及“r”為大於“m”的一整數;一灰階控制 器經組態以產生灰階控制訊號,以回應於數位代碼;以及 一通道驅動器經組態以選取從“k”個伽瑪解碼器輸出的全 域伽瑪電壓訊號之一全域伽瑪電壓訊號,以及更經組態以 輸出受選取的全域伽瑪電壓訊號之一灰階電壓至一源極線 解碼器(source line decoder),以回應於接收之影像資料。 在一些實施例中’灰階控制訊號包括一對一地對應於 “Γ”個電壓的“Γ”個位元。 在一些實施例中,每一“k”個伽瑪解碼器包括每—個 輸出其中之一‘‘!·,,個電壓的V,個開關,以回應於灰階控制訊 號的其中之一“r”個位元。 ° 在一些實施例中’N-位準灰階電壓分組成多個瓜_位 準灰階電壓之”k”個群組,其中m_位準灰階電壓之,,k,,個群 組分別輸入至“k”個伽瑪解碼器,以及其中至少一虛設電壓 為屬於任何這些”k”個群組的一灰階電壓,除了—群組輸入 12 201239845 HlHZjpif 至在“k”個伽瑪解碼器中接收至少—虛設電壓的—伽 碼器或從灰階電壓分別地所產生的一電壓。 在-些實施例中’每-個伽瑪解抑,在輸出亦位 ^階電壓前,分別地輸出對應於m•位準灰階電壓的預增電 在一些實施例中,對應每一灰階電壓的預增電壓為一 位準較高或較低於每一灰階電壓。 根據本發明之另一觀點,一種源極驅動器包括:—全 域區塊經組態以輸出“k”個全域伽瑪電壓訊號,每一個訊^ 包括多個灰階電壓,其中“k”為2或大於2的一整數 及一通道驅動器經組態以選取“k”個全域伽瑪電壓訊號之 一全域伽瑪電壓訊號及根據影像資料,更經組態以輪出包 括在受選取的全域伽瑪電壓訊號中的一灰階電麗至—條源、 極線,其中全域區塊包括一灰階電壓產生器,利用一電阻 串列(resistor string)從而改變具有連接於第一轉換節點和 第二轉換節點之間的至少一電阻件(resistance element)之 有效電阻(effective resistance),經組態以產生N-位準灰階 電壓,其中N為2或大於2的一整數。 在一些實施例中,第一轉換節點(transition node)為輸 出一最低灰階電壓或“k”個全域伽瑪電壓訊號之全域伽瑪 電壓訊號之一最高灰階電壓的一節點,以及第二轉換節點 為輸出包括在“k”個全域伽瑪電壓訊號之另一全域伽瑪訊 號中之一最低或最高灰階電壓的一節點。 在一些實施例中,電阻串列包括多個電阻件,串聯連 13 201239845 . » Λ 接位於接收第一參考電壓(reference v〇itage)的第一炎考α 點(reference node)和接收第二參考電壓的第二參考^點即 間’以及其中這些電阻件包括至少一電阻件。 在一些實施例中,此至少一電阻件包括:至少—單_ 電阻(unit resistor),連接位於在電阻串列中的第—節點= 第二節點之間;以及一熔絲與此至少一單元電阻並σ parallel)連接。 ln 在一些實施例中,熔絲在初始時為連接狀蜞 (connected state)並選擇性地燒斷(cut)。 〜 在一些實施例中,熔絲初始時為分離狀熊 (disconnected state)並選擇性地連接。 〜、 在一些實施例中,此至少一電阻件包括一單元電阻和
一熔絲,串聯連接位於在電阻串列中的第一節點和第二: 點之間。 一 P 在一些實施例中,此至少一電阻件包括:至少一單_ 電阻,連接位於在電阻串列中的第一節點和第二節點$ 間;以及一開關(switch)與此至少一單元電阻並聯或串聯 接。 在一些實施例中,通道驅動器包括:一資料閂鎖經紈 態以閂鎖影像資料和分割影像資料成多個上位元和多個下 位元,一開關訊號產生電路經組態以產生多個開關訊號, 其利用從多個脈波寬度調變訊號所選取的一脈波寬度調變 訊號,以回應於下位元;一解碼器經組態以輸出從“k,,個全 域伽瑪電壓訊號所選取的一全域伽瑪電壓訊號,以回應於 上位元;以及一輸出電路經組態以輸出包括在從解碼器輪 201239845 wjpif 出的全域伽瑪電壓訊號中的特定灰階電壓,以回應於開關 訊號。 在一些實施例中’全域區塊包括:一代碼產生區塊, 根據所產生的一數位代碼,經組態以產生多個脈波寬度調 變訊號,以回應於一振盪訊號;每一個伽瑪解碼器接收在 N-位準灰階電壓中的灰階電壓之預設值的一群組,以及根 據數位代碼,利用連續地輸出群組中的灰階電壓之預設 值,以產生“k”個全域伽瑪電壓訊號的其中之一;以及多個 伽瑪放大器經組態以分別地放大(amplify)和輸出“k”個全 域伽瑪電壓訊號。 在一些實施例中’源極驅動器更包括一控制區塊 (control block)經組態以產生一電阻控制訊號(resistance control signal)及控制至少一電阻件之有效電阻。 在一些實施例中,控制區塊包括:一測量器(measurer) 經組態以測量位於在伽瑪放大器中的兩個相鄰伽瑪放大器 之,出仏號之間的一電壓差異;以及根據測量器所測量之 電壓差異,一電阻控制訊號產生器經組態以產生電阻控制 訊號。 ▲在―些實施例中,控制區塊包括一記憶體(mem〇ry)經 組態以儲存電阻控制訊號。 在一些實施例中,此至少一電阻件連接位於第一 經組癌簡出“k”個全域伽瑪電壓簡之—全域伽瑪電壓 减的—最低灰階電壓和第二節點經組態以輸出“k”個全 域伽瑪電壓訊號之另—全域伽瑪電壓訊號的—最高灰階電 15 201239845 壓之間。 在一些實施例中,根據此至少一電阻件之有效電阻, 改變介於在“k”個全域伽瑪電壓訊號中的兩個屬於不同全 域伽瑪電壓訊號的相鄰灰階電壓之間的一電壓差異。 在一些實施例中,全域區塊更包括:第一伽瑪解碼器 經組態以接收N-位準灰階電壓之灰階電壓之預設值的第 一群組’以及根據數位代碼,產生第一全域伽瑪電壓訊號; 第二伽瑪解碼器經組態以接收N-位準灰階電壓之灰階電 壓之預設值的第二群組,以及根據數位代碼,產生第二全 域伽,電壓誠;第―伽瑪放大驗_以緩衝(buffer)和 發送全域伽瑪電壓訊號至通道驅動器;以及第二伽瑪 放大!!經組態以緩衝和發送第二全域伽瑪電壓訊號至通道 驅動匕器’其中改變此至少—電阻件之有效電阻以控制位於 灰&電壓之第一群組和灰階電壓之第二群組之間的差距。 ,-些實施例中…種顯示裝置包括:—顯示面板 匕夕條資料線、多條閘極線及多個書 一 =中之一資料線和其中之一問極線連接;一心 閘㈣極線;以及—源極驅動器經組態以驅 伽八二線,源極驅動器包括一全域區塊經組態以輸出“k,, H域伽碼電壓减’每〜,,個全域細i電祕號分別地 固灰階電壓和對應於“m,,個灰階電壓的多個預增 道^動^ k和Μ”為2或大於2的一整數;以及一通 經組態以選取“k”個全域伽瑪電壓訊號之—全域伽 ‘,,、㈣號,以錄據影像資料,輸出包括在受選取的全 16 201239845 域伽碼電壓訊號中的一灰階電壓至一條源極線,其中全域 區塊包括一灰階電壓產生器’利用一電阻串列其改變連接 位於第一轉換節點和第二轉換節點之間的至少一電阻件之 有效電阻,經組態以產生N-位準灰階電壓,其中n為2 或大於2的一整數。 在一些實施例中,第一轉換節點為包括在“k”個全域 伽瑪電壓訊號之一全域伽瑪訊號中之一最低或最高灰階電 壓的一節點,以及其中第二轉換節點為輸出包括在“k”個全 域伽瑪電壓訊號之另一全域伽瑪訊號中之一最低或最高灰 階電壓的一節點。 在一些實施例中,此至少一電阻件包括:至少一單元 電阻,連接位於在電阻串列中的第一節點和第二節點之 間;以及一熔絲與此至少一單元電阻並聯連接。 在一些實施例中,此至少一電阻件包括一單元電阻和 一熔絲其串聯連接位於在電阻串列中的第一節點和第二節 點之間。 次、,在本發明之另一觀點中,一種驅動在顯示裝置之多條 >料線方法包括:可變化地設置至少一電阻件之一有效電 其連接位於在電阻串列中的第一轉換節點和第二轉換 之間。電阻串列包括連接位於第一參考節點和第二參 :點之間的多個電阻件;電阻串列以產生多個灰階 节f,產生多個具有一階波形的全域伽瑪電壓訊號,其訊 =藉由刀組灰階電壓成至少二個群組及依序地輸出每一群 1的灰階f壓;以及從全域伽瑪電絲號巾,選取一全域 17 201239845. m 厶 Jpif 伽瑪電壓訊號,以及輸出包括在受選取的全域伽瑪電壓訊 號中的一特定灰階電壓至其中之一資料線,以回應於影像 資料。 在一些實施例中,可變化地設置至少一電阻件之一有 效電阻的操作包括改變熔絲的狀態(state)其與包括在至少 一電阻件中的至少一單元電阻串聯或並聯連接。 在一些實施例中,可變化地設置至少一電阻件之一有 效電阻的操作包括改變開關的狀態其與包括在至少一電阻 件中的至少一單元電阻串聯或並聯連接。 在本發明之另一觀點中,一源極驅動器包括:一全域 區塊其產生一全域伽瑪電壓訊號,此全域伽瑪電壓訊號包 括多個灰階電壓和一預增電壓,其中預增電壓在灰階電壓 之前的預定時間内優先輸出;以及一通道驅動器其接收影 像顯示資料,接收從全域區塊的全域伽瑪電壓訊號,選取 灰階電壓之一灰階電壓,以回應於影像顯示資料,以及輸 出受選取的灰階電壓至一條源極線。 j 在一些實施例中,全域區塊包括··一灰階電壓產生器 其產生多個灰階電壓;以及一全域伽瑪電壓訊號產生器其 (包括“k”個伽瑪解碼器,其中“k”為2或大於2的一整數、, k”個伽瑪解碼器之一伽瑪解碼器,在灰階電壓之前的 時間内優先輸出此預增電壓。 在一些實施例中,“k”個伽瑪解碼器之一伽瑪解碼器 ^出依序地相對增加的灰階電壓之第-至第m個灰階電 墼,以及輸出此預増電壓其對應較高於第二至第m個灰階 201239845 )pif 電壓的灰階電壓,以回應於一灰階控制訊號,其中“m” 為2或大於2的一整數。 在一些實施例中,“k”個伽瑪解碼器之一伽瑪解碼器 輪出依序地相對減少的灰階電壓之第一至第m個灰階電 壓1以及輸出此預增電壓其對應較低於第二至第m個灰階 電壓的灰階電壓,以回應於一灰階控制訊號,其中“m,’ 為2或大於2的一整數。 為讓本發明之上述特徵和優點能更明顯易懂,下文特 舉實施例,並配合所附圖式作詳細說明如下。 【實施方式】 本發明概念之此等及/或其他態樣及效用將自結合隨 附圖式所進行之實施例之以下描述而變得顯而易見且更易 於暸解。然而,本發明概念可以許多不同形式而實施且不 應被理解為限於本文中所描述之實施例。更確切地說,提 供此等實施例以使得本揭露内容將為全面且完整的,並且 將本發明概念之範疇完全地傳達於熟習此項技術者。在圖 示中,為清楚起見可詩示層及區域之尺寸及相對尺寸。 一應理解,當一元件被稱為「連接」或「耦接」至另一 轉時’其元件可錢連接或減至另—元件或可存在介 入几件。相反地,當一元件被稱為「直接連接」或「直接 耦接j至另一元件時,不存在介入元件。如本文中所使用 的術语「及/或」包括一或多個相關聯之所列項目的任何以 及所有組合,且可縮寫為「/」。 應理解,儘管術語第一、第二等在本文中可用於描述 19 201239845. *ti*+z.opif 各種元件,但此等元件不應受此等術語所限。此等術語僅 用於區別一兀件與另一元件。舉例而言,在不偏離本接露 之教示的情況下,第一訊號可被稱為第二訊號,且同樣地, 第一 ifl號可被稱為第一訊號。 本文中所使用之術語僅用於描述特定實施例之目 的’而且不應限制本發明概念。除非上下文另有明確指示’ 否則如本文中所使用的單數形式「一」及「該」亦應包括 複數形式。此外更進一步理解,術語「包括」及/或「包括」 當用於本說明書中時規定該特徵、區域、整數、步驟、操 作、元件及/或組建之存在或添加。 除非另有定義,否則本文中使用的所有術語(包括技術 和科學術語)具有與本發明概念所屬之一般熟知此項技術 者通常理解相同意義。更進一步理解,諸如通用字典中所 定義的術語應解釋為具有與其在相關技術之内容中意義一 致的意義,除非本文中明確地如此定義,否則字典所定義 的術語不應以理想化或過度正式的意義來解釋。 簡單概要,上述實施例之系統和方法包括源極驅動器 組態(source driver configuration)其產生全域伽瑪電壓訊 號’其當引導至通道驅動器時,必須經過全域放大器或缓 衝器等傳送。基於多個全域放大器之間的偏移,有關非單 調性之問題將減少或消除。為達成此目地,一些實施例包 括改變解碼器組態,舉例而言,18(m+2):l解碼器,其中m 為大於1的整數。其他實施例包括具有上述的一預增電壓 產生器之解碼器。在其他實施例中,源極驅動器組態包括 20 201239845 多個全域放大器。在此,電阻串列包括熔絲或相關元件其 可變化地改變此電阻串列之有效電阻。因此,介於全域放 大器之輸出訊號之間的差異可以為控制器,從而解決有關 於非單調性之問題。 圖1A為根據本發明概念之一些實施例之一顯示裝置 忉的方塊圖。圖1B為圖ία所示之顯示面板2〇〇為薄膜 電晶體液晶顯示(TFT-LCD)面板之晝素電路的電路圖。圖 1C為圖ία所示之顯示面板2〇〇為有機發光二極體(〇LED) 面板之晝素電路的電路圖。 請參照圖1A,顯示裝置1〇包括顯示面板2〇〇、控制 電路220、閘極驅動器210、源極驅動器100。 顯示面板200包括源極線si至Ss,其中s為自然數, 閘極線G1至Gg,其中g為自然數及g:=s或g7i:s,以及多 個晝素電路,每一個電路包括一單位晝素格(unitpixelcell) 1。每一個畫素電路連接位於源極線S1至Ss的其中之一和 閘極線G1至Gg的其中之一之間。 顯示面板200可為諸如TFT-LCD面板之平面型顯示 面板、電聚顯示面板(Plasma Display Panel,PDP)、發光二 極體(Light Emitting Diode,LED)面板或有機發光二極體 (0LED)面板。本發明概念非限制於上述實施例。 單位晝素格1,當顯示面板200為TFT-LCD面板,則 具有圖1B所示之結構,以及當顯示面板200為OLED面 板’則具有圖1C所示之結構,然而,本發明概念不僅限 於目前實施例。 201239845 41423pif 控制電路220產生包括第一控制訊號coni和第二控 制机號C0N2的多個控制訊號。第一控制訊號C0N1輸出 ^閘極驅動H 210。帛二控制訊號c〇N2輸出至源極驅動 裔100。基於水準同步訊號(h〇riz〇ntal synchr〇nizati〇n々⑽) 和垂直同步訊號,控制電路22〇可產生第一控制訊號 CON1、第二控制訊號c〇N2及影像資料DATA。 閘極驅動器210依序地驅動閘極線〇1至Gg,以回應 於第一控制訊號CON1。第一控制訊號c〇N1可作為指示 開始掃描閘極線G1至Gg的指標。 源極驅動器1〇〇驅動源極線至&,以回應從控制 電路220輸出之第二控制减c〇N2和數位影像資料 DATA。源極線S1至Ss亦被稱之為資料線。一種驅動單 一資料線的驅動器被稱之為通道驅動器。 圖2為圖1A至圖1C所示之根據本發明概念之一些實 施例之源極驅動器100的示意性方塊圖。圖3為圖2所示 之源極驅動器100的詳細方塊圖。 請參照圖2和3㈠原極驅動$ 100 ,亦被稱為資料線驅 動器’其包括全域區塊m和一通道驅動部件(channe] dnvmg part)。此通道驅動部件包括多個通道驅動器5⑻。 全域區塊170’根據基於振盪訊號所產生的數位代 碼,產生多個脈波寬度調變訊號 “m”為2或大於2的-整數)及“k (為2或大於二整 數)”個全域伽瑪電壓訊號AlsAke每—個通道驅動器5〇〔 驅動其中之-源極線,也就是,資料線,包括在騎面核 22 201239845 41423pif 200中的SI至Ss ’以回應於脈波寬度調變訊號 Tmck<0:m-1>、“k”個全域伽瑪電壓訊號A1至处及數= 影像資料DATA,所以顯示面板200中的晝素電路將顯示 影像資料DATA。全域區塊170和通道驅動器5⑼之妹^ 及操作將配合參考圖4及圖5詳細地描述解說。 全域區塊170為全部通道所共用,以及可包括代碼產 生區塊180、灰階電壓產生器190以及全域伽瑪電壓訊號 產生器195。 ~ 通道驅動部件為一種驅動多個通道的電路,以及可包 括計憶體110、閂鎖區塊120、數據比較區塊13〇、位準偏 位區塊140、解碼區塊15〇以及輸出電路16〇。 通道驅動部件中驅動單一資料線的電路被稱之為通 道驅動器500,其繪示於圖5中。因此,通道驅動部件可 包括多個通道驅動器500,舉例而言,眾多的通道數量。 全域區塊170之輪出連接至每一個共用通道驅動器 500之輸入。 當顯不面板200包括紅色(R)、綠色(G)及藍色(B)晝 素’此通道驅動器5〇〇之數量可為3*n,其“n,,為一自然數。 舉例而§,當源極驅動器1〇〇驅動四分之一視頻圖形陣列 (QVGA)時’ “η”為24〇以及資料線之數量,也就是“s,,為 3*n=720。換言之,通道之數量為72〇。在這情況下,全域 區塊170之輸出連接至各自的720共用通道驅動H 5〇0之 輸入。 圖4為圖3所示之根據本發明概念之某些實施例之顯 23 201239845 示全域區塊的示意圖。 請參看圖4,全域區塊170包括代碼產生區塊18〇、 灰階電壓產生器290以及全域伽瑪電壓訊號產生器295。 此代碼產生區塊180包括振盪器310、頻率分頻器320、代 碼產生器330以及脈波寬度調變訊號產生器340。振盪器 310產生具有預設瀕率之振盪訊號。此預設瀕率可為15 至2·5ΜΗζ ’但是本發明概念非限制於此實施例。 頻率分頻器320,分頻藉由振盪器310和預設分頻係 數(例如卜2 ’ 3或4)所產生的振盪訊號之頻率,以產生一 分頻振盪訊號。舉例而言,振盪訊號之週期可為0.5网。 在此,當分頻係數為1時,分頻振盪訊號之週期亦同為〇 5 ps。當分頻係數為2時,分頻振盪訊號之週期為丨哗,則 為,振盪訊號之週期的雙倍。當分頻係數為3時,分頻振 盪訊號之週期為1·5 μ8,則為,振盪訊號之週期的三倍。 此分頻係冑可為-實數以及可被暫存器(register)(未繪示) 控制。 代碼產生器330計數頻率分頻器320所產生的分頻振 ^號及㈣計數的結果產生-餘代碼CODE。代碼產 生器330可藉由计數器執行。舉例而言,代碼產生器330 ^-十數刀頻振i訊號之升緣(rising edge)或降緣(祕叩 =)以及產生對應於計數結果之—h位元數位代碼 在此h 一自然數。在本發明概念之一些實施例中, 代碼產生器330為4-位元士 +截哭yu、▲达、σ 促兀°十數态。在這情況下,此計數器 24 201239845 41423pif 輸出一 4-位元數位代碼CODE,其在分頻振盪訊號之週期 内從〇(例如,0000)至15(例如,1111)逐一增加。 ' 脈波寬度調變訊號產生器340接收從代碼產生器33〇 的4-位元數位代碼CODE,以及在4-位元數位代碼code 上執行脈波寬度調變’以產生多個脈波寬度調變訊號
Track<0:15>。舉例而言,當此4-位元數位代碼c〇DE從 〇〇〇〇依序地增加至1111 ’脈波寬度調變訊號產生器34〇 產生脈波寬度調變訊號Track<0:15>,其脈波寬度在最低有 效位元(least significant bit,LSB)之週期内增加。 灰階電壓產生器290接收至少兩個參考電壓viNPO 至VINP127或VINN0至VINN127以及產生多個,例如, N個灰階電壓V0至VN-1,其中N為一自然數。灰階電 壓產生器290可包括電阻串列450。 灰階電壓產生器290亦可產生一或多個虛設電壓 VO—dummy 及 VN-l_dummy。虛設電壓 v〇_cJummy 和 VN-l_dummy可從外面的源極驅動器1〇〇所提供或在灰階 電壓產生器290中產生。舉例而言,灰階電壓產生器290 可利用電阻串列450或電壓充電器(charge pump)(未繪示) 以產生虛設電壓V0_dummy和VN-l_dummy,但是本發明 概念非限制於此實施例。 在當前實施例中,灰階電壓產生器290分別地在128 位準,接收參考電壓VINP0至VINP127或VINN0至 VINN127 ’以及產生N個(例如,64、128或256)灰階電壓 V0至VN-1與第一和第二虛設電壓v〇_dummy和 25 201239845 VN-l一dummy。假設n為256和多個256-位準的灰階電壓 V0至V255依序地從灰階電壓v〇減少至灰階電壓V255。 然而,本發明概念非限制於此當前實施例。而且,介於相 鄰多個灰階電壓之間的差距無需為常數。第一虛設電壓 V0_dummy可較高於最高灰階電壓v〇以及第二虛設電壓 V255_dummy可較低於最低灰階電壓V255。 在本發明概念之其他實施例中,多個256_位準的灰階 電壓V0至V255可依序地從灰階電壓¥〇增加至灰階電壓 V255。 電阻串列450包括串聯連接位於接收一參考電壓的節 點與接收另一參考電壓的節點之間的多個電阻件,以及分 割介於這兩參考電壓之間的範圍,因此產生多個(例如,256) 灰階電壓(例如,V0至V255)。這些256灰階電壓被稱之 為256灰度直流電(DC)電壓。 全域伽瑪電壓訊號產生器295,接收灰階電壓v〇至 V255以及產生“k”個全域伽瑪電壓訊號A1至Ak。在此, “k”為2或大於2的一自然數。在當前實施例中,“k,,為16; 然而,本發明概念非限制於此當前實施例。 每一個全域伽瑪電壓訊號A1至Ak可包括“m,,個灰階 電壓其中m為一自然數。在此,“m”可為灰階電壓之 數量(例如,256)除以“k,,。每一“k”個全域伽瑪電壓訊號A1 至Ak包括依序地增加或減少的m位準灰階電壓。每一“k,, 個全域伽瑪電壓訊號A1至Ak,在每一灰階電壓之前,包 括對應於每一灰階電壓的一預增電壓。 26 201239845 ^14Z3pif 全域伽瑪電壓訊號產生器295包括“k”個伽瑪解碼器 61-1至61-16。在當前實施例中,每一“k(例如,16广個伽 瑪解碼器6M至61 — 16可藉由一個r-至⑽-1解碼器執行’ 其接收r(例如’ 18其“^’為大於“m,,的一自然數),,個輸入^ 號(也就是“in”個灰階電壓和至少一虛設電壓),以及輸出單 -全域伽瑪電壓訊號,但是本發嘯念非㈣於此當前 施例。在此,當“h”為4時,“m,,為2h及“m”為16,但是本 發明概念非限制於其。此外,“r,,為電壓之數量輸入至單— 伽瑪解碼器,以及V,可為m+1或m+2因為在當前實施例 中有至少-虛設電^。舉例而纟,解碼器可為—個 18(m+2):l解碼器。本發明概念非限制於此當前實施例。 每一個伽瑪解碼器61-1至6W6,在整體灰階電壓 至V255中,接收多個m_位準灰階電壓(為達成說明之 簡潔而被稱之為第-至第m個灰階電壓),以及依序地選 取和輸出第-至第m個純龍,㈣應於灰階控制訊號 Gray一。此時,每一個伽瑪解碼器6m至 61-16’在狀時間内’如—預增電壓其較高或較低於在 第一至第m個灰階電壓中的一被輸出灰階電壓。 圖6為圖4所示之根據本發明概念之某些實施例之伽 瑪解碼器61-1的電路圖。請參照圖6,伽瑪解碼器叫, 在灰階控制訊號Gmy_CNT<0:r-1>中,可包括分別地開啟 或關閉的“r”個開關,以回應於“Γ,,個位元。其他伽瑪解碼器 61 2至61-16可按照如6ΐ_ι的相同方式執行。因此,說明 部份將省略對其之詳細描述。 27 201239845 41423pif 圖7和圖9為根據本發明概念之一些實施例之第一全 域伽瑪電壓訊號A1的理想波形圖。圖8和圖10分別為圖 7和圖9所示之輸出第一全域伽瑪電壓訊號A1之灰階控制 訊號Gray_CNT<〇:17:^理想波形圖。 圖7和圖8在正極性伽瑪之情況下,展示第一全域伽 瑪電壓訊號A1和灰階控制訊號Gray_CNT<0:17>。以下這 些伽瑪解碼器61-1至61-16之作業在正極性伽瑪之情況下 將參考圖7和圖8詳細地描述。 第一伽瑪解碼器61-1接收此至少一虛設電壓,例如, V0一dummy和V15—dummy,以及在256灰階電壓V0至 V255中的灰階電壓v〇至vl5之第一群組,且輸出包括多 個預增電壓和灰階電壓V0至V15之第一群組的第一全域 伽瑪電壓訊號A1,以回應於灰階控制訊號
Gray一CNT<0:17>。 在灰階控制訊號Gray_CNT<0:17>中的多個位元分別 地對應於第一虛設電壓V0_dummy、第一群組中的灰階電 壓V0至V15以及第二虛設電壓V15_dummy。舉例而言, 從LSB Gray_CNT<0>的多個位元至灰階控制訊號 Gray_CNT<0:17>中的最高有效位元(MSB) Gray_CNT<l7> 分別地對應於第一虛設電壓V0_dummy、灰階電壓v〇至 V15以及第二虛設電壓V15_dummy。 當灰階控制訊號Gray_CNT<0:17>中的其中一位元被 啟動至,例如,一高位準,一個對應的電壓將從第一虛設 電壓V0_dummy、灰階電壓V0至V15以及第二虛設電壓 28 201239845 41423pif 之中選取出來,然後輪出此受選取的電麼。 捭σ牛例而5,當4_位元數位代碼C0DE依序地從0000 ^力tb至Π11,第一伽瑪解碼器61·1將從灰階電壓V15至 火電£ VG依序地選取和輸出這些灰階電壓至v15。 ^日U在輪出每一個灰階電壓V0至V15之前,第-伽瑪 靜:二Μ ’ Ϊ接著預增電壓輪出的預定時間内,輸出-預3電壓其較高於每一灰階電壓。 舉例而s,作為輸出預增電壓的第一伽瑪解碼器 =在輸出灰階電壓V14前的預定時_,灰階電壓vn Γ ίίί高於灰階電壓V14 ’以回應於麵1之數位代 出預增電壓的第—伽瑪解碼器61],在輸出灰 之㈣狀時間内,灰階電壓V12將—位準較 ίV:3 ’以回應於_之數位代碼。作為輸出 弟一伽瑪解碼器61小在輸出灰階電壓Μ之 =預騎間内,灰階電壓V11將—位準較高於灰階 之數位代碼。以同樣方式,每當數位 代碼CODE增加1時,作為輸出—預择 =電壓輸出之前的狀時_,輪二灰階電厂堅!^ 二標灰階電廢。最終’在輪出灰階電愿之 别的預疋時間内,輸出第-虛設電壓v 灰階電>iVG。 〜mmy具私间於 如上文所描述,灰階控制器63可輪出圖8所緣 灰階控制訊號Gmy—CNT<G:17>,㈣應於當4•位元數位 代碼COM依序地從_〇增加至!u j的數位代瑪C咖。 29 201239845 41423pif 如同第一伽瑪解碼器61-1,第二伽瑪解碼器61-2接 收至少一虛設電壓,例如,V16_dummy和V31 dummy, 在256灰階電塵V0至V255中的灰階電壓VI6至V31之 第二群組’以及輸出包括多個預增電壓和灰階電壓Vi6至 V31之第二群組的第二全域伽瑪電壓訊號A2,以回應於灰 階控制訊號Gray_CNT<0:17>。此時,虛設電壓vi6_dmnmy 可為一位準較高於灰階電壓VI6的灰階電壓VI5及虛設電 壓V31_dummy可為一位準較低於灰階電壓V31的灰階電 壓V32,但是本發明概念非限制於此當前實施例。 第十六伽瑪解碼器61-16接收至少一虛設電壓,例 如,V240一dummy 和 V255_dmnmy,256 灰階電壓 VO 至 V255中的灰階電壓V240至V255之第十六群組,以及輸 出包括多個預增電壓和灰階電壓V240至V255之第十六群 組的第十六全域伽瑪電壓訊號A16,以回應於灰階控制訊 號 Gray_CNT<0:17>。 這些第二至第十六伽瑪解碼器61_2至6M6之操作將 如同於第一伽瑪解碼器6M。因此,說明部份將省略對其 之坪細描述。 圖9和圖1〇在負極性伽瑪之情況下,展示第一全域 伽瑪電壓sfL號A1和灰階控制訊號Gray_CNT<〇:丨以下 这些伽瑪解碼器至61_16之作業在負極性伽瑪之情況 下將參考圖9和圖10詳細地描述。 第一伽瑪解碼器6M接收此至少一虛設電壓,例如, V0一dummy和V15—dummy,以及在256灰階電壓v〇至 30 201239845 41423pif V255中的灰階電壓VO至V15之第一群組,且輸出包括多 個預增電壓和灰階電壓V0至V15之第一群組的第一全域 伽瑪電壓訊號A1,以回應於灰階控制訊號 Gray_CNT<0:17>。 灰階控制訊號Gray—CNT<0:17>中的這些位元分別地 對應於第一虛設電壓V0一dummy、第一群組中的灰階電壓 V0至V15以及第二虛設電壓VI5_dummy。當灰階控制訊 號Gray一CNT<0:17>中的其中之一位元被啟動至,例如, 一高位準’一對應電壓將從第一虛設電壓VO—dummy、灰 Is白電壓V0至V15及第二虛設電壓vi5—dummy中選取出 來。然後輸出此受選取的電壓。 舉例而言,當4-位元數位代碼C0DE依序地從〇〇〇〇 增加至1111日夺,第-伽瑪解碼器611將從灰階電壓 至灰階電壓V15依序地選取和輸出灰階電壓v〇至vi5。 二^在每一個輸出灰階電壓v〇至vi5前,第一伽瑪解 在接著預增電壓輸出的預定時間内,輸出-預 ^電壓其較低於每一灰階電壓。 舉例而言,作為輸出預增雷厭 61],在輸出灰階電壓…前的門口^碼态 將一位準較低於灰階麵間内’灰階麵V2 階電屋V2前的預㈣間内馬^’在輸出灰 灰階電遷V2,以回應於咖 f V3將一位準較低於 電塵的第-伽瑪解碼器61-1 ::碼。作為輪出預增 在輪出灰階電壓V3前的預 31 201239845. 定時間内,灰階電壓V4將—位準較低於灰階電壓V3,以 回應於GG11之數位代竭。關樣方式,每當數位代碼 CODE增加1時,作為輪出一預增電壓,在目標灰階電壓 輸出前的預定時間内,將輪出一灰階電壓其—位準較低於 -目標灰階電壓。最終,在灰階電壓V15輸出前的^定時 間内’輸出第二虛設電壓V15_dUmmy其較低於灰階電壓 V15 〇 如上文所描述,灰階控制器63可輸出圖1〇所繪示之 灰階控制訊號Gmy_CNT<〇:17>,以回應於當4_位^數位 代碼CODE依序地從0〇〇〇增加至uu的數位代碼c〇DE。 如同第一伽瑪解碼器61-1 ’第二伽瑪解碼器6i_2接 收至少一虛設電壓’例如,V16_dummy和V31_dummy, 在256灰階電壓V0至V255中的灰階電壓V16至V31之 第二群組,以及輸出第二全域伽瑪電壓訊號A2其包括多 個預增電壓和灰階電壓V16至V31之第二群組,以回應於 灰階控制訊號Gray_CNT<0:17>。此時,虛設電壓 V16_dummy可為一位準較高於灰階電壓V16的灰階電壓 V15及虛設電壓V31_dummy可為一位準較低於灰階電壓 V31的灰階電壓V32 ;然而,本發明概念非限制於此當前 實施例^ 第十六伽瑪解碼器61-16接收至少一虛設電壓,例 如,V240_dummy,V255_dummy,和 256 灰階電壓 V0 至 V255中的灰階電壓V240至V255之第十六群組,以及輸 出第十六全域伽瑪電壓訊號A16其包括多個預增電壓和這 32 201239845 4I42Jpif 些灰階電壓V240至V255之第十六群組,以回應於灰階押 制訊號 Gray__CNT<0:17>。 工 這些第二至第十六伽瑪解碼器61_2至61_16之操作將 如同於第一伽瑪解碼器61_丨。因此,說明部份將省: 之言手細描述。 如上所述,256灰階電壓令的每一個伽瑪解碼器6iq 至61-16,接收“m”個灰階電壓和至少一虛設電壓,^及依 序地輸出“m”個灰階電壓至一條全域伽瑪線。此時,在^ 出母一灰階電壓前,輸出一預增電壓。 ^ 卜這些伽瑪解碼器6Μ至6Μ6之輸出,分別地輸入至 每一個通道驅動器500其無需經過伽瑪放大器或緩衝器。 如上所述,根據本發明概念之一些實施例,當輸 階電壓之前,伽瑪解碼器61_U61_16輸出_預1^壓= ,,低於-灰階電壓時,灰階電壓可以無需^過伽瑪 放大裔或緩衝器而被驅動至通道驅動器。因此,這些全域 放大器所!丨起的非單調性將被移除。此外 用大面積和消耗大量能量的全域放大器時,;== =寸和能量消耗及顯示裝置其包括±麵_動器則減 =為圖2所示之根據本發明概念之—些實施例之通 k驅動态500的示意性方塊圖。 請參照圖5,通道驅動器包括計憶體51〇、資料 =520、數據比較器53G、第一位準偏移器541、第」 準偏移器542、解碼器55〇以及輸出電路56〇。 33 201239845 資料閂鎖520接收以及在貯存於記憶體5i〇的影像資 料中貯存對應於一通道(例如’第一資料線S1)的多個位元 (例如,8)之一預設值的通道資料(例如,DATA<7:0>)。資 料閂鎖520劃分此通道資料成一向上信號(例如,上4位元 DU<7:4>)和一向下信號(例如,下4位元DL<3:0>),以及 個別地輸出向上信號DU<7:4>和向下信號dl<3:0>。 向上信號DU<7:4>被輸入至第一位準偏移器541。向 下信號DL<3:0>被輸入至數據比較器530。 數據比較器530與帶著通道資料之向下信號dl<3:〇> 的多個脈波寬度調變訊號Track<0:15>比較及選取和輸出 相配於作為一受選取的脈波寬度調變訊號TP之向下信號 DL<3:0>的一脈波寬度調變訊號。 舉例而言’在貯存於資料閂鎖520的通道資料中的向 下4-位元資料DL<3:0>輸入至數據比較器530,之後這些 脈波寬度調變訊號Track<〇:15>輸入至數據比較器530。作 為受選取的脈波寬度調變訊號ΤΡ的數據比較器53〇,輸出 從這些16個脈波寬度調變訊號Track<〇:15>中選取出的一 脈波寬度調變訊號’以回應於通道資料之向下信號 DL<3:0>。 第一和第二位準偏移器541和542 ’向上位移一輸入 訊號之電壓位準。舉例而言,受選取的脈波寬度調變訊號 TP位在於一邏輯低位準(例如,VDD)。所要求的4至6V 之一合適電壓用以控制在輸出電路56〇中的多個開關561 至564。因此,可能要求—高準位移位器。 34 201239845 4142Jpif 選取is二G::器:42位移邏輯低位準的受 進⑽ 度4虎之電壓位準至—預定電壓位 切換時庠;°此外’第二辦偏移11 542可包括一 S2之時序t制盗(未緣示)’其控制切換控制訊號S0、S1和 DU<7l7^#l1 541 舉例而言,4位元之向上信號 以及需要“ ^貞〇輸出’為位在於邏輯高位準(VDD) 控制4七元解碼請。因此,第一 4~位元解碼器550,1 & ^ λ L 至A16的直中之一 &取16個全域伽瑪電壓訊號A1 mm>。,、 以回應於通道資料之向上信號 4-位元解碼器550可句 “k”(例如,16)個全域伽瑪個開關,以選擇性地傳送 訊號%的輸出電路560。每=A1至A16至作為輸入 域伽瑪電壓訊號線和輸出電;:=開關可放置位於一條全 關閉或開啟,以回應於第_^G的—輸人節點之間以及 也就是,-位準偏位的向上=偏位器541之輸出訊號, 位元‘之中的上4位元控制在4· 位兀解碼益550中的開關,左 Α1 5 >關母—“k,,個全域伽瑪電壓訊號 或較低於灰階Ϊ㈣i = t在灰階電壓前—位準較高 项〜電壓,傳送至輸出電路560之 35 201239845 輸入節點。 換言之’解碼器550選擇性地輸出“k”個全域伽瑪電 壓訊號A1至A16的其中之一,以回應於上4位元 DU<7:4>。上 4 位元 〇11<7:4>為 〇〇〇〇、〇〇〇卜〇〇1〇 或 mi, 而解碼器550分別地輸出第一、第二、第三或第十六全域 伽瑪電壓訊號Al、A2、A3或A16。 輸出電路560包括電容器Ch、開關561至564及一運 异放大器570(operational amplifier)。利用電容器(^和開 關561至564,在從解碼器550輸出的全域伽瑪電壓訊號 Vm中的多個灰階電壓位準之中,輸出電路560在一特定 灰階電壓位準上執行取樣/保持(sampling/h〇iding)作業,以 及利用運算放大器570所執行的取樣/保持作業將放大維 持在電容器cH的電壓。利用一傳輸閘極(transmission gate)、金屬氧化物半導體場效電晶體(Metal 〇xide
Semiconductor Field Effect Transistor ’ MOSFET)或相關電 子電路執行每一個開關561至564。 韓國公開專利第10-2010-0116288號揭露通道驅動器 500的結構及操作,其納入本文作為完整參考。 在一比較貫施例中,產生一正極性伽瑪的情況下,圖 11為第一全域伽瑪電壓訊號之理想波形圖。如圖U所示, 在第一全域伽瑪電壓訊號中的灰階電壓至Vi5,依序 地從灰階電壓V15至灰階電壓V0輸出,但無預增電壓存 在。 在一比較貫施例中’產生一負極性伽瑪的情況下,圖 36 201239845 12為第一全域伽瑪電壓訊號之理想波形圖。如圖12所示, 在第一'全域伽瑪電壓訊號中的灰階電壓V0至V15,依序 地從灰階電壓V0至灰階電壓V15輸出。然而,無預增電 壓存在。 如上所述,在比較實施列中的圖Η及圖所示,用 以驅動第一全域伽瑪電壓訊號至一通道驅動器的伽瑪放大 器為不可缺失的。在這情況下,由於伽瑪放大器的存在, 非單調性及佈置區域和消耗功率的增加可能發生。 反之,根據本發明概念之一些實施例,在一全域伽瑪 電壓δ扎號中,一預增電壓將在輸出一灰階電壓之前輸出, 使知全域伽瑪電壓訊號滿意地驅動至多個通道驅動器。 圖13為根據本發明概念之一些實施例之一種驅動顯 示裝置方法的流程圖。圖13所示之方法可使用圖2至圖5 所示之源極驅動器1〇〇來執行。 源極驅動器1〇〇中的灰階電壓產生器19〇,在操作步 驟S10中,產生多個灰階電壓及及至少一虛設電壓。此至 少-虛設電壓可由外部裝置或内部電壓充電器所產生的供 給。 <全域伽瑪電壓訊财生器195接收·灰階電壓及此 虛叹電壓’以及產生多個全域伽瑪電壓訊號。在操作步驟 曰〇中伽瑪電壓訊號包括依序地增加或減少的灰階電 f ’舉例而言’如本文⑽描述。這些伽瑪電壓訊號同樣 匕括優先在各自灰階電壓前輸出的預增電壓。 在操作步驟S30 +,源極驅動器剛+的每一個通道 37 201239845 4142Jpif 驅動器500劃分閂鎖的通道資料成上位元dij<7:4>和下位 元DL<3:0>,以及根據通道資料之上位元du<7:4>,選取 全域伽瑪電壓訊號的其中之一。在操作步驟S4〇中,通道 驅動器500輸出在受選取的全域伽瑪電壓訊號中的一特定 灰階電壓至一條資料線,以回應於通道資料之下位元 DL<3:0>。 圖14為根據本發明概念之其他實施例之圖3所示的 全域區塊170示意圖。 灰階電壓產生器190接收至少二參考電壓VINP0至 VINP31或VINN0至VINN31,以及產生N個灰階電壓V0 至VN-1,其中N為一自然數。灰階電壓產生器19〇可包 括一電阻串列400。 在當前實施例中,灰階電壓產生器19〇分別地接收參 考電壓VINP0至VINP31或VINN0至VINN3卜而每一 個電壓位在32位準。灰階電壓產生器19〇產生N個(例如, 64、128或256)灰階電壓V0至VN-1。此處假設N為64 及64-位準灰階電壓v〇至V63依序地從灰階電壓v〇減少 至灰階電壓V63。然而,本發明齡非限制於此當前實施 例,以及介於相鄰灰階電壓之間的差距無需為常數。在本 發明概念之其他實施例中,這些64_位準灰階電壓v〇至 V63可以依序地從灰階電壓v〇增加至灰階電壓v63。 ^電阻串列400包括串聯連接位於接收一參考電壓的一 節點NR1和接收另-參考電壓的一節點之間的多個 電阻件。電阻串列400產生介於這兩參考電壓之間的多個 38 201239845 41423pif (例如’ 64)灰階電壓(例如,v〇至V63)。在電阻串列400 内的電阻件中,至少一電阻件401可含有一可變的有效電 阻。這些64灰階電壓亦可被稱之為64灰直流電壓(gray DC voltages) ° 電阻串列400的結構及操作將參照圖16至圖22和圖 24至圖27A到圖27D進而詳細地描述。 返回至圖14 ’全域伽瑪電壓訊號產生器195包括“k” 個伽瑪解碼器411至414及“k”個伽瑪放大器421至424。 全域伽瑪電壓訊號產生器195,根據從代碼產生區塊 180輸出的一數位代碼C0DE,產生“k,,個全域伽瑪電壓訊 號A1至Ak。在此,“k”為2或大於2的一自然數。當前 實施例中,“k”為4,但是本發明概念非限制於此當前實施 例。 母一個全域伽瑪電壓訊號A1至Ak包括“m”個灰階電 壓,其中m為一自然數。在此,“m”可為灰階電壓之數量 (例如,64)除以“k”。每一“k”個全域伽瑪電壓訊號A1至 Ak包括依序地增加或減少的m-位準灰階電壓。 全域伽瑪電壓訊號產生器195包括這些“k(當前實施 例中’ 4)”個伽瑪解碼器411至414。當前實施例中,每一 k ’換言之,4,伽瑪解碼器411至414可利用接收“〇 (例 如,16其中“m”為一自然數),,個輸入訊號,也就是“m,,個灰 階電壓及輸出單一全域伽瑪電壓訊號的一 111_至_1解碼器 來執行,然而,本發明概念非限制於此當前實施例。在此°, “m”為2h及當“h”為4時,“m”為16 ;然而,本發明概念非 39 201239845 41423pif 限制於此外。 每-個伽瑪解碼器411 i 414,在全部灰階電壓v〇 至yN-1 t ’接收則立準灰階電壓(為達成說明之簡潔而 被稱之為第-至第m個灰階電壓),以及依序地選取和輸 出第至第m個灰p自b電壓,以回應於數位代碼。 每一個伽瑪解碼器411至414可為一 4_位元數位類比 轉換器(DAC),其在這些16灰階電壓中選取及輸出對應於 4-位元數位代碼CODE的一灰階電壓。 第一伽瑪解碼器411 ’在64灰階電壓v〇至V63中, 接收灰l%b電壓VG至V15之第-群組,以及輸出第一全域 伽瑪電壓§緣A1 ’其根據4_位元數位代碼CODE包括解 碼後的灰階電壓V0至V15之第一群組。舉例而言,當4-位元數位代碼CODE依序地從〇〇〇〇增加至丨丨丨丨時,第一 伽瑪解碼器411 ’從灰階電壓V0至灰階電壓V15,輸出第 一全域伽瑪電壓訊號A1。第一全域伽瑪電壓訊號A1具有 連續地減少的階躍波形(step wavef〇rm)或一連續地增加 的階躍波形。 第二伽瑪解碼器412,在介於RN1及RN2節點之間 的電壓分割範圍之64灰階電壓V0至V63中,接收灰階電 壓V16至V31之第二群組。第二伽瑪解碼器412可輸出第 二階波式全域伽瑪電壓訊號A2,其根據4_位元數位代碼 CODE包括解碼後的灰階電壓V16至V3i之第二群組。舉 例而言’當4-位元數位代碼c〇de依序地從〇〇〇〇增加至 1111時’第二伽瑪解碼器412,從灰階電壓V16至灰階電 201239845 4I4'Zipif 壓V31,無論連續地減少或連續地增加,輸出第二全域伽 瑪電壓訊號A2。 相較於第和第—伽瑪解碼器4H和4丨2的第三伽瑪 解碼器413,在64灰階電壓V0至V63中,接收灰階電壓 之:群組,明確地為’灰階電壓V32至V47之第三群組。 第4力馬解碼器413輸出第三階波式全域伽瑪電壓訊號 A3,其根據4_位元數位代碼Cqde包括解碼後的灰階電壓 V32至V47之第三群組。第四伽瑪解碼器414,以類似的 方式,在料灰階電壓v〇至V63中,接收灰階電壓駡 =V63之第一群組,以及輸出第四階波式全域伽瑪電壓訊 带'、根據4_位元數位代碼C0DE包括解碼後的灰階 電壓V48至V63之第四群組。 ,瑪放大器421至424分別地緩衝這些分別地從伽瑪 碼益441至444輸出的全域伽瑪電壓訊號A1至从。每 一個,瑪放大器421至424可作為一單位增益緩衝器㈣k gam buffer)來執行,以及可包括—運算放大器。 獅2所述’利用代碼產生區塊⑽所產生的脈波寬度 號TraCk<〇:15>及從全域伽瑪電壓訊號產生器195 =的全雜瑪電壓職A1 Μ愤供至每,通道驅動 态 500’ 。 、圖15為根據本發明概念之其他實施例之圖2所示之 ^驅動H 500的示意性方塊圖。請參關15,通道驅動 隐體別,、資_ 52〇,、數據^ 第位準偏移器541'、第二位準偏移器Μ2、解碼器55〇, 201239845 4I42Jpif 以及輸出電路560。 既然圖15所示之通道驅動器5〇〇,類似於圖5所示之 通道驅動H鄕,兩者之_麵將在此敘述。與圖5所 示之通道驅動器5〇〇其處理&位元資料DATA<7:〇>相較之 下,圖15所示之通道驅動器5〇〇,處理卜位元資料 DATA<5:0> 〇 ' 圖16為圖14所示之一電阻串列4〇〇的詳細圖。請參 照圖16’電阻串列400可包括串聯連接位於第一參考節點 RN1和第二參考節點RN2之間的多個電阻件R1至Ri5。 雖然為達成說明之簡潔圖16僅所示之一些電阻件R1 至R15,電阻件之數量可隨意地變更。舉例而言,電阻件 R1至R15可持有相同或不同的電阻值。 圖16所示之實施例,在連接位於第一轉換節點N2* 第二轉換節點N3之間的電阻件R7至Ri〇中,當至少一 電阻件之有效電阻,例如R8 ’改變時,可以控制介於轉換 節點N2和N3之間的一電壓差異。這些轉換節點N2、N3 為節點,其分別地輸出屬於不同全域伽瑪電壓訊號A(i)和 A(i+1)的邊界電壓(boundary voltage)。舉例而言,當全域伽 瑪電壓訊號A(i)和A(i+1)如圖20A至圖20C所示,以漸進 階梯式(Step-by-Step)遞增時,全域伽瑪電壓訊號A⑴中的 最低灰階電壓及全域伽瑪電壓訊號A(i+1)中的最高灰階電 壓為邊界電壓,以及輸出這些邊界電壓的節點N2和N3 為轉換節點。 圖17為圖16所示之電阻件R8的電路圖,其具有可 42 201239845 41423pif 變的有效電阻。請參照圖17,電阻 阻2R及至少一熔絲61和62。 °包括一單元電 絲61可並聯連接於第一節點N 版汉和第-炫 間。吐外,笛一错-帝” 弟二郎點Nb R8之 間此外,弟一早兀電阻汉和第二溶絲6 :之 第-節點Na_R8和第二節點Nb R ㈣連接於 之有效電阻取決於筮各货 ~之間。改變電阻件R8 〈有政級取决於f和第二炼絲61和& 圖18為根據圖17所示之在電阻件汉 兀 和第二熔㈣是雜之具一輸^ 圖表。圖19AA圖m — Γ 的有效電阻Rf顯示 =衣Ώ19Α為圖η所不之在電阻件批中無任 第一溶絲61和第二熔絲62的顒示此遠接 ^ 之笛I貝不此連接圖。當兩者都無 2=61和第二轉62雜晴,有效電 ,: 2時,介於郎點N2和節點N3之間的電壓差異將被稱 第一電壓差距(voltage gap) VgapO。 、' -,情形為僅有第二_ 62燒斷其树示於線 中,但是在讀況下’電阻件則之有效電阻心為〇。 圖19B為圖η所示之在電阻件則中僅燒斷第— 61的顯示此連接圖。當僅有第一溶絲61燒斷時,兩個= 7L電阻2R將在電阻件R8中並聯連接。在此,電阻件反8 之有效電阻RF為R。介於節點N2和節點N3之間的電壓 差異將被稱之為第二電壓差距Vgapl。在這情況下, 電壓差距Vgapl大於第一電壓差距Vgap〇。 — 圖19C為圖Π所示之在電阻件R8中燒斷所有第一熔 絲61和第二熔絲62的顯示此連接圖。當所有第—熔絲si 和第一炼絲62燒斷時,僅有一單元電阻2R將在電阻件 43 201239845 4142^5pif R8中連接,因此,電阻件R8之有效電阻RF為2R。在此, 介於節點N2和節點N3之間的電壓差異此時將被稱之為第 三電壓差距Vgap2。在這情況下,第三電壓差距Vgap2大 於第二電壓差距Vgapl。 圖20A至圖20C分別地為具有第一、第二和第三電壓 差距VgapO至Vgap2的全域伽瑪電壓A⑴和A(i+1)訊號 圖。 請參照圖20A至圖20C,第一至第三電壓差距VgapO 至Vgap2可包括介於第i個(例如,第二)全域伽瑪電壓訊 號A(i)中的最低灰階電壓及第(i+1)個(例如,第三)全域伽 瑪電壓訊號A(i+1)中的最高灰階電壓之間的差異。 如上所述,當電阻件R8經組態以包括一熔絲時,以 致改變電阻件R8之有效電阻Rf取決於熔絲之斷流點 (cut-off),而介於灰階電壓之間的差異可被控制。特別是介 於輸入至一鄰近全域放大器的訊號(例如,422)和輸入至一 鄰近全域放大器的訊號(例如,423)之間的一電壓差異將被 控制,以致介於輸出訊號的一電壓差異,即為控制全域放 大器422和423之A(i)和A(i+1)以具有一預期值。因此, 非單調性降低,否則將因為介於兩個全域放大器422和423 之間的不同偏移而導致發生。 在當前實施例中,一熔絲初始時為連接狀態,以及可 隨後地燒斷;然而,本發明概念非限制於此當前實施例。 舉例而言,熔絲初始時可為斷流(或分離)狀態,以及之後 透過電流之傳導可被連接。此外,介於電阻器間的連結及 201239845 41423pif 電阻件中的熔絲可以用各種方式來改變。 圖21和圖22為根據本發明概念之不同實施例之— 阻件的電路圖。 請參照圖21,電阻件Ri_a包括多個電阻器Rn至幻i 及多個熔絲。每一個熔絲與各自的電阻器Rli至尺3丨並聯 連接。藉由熔絲之狀態以控制電阻件Ri_a之有效電阻,丄 就是開/關(ΟΝ/OFF)狀態。舉例而言,當熔絲與第一電阻器 Rli並聯連接為開時,也就是透過溶絲以形成一路徑 (path) ’以及熔絲與剩餘的電阻器R2i和R3i並聯連接為 關,也就是透過熔絲以間斷(broken)—路徑。藉由第二電p且 器R2i之電阻和第三電阻器们丨之電阻的總和,界定電阻 件Ri一a之有效電阻。進而藉由選擇性地改變熔絲之狀態, 也就是開或關’電阻件Ri_a之有效電阻將改變。 請參照圖22,電阻件Ri_b包括多個電阻器rh至R3i 及與各自的電阻器Rli至R3i串聯連接的多個熔絲。藉由 熔絲之開/關以控制電阻件Ri—b之有效電阻。舉例而言, 當熔絲與第一電阻器Rli串聯連接為開(ON)時(也就是透 過熔絲以形成一路徑)’以及熔絲與剩餘的電阻器R2i和 R3i串聯連接為關(〇jrp),也就是透過炼絲以間斷一路徑。 僅藉由第一電阻器Rli,界定電阻件Ri_b之有效電阻。 進而’藉由選擇性地開啟或關閉,與電阻器Rli至R3i 分別地串聯連接的熔絲,電阻件Ri_b之有效電阻將改變。 圖23為根據本發明概念之更遠實施例之圖3所示之 全域區塊170的顯示圖。 45 201239845 41423pif 既然圖23所示之全域區塊170與圖14所示之全域區 塊170具有一類似的結構’兩者之間的差異將在此敘述以 避免雙重表示。與圖14所示之全域區塊17〇相比,圖23 所示之全域區塊170更包括一控制區塊185。此控制區塊 185可輸出一電阻控制訊號至灰階電壓產生器19〇,以改變 在電阻串列400内的多個電阻件中的至少一電阻件(例 如,401)之有效電阻。 圖24為圖23所示之控制區塊185和電阻串列400的 洋細結構圖。既然圖24所示之電阻串列400之結構相同於 圖16所示之電阻串列400的,結構描述將省略,以避免雙 重表示。圖24所示之電阻件R8之有效電阻將改變,以回 應於電阻控制訊號SCON。 控制區塊185可包括一測量器185-1及一電阻控制訊 號產生器185-2。測量器1854測量介於從兩個伽瑪放大器 422和423輸出的全域伽瑪電壓訊號(例如,A(i)和A(i+1)) 之間的電壓差異。電阻控制訊號產生器185_2產生電阻控 制訊號SCON,其根據測量器“54所測量的電壓差異, 用以改變在電阻串列4〇〇中電阻件(例如,R8)之有效電 阻。電阻控制訊號SCON可成為具有多個位元的一數位訊 號。 在當前實施例中,控制區塊185可包括一記憶體’例 如’貯存此預定電阻控制訊號SC0N的一暫存器(未繪示)。 圖25為根據本發明概念之實施例之圖24所示之電阻 件R8的電路圖。 46 201239845 41423pif 請參照圖25 ’電阻件R8可包括多個單元電阻R8-1、 R8-2、R8-3及至少一開關sw卜SW2和SW3。詳細而言, 第一至第三單元電阻R8-1、r8_2和R8-3可與另一單元電 阻串聯連接,以及可分別地與第一至第三開關SW1至SW3 並聯連接。在單元電阻R8-1、R8-2和R8-3及開關SW1 至SW3之中的連結可以藉由各種方式來改變。每一個開關 SW1至SW3可藉由傳輸閘極(未繪示)來執行。 電阻件R8之有效電阻可以被改變,取決於第一至第 三開關SW1至SW3是否開啟或關閉。可以關閉或開啟第 一至第三開關SW1至SW3,以回應於從控制區塊185輸 出的電阻控制訊號SC0N<1:3>。 圖26為根據圖25所示之第一至第三開關SW1至SW3 之狀態’也就是在電阻件R8中的開啓或關閉狀態的有效 電阻RF顯示圖表。在當前實施例中,假設每一個第一至第 二單元電阻R8-1、R8-2和R8-3的電阻為R。在其他實施 例中,這些單元電阻r8_卜尺8_2和R8_3則有不同的電阻。 當在電阻件R8中的所有第一至第三開關SW1至SW3 開啟時,如圖25所示,電阻件R8之有效電阻RF為3R。 此時,介於轉換節點N2和N3之間的電壓差異被稱之為第 四電壓差距Vgap3。在一實施例中,當所有第一至第三開 關SW1至SW3開啟時,電阻件R8為處於預設狀態(default state)。 當僅其中之一第一至第三開關SW1至SW3關閉時’ 其中兩單元電阻R8-1、R8-2和R8-3串聯連接,所以電阻 201239845 41423pif 件似之有效電阻RF為2R。當介於轉換節點N2和N3之 間的電,差異’此刻’被稱之為第五電壓差距Vgap4時, 第五1壓差距VgaP4小於第四電壓差距Vgap3。 當僅其中兩第一至第三開關SW1至SW3關閉時,僅 其中一單元電阻R8-卜R8-2和R8-3連接,所以電阻件R8 之有效電阻1^為R。當介於轉換節點N2和N3之間的電 ,差異,此刻,被稱之為第六電壓差距Vgap5時,第六電 壓差距VgaP5小於第五電壓差距vgap4。 當所有第一至第三開關SW1至SW3關閉時,電阻件 R8之有效電阻rf為〇。介於轉換節點N2和N3之間的電 壓差異’此時’被稱之為第七電壓差距Vgap6。因此,第 七電壓差距Vgap6小於第六電壓差距Vgap5。 圖27A至圖27D為根據圖25所示之第一至第三開關 SW1至SW3之開/關狀態之分別地具有第四至第七電壓差 距Vgap3至Vgap6的全域伽瑪電壓訊號A(i)和A(i+1)圖。 請參照圖27A至圖2?D,介於在第i個(例如,第二) 全域伽瑪電壓訊號A⑴中的最低灰階電壓和在第(i+1)個 (例如,第三)全域伽瑪電壓訊號A(i+1)中的最高灰階電壓 之間的第四至第七電壓差距Vgap3至Vgap6可為不同。 如上所述,當電阻件R8經組態以包括一開關,以便 改變電阻件R8之有效電阻RF其取決於此開關是否關閉或 開啟,介於灰階電壓之間的差距可被控制。特別是介於一 訊號輸入至一全域放大器之間的電壓差異,例如,422和 一訊號輸入至一鄰近的全域放大器,例如,控制423,以 48 201239845 41423pif 便介於輸出訊號之間的電壓差距,也就是,控制兩全域放 大,422和423之A⑴和A(i+1)以具有一預期值。因此, 非單調性降低’否則將因為介於兩個全域放大器422和423 之間的不同偏移而導致發生。 圖28和圖29為根據本發明概念之其他實施例之一種 驅動顯示装置方法的流程圖。圖28和圖29所示之方法, 根據上述的本發明概念之其他實施例,可應用於源極驅動 器。 在操作步驟S110中,設定一或多個伽瑪暫存器(未繪 示)。 在操作步驟S120中,目標電壓差異,也就是設定目 標微分非線性度(Differential Nonlinearity,DNL)。這目標 微分非線性度為針對轉換點的微分非線性度。此轉換點為 介於屬於不同全域伽瑪電壓訊號的灰階電壓之間的邊界 (border)。舉例而言’此轉換點可落在介於在其中之一(例 如,圖14所示之A1)兩鄰近全域伽瑪電壓訊號中的最低電 壓和在其匕(例如’圖14所示之A2)全域伽瑪電壓訊號中 的最高電壓之間上。 ° ~ 在圖14所示之實施例中,這些64灰階電壓从〇至¥63 分成為四群組。每一個灰階電壓V0至V63屬於第一至第 四全域伽瑪電壓訊號A1至A4的其中之一。形成介於灰階 電壓V0至V15之第一群組和灰階電壓V16至V31之第二 群組之間的一邊界,也就是,介於灰階電壓Vl5和 之間。形成介於灰階電壓V16至V31之第二群組和灰階電 49 201239845 41423pif 壓V32至V47之第三群組之間的另一邊界,也就是,介於 灰階電壓V31和V32之間。形成介於灰階電壓V32至V47 之第三群組和灰階電壓V48至V63之第四群組之間的另一 邊界,也就是,介於灰階電壓V47和V48之間。每一個能 對應於轉換點。電壓差異,也就是,在轉換點上的微分非 線性度,指示介於在轉換點上的兩灰階電壓(例如,V15和 V16、V31和V32、或V47和V48)之間的差異,以及可為 電壓差異,例如,介於灰階電壓V15和V16、V31和V32、 或V47和V48之間的差異,介於訊號之間分別地從兩個全 域放大器輸出。 在當前實施例中,介於V15和V16之間的目標微分 非線性度’在第一轉換點藉由“ A”來表示,介於V3丨和v3 2 之間的目標微分非線性度,在第二轉換點藉由“B,,來表 不’以及介於V47和V48之間的目標微分非線性度,在第 三轉換點藉由“C”來表示。 量微中’在每個第一至第三轉換點上測 根據所測里的微分非線性度,當必要時以便在操十 =驟Sl4〇、Sl5〇和Sl6〇中控制轉換點上的微分非線伯 X ,阻串列中的至少—電阻件之有效電阻會改變。 上所在操作步驟S140中,關於在第-轉換黑 上所測,的f 一微分非線性度,例如,介於V15和V1< =性的第一範圍上作出判定。當第-射 、又洛在第一範圍時,在第一轉換點上的電阻件中, 50 201239845 41423pif 何第-和第二熔絲燒斷。關於第一微分非 否洛在預定的第二範圍上作出判定。 〜性度是 落在第二範圍時,僅燒斷在第“刀,性度 :第:^線性度是否落在預定的第二:出: -轉換點上的第一和第:-辄圍時’燒斷所有在第 和第二轅拖二:‘:山,’輸出灰階電壓vi5的-節點 間。、即”,’也就是’輸出灰階電壓V16的—節點之 第二中’ _在第二轉無上所測量的 圍上作^檢杳二t於VM和V32之間)是否落在第—範 第二=1二微分非線性度落在第-範圍時,在 斷。關於中’並無任何第—和第二溶絲燒 轉換::::二線性度落在第二範圍時,僅燒斷在第二 :範圍騎第二微分祕性度是否落在第 1斷所有在第二轉換點上的第-和第二炫t 介於麓-鏟阻串列中’連接在第二轉換點上的電阻件 和筮-Μ爐二即點,也就是,輸出灰階電壓V31的一節點 M 、郎點,也就是,輸出灰階電壓V32的一節點之 間0 在操作^驟S160中,關於在第三轉換點上所測量的 51 201239845 广科在第-範 第三轉換點It非/性度圍時,在 斷。闕於第:r忾八 ,、無任何第一和第二熔絲燒 定。當第三mi非^ 度是否落在第二範園上作出判 轉換點上的第一炫絲:,僅燒斷在第三 三範圍上作出判定。當第三^^\非線性度是否落在第 時,燒斷所有在第-7刀非線性度洛在第三範圍 串列令,和第二溶絲。在電阻 點,也就是,輪出灰^第一轉換節 也就是,輸出灰階電請的—節二第-轉換節點, :測量:微分非線性度藉由選擇性地燒斷= 4,以控制在一轉換點上的微 的炫 = ί列中的至少一電阻件之有效;且:I藉 :=在筒一關,在:轉= 之後,請參照圖29,在拇作牛 行驗證程序。 _步驟S2H)至S270中,執 此驗雜序包滅轉_上賴 或選擇性地開啟或關閉是否在預定^ 在操作步驟震中,再:欠測量這些在各別的第一至 52 201239845 41423pif 第三轉換點上的微分非線性度,例如,介於V15和V16、 V31和V32、及v47和V48之間。 在操作步驟S220中,關於在第一轉換點上所測量的 ”性度(介於V15和V16之間)是否落在目標範圍内 ^出判疋。當所測量的微分雜性度未在目標範圍内時, 操作步驟S250判定失敗發生(fail 0CCUlTenee)。 在操作步驟S230中,關於在第二轉換點上所測量的 微分非線性度(介於V31和V32之間)是否落在目標範圍内 作出判^。當所測量的微分雜性度未在目標範圍内時, 操作步驟S250判定失敗發生。 在操作步驟S24G +,關於在第三轉換點上所測量的 微分非線性度(介於V47和V48之間)是否落在目標範圍内 作出判定。當所測量的微分非線性度未在目標範圍内時, 操作步驟S250判定失敗發生。在操作步驟S26〇中,當分 別地在第一至第三轉換點上測量到的所有微分非線性度, 例如,介於V15和V16之間、介於V31和V32之間、及 介於V47和V48之間,在目標範圍内時,操作步驟S27〇 判定通過發生(pass occurrence) 〇 如上所述,根據本發明概念之一些實施例,在電阻件 中的炫絲或開關,在灰階電壓產生器之電阻串列中,選擇 性地開啟或關閉以改變電阻件之有效電阻,以便介於兩全 域伽瑪電壓訊號之間的電壓差異分別地輸入至不同的全域 放大器(即為伽瑪放大器)’也就是,控制在轉換點上的電 壓差異。因此’由於介在全域放大器之間的不同偏移,當 53 201239845 介於全域伽瑪電壓訊號之間的電壓差異未落在目標範圍 時’控制電壓輸入至這些全域放大器。如此一來,減少介 於全域放大器之間的偏移以及減少在伽瑪電壓中的最終地 非單調性。 圖30為根據本發明概念之一些實施例之包括顯示裝 置10之電子系統900的方塊圖。此電子系統9〇〇可以是行 動電話、智慧型手機、個人數位助理(Pers〇nal Digitai Assistant ’ PDA)、攝錄影機、汽車導航系統(Car Navigation System ’ CNS)或攜帶型多媒體播放器(P〇rtable MuUimedia Player,PMP),但是它並非只限於其。 請參照圖30,電子系統900可包括顯示裝置1〇、電 源供應器910、中央處理單元(CPU)92〇、記憶體930、使 用者介面940和系統匯流排(SyStern bus)950,其與這些構 件10、910、920、930和940彼此相互電性連接。 中央處理單元920控制此電子系統9〇〇全部的運轉。 記憶體930貯存關於電子系統9〇〇之運轉的必要資訊。使 用者介面940提供介於電子系統9〇〇和使用者之間的介 面。電源供應器910對其他構件供應電力,也就是,中央 處理單元920、記憶體93〇、使用者介面94〇和顯示裝置 10 ° 圖31為根據本發明概念之其他實施例之電子系統 1000其包括顯示裝置1〇的方塊圖。請參照圖31,電子系 統1 〇〇〇可作為資料處理裝置(data processing device)執 行,比如行動電話、個人數位助理(pDA)、攜帶型多媒體 54 201239845 41423pif 播放器(PMP)智慧型手機,其可應用或支援行動產業處理 器介面(Mobile Industry Processor Interface,ΜΓΡΙ)。 電子系統1000包括應用程式處理器1010(applicati〇n processor)、影像感測器1040和顯示器1〇5〇。顯示器1〇5〇 可為在本發明概念之上述實施例中所描述的顯示裝置1〇。 應用程式處理器1010中所執行的相機串列介面 (Camera Serial Interface ’ CSI)主機 1012 可透過相機串列介 面來履行與包括在影像感測器1040中之相機串列介面裝 置1041的串列通信。此時’在相機串列介面主機1〇12和 相機串列介面裝置1041中,分別地執行光學解串器和光學 串聯器。 應用程式處理器1010中所執行的顯示串列介面 (Display Serial Interface,DSI)主機 1011 可透過顯示串列介 面來履行與包括在顯示器1〇5〇中之顯示串列介面裝置 1051的串列通仏。此時,在顯示串列介面主機Mu和顯 示串列介面裝置1051中,分別地執行光學串聯器和光學 串器。 電子系統1000亦可以包括射頻(Radio Frequency,RF) 晶片1060與應用程式處理器1〇1〇通訊。應用程式處理器 腦之實體層(Physical Layer’PHY)1013和射頻晶片麵 之實體層106卜根據行動產業處理器介自DigRF和類似 等’可爲彼此傳達資料。 電子系統1000更可以包括全球衛星定位系統(GPS) 1020、儲存器1070、麥克風(MIC)l〇8〇、動態隨機存取記 55 201239845 41423pif 憶體(Dynamic Random Access Memory,DRAM) 1085 和揚 聲器1090。電子系統1000可應用符合全球互通微波存取 (Worldwide Interoperability for Microwave Access 5 Wimax) 裝置 1030、無線區域網路(wireless local area network, WLAN)裝置 1100 和超寬頻(Ultra-Wideband,UWB)裝置 1110的裝置來通訊。 根據本發明概念之一些實施例’引起非單調性的全域 放大器從源極驅動器消除及應用預增電壓以增補驅動伽瑪 電壓之性能’以便移除全域放大器所引起的非單調性。此 外’既然消除佔據廣大佈置區域及消耗大量功率的全域放 大器,源極驅動器和包括源極驅動器的顯示裝置之尺寸及 消耗功率使得減少。 根據本發明概念之其他實施例,控制全域放大器之輸 入電壓或伽瑪放大器以控制介於全域放大器之輸出電壓之 間的差距,以便減少介於全域放大器之間的偏移。據此減 少在伽瑪電壓中的非單調性。 / 雖然本發明已以實施例揭露如上,然其並非用以限定 本發明[任何熟習此技藝者,在不脫離本發明之精神 圍内,當可作些許之更動與潤飾,因此本發明之保護 當視後附之申請專利範圍所界定者為準。 & 【圖式簡單說明】 ^為讓本發明之上述和其它特徵和優點能更明顯易 1 董下下文特舉示範實施例,並配合所附圖示,作詳細說明 56 201239845 41423pif 方塊Ξ Μ為根據本發明概念之〜些實施例之顯示裝置的 面板示面极為薄膜電晶體液晶顯示 為有機發光二極體面板 ,=ffl 1A至圖lc所示之根據本發明概念之一些實 鈿例之源極驅動器的示意性方塊圖。 圖3為圖2卿之雜'_ϋ的詳細方塊圖。 圖4為圖3所示之根據本發明概念之一些實施例之顯 不全域區塊的示意圖。 、、圖5為圖2所示之根據本發明概念之一些實施例之通 道驅動器的示意性方塊圖。 圖6為圖4所示之根據本發明概念之一些實施例之伽 瑪解碼器的電路圖。 圖7為根據本發明概念之一些實施例之全域伽瑪電壓 訊號的理想波形圖。 圖8為圖7所示之輸出全域伽瑪電壓訊號之灰階控制 訊號的理想波形圖。 圖9為根據本發明概念之其他實施例之全域伽瑪電壓 訊號的理想波形圖。 圖10為圖9所示之輪出全域伽瑪電壓訊號之灰階控 制訊號的理想波形圖。 圖11和圖12為比較實例中之全域伽瑪電壓訊號的理 57 201239845 4142Jpif 想波形圖。 種驅動顯 所示的 圖13為根據本發明概念之一些實施例之一 不裝置方法的流程圖。 圖14為根據本發明概念之其他實施例之圖 全域區塊示意圖。 圖15為根據本發明概念之其他實施例之圖2 通道驅動器的示意性方塊圖。 斤示之 圖16為圖14所示之電阻串列的詳細圖。 圖17為圖16所示之電阻件的電路圖。 圖18為根據圖17所示之在電阻件中第一和一 是否燒斷的有效電阻顯示圖表。 一熔轉 圖19A為圖17所示之在電阻件中無任何燒 和第一炫絲的顯示此連接圖。 一圖19B為圖17所示之在電阻件中僅燒斷第一熔 顯示此連接圖。 、”、的 _圖19C為圖17所示之在電阻件中燒斷所有第一和第 二炼絲的顯示此連接圖。 圖2〇A至圖20C為根據第一和第二熔絲之斷流點之具 有第、第二和第三電壓差距的全域伽瑪電壓訊號圖。 圖21和圖22為根據本發明概念之不同實施例之電阻 件的電路圖。 圖23為根據本發明概念之更遠實施例之圖3所示的 全域區塊顯示圖。 圖24為圖23所示之控制區塊和電阻串列的詳細結構 58 201239845 41423pif
圖25為根據本發明概念之—些實施例之圖24所示之 電阻件的電路圖。 圖26為根據圖25所示之第一至第三開關是否在電阻 件中開啓或關閉的有效電阻顯示圖表。 圖27A至圖27D為根據圖25所示之第一至第三開關 之開/關之具有第四、第五、第六和第七電壓差距的全域伽 瑪電壓訊號圖。 圖28和圖29為根據本發明概念之其他實施例之一 驅動顯示裝置方法的流程圖。 圖30為根據本發明概念之一些實施例之包括顯示 置之電子系統的方塊圖。 又 圖3丨為根據本發明概念之其他實施例之包括顯 置之電子系統的方塊圖。 、、 【主要元件符號說明】 1 :晝素格 :顯示裝置 61·1〜61-16 :伽瑪解螞器 61 ·第一溶絲 62 :第二熔絲 63 :灰階控制器 :源極驅動器 110 :計憶體 120 :閂鎖區塊 59 201239845 41423pif 130 :數據比較區塊 1.40 :位準偏位區塊 15 0 :解碼區塊 160 :輸出電路 170 :全域區塊 18 0 :代碼產生區塊 185 :控制區塊 185-1 :測量器 185-2 :電阻控制訊號產生器 190 :灰階電壓產生器 195 :全域伽瑪電壓訊號產生器 200 :顯示面板 210 :閘極驅動器 220 :控制電路 290 :灰階電壓產生器 295 :全域伽瑪電壓訊號產生器 310 :振盪器 320 :頻率分頻器 330 :代碼產生器 340 :脈波寬度調變訊號產生器 400 :電阻串列 401 :電阻件 411 :第一伽瑪解碼器 412 :第二伽瑪解碼器 201239845 41423pif 413 :第三伽瑪解碼器 414 :第四伽瑪解碼器 421〜424 :伽瑪放大器 450 :電阻串列 500 :通道驅動器 500’ :通道驅動器 510 :計憶體 510':計憶體 520 :資料閂鎖 52(^ :資料閂鎖 530 :數據比較器 541 :第一位準偏移器 54Γ :第一位準偏移器 542 :第二位準偏移器 550 :解碼器 5W :解碼器 560 :輸出電路 561〜564 :開關 570 :運算放大器 900 :電子系統 910 :電源供應器 920 :中央處理單元 930 :記憶體 940 :使用者介面 61 201239845 41423pif 950 :系統匯流排 1000 :電子系統 1010 :應用程式處理器 1011 :顯示串列介面主機 1012 :相機串列介面主機 1013 :實體層 1020 :全球衛星定位系統 1030 :全球互通微波存取裝置 1040 :影像感測器 1041 :相機串列介面裝置 1050 :顯示器 1051 :顯示串列介面裝置 1060 .射頻晶片 1061 :實體層 1070 :儲存器 1080 :麥克風 1085 :動態隨機存取記憶體 1090 :揚聲器 1100 :無線區域網路裝置 1110 :超寬頻裝置 2R :單元電阻 A1〜Ak :全域伽瑪電壓訊號 A(i):第i個全域伽瑪電壓訊號 A(i+1):第(i+Ι)個全域伽瑪電壓訊號 62 201239845 41423pif
Ch .電容器 CODE :數位代碼 CONI :第一控制訊號 C0N2 :第二控制訊號
Cst :儲存電容器 DATA :影像資料
DigRF :行動產業處理器介面 DL<3:0> :向下信號 DU<7:4> ··向上信號 G1〜Gg :閘極線
Gray_CNT<0:r-l> :灰階控制訊號 N2 :第一轉換節點 N3 :第二轉換節點 OLED :有機發光二極體面板 R1〜R15 :電阻件 R8-1〜R8-3 :單元電阻 R〜3R:電阻件之有效電阻
Rf :有效電阻
Ri_a :電阻件
Rli :第一電阻器 R2i :第二電阻器 R3i :第三電阻器 RN1 :第一參考節點 RN2 :第二參考節點 63 201239845 41423pif SO〜S2 :切換控制訊號 SI〜Ss :源極線 S10〜S40 :操作步驟 S110〜S160 :操作步驟 S210〜S270 :操作步驟 SCON :電阻控制訊號
Track<0:m-1> :脈波寬度調變訊號 V0〜VN-1 : N個灰階電壓 V0_dummy:第一虛設電壓 VCOM :普通電壓端子
Vc :伽瑪電壓
Vd :伽瑪電壓 VDD :電源電壓
VgapO :第一電壓差距
Vgapl :第二電壓差距
Vgap2 :第三電壓差距
Vgap3 :第四電壓差距
Vgap4 :第五電壓差距
Vgap5 ··第六電壓差距
Vgap6:第七電壓差距
Vin :輸入訊號 VN-l_dummy:第二虛設電壓 VINP0〜VINP127 :參考電壓 VINN0〜VINN127 :參考電壓 64 201239845 41423pif VINPO〜VINP31 :參考電壓 VINN0〜VINN31 :參考電壓 VSS :地電壓端子 65

Claims (1)

  1. 201239845 41423pif 七、申請專利範圍: I 一種源極驅動器,包括: 一全域區塊,經組態以輸出“k,,個全域伽瑪電壓訊 號,其中‘V為2或大於2的一整數,其中每— “k”個全 域伽瑪電壓訊號包括多個灰階電壓及至少一預增電壓其在 所述灰階電壓的每-個之前優歧所述全域區^輸出了 及 ^ —通道驅動器,經組態以選取所述“k”個全域伽瑪電 壓訊號之-全域伽瑪電壓訊號,受選取的所述全域伽瑪電 壓訊號包括所述灰階電壓之一灰階電壓,其中所述通道驅 動器輸出所述灰階電壓至一源極線,以回應於所述通 動器接收的影像資料。 2丨如申清專利範圍第1項所述之源極驅動器,其中所 述全域區塊包括“k”個伽瑪解碼器,每一“k”個伽瑪解碼器 接收依序地相對增加的第一至第m個灰階電壓,每一 個伽瑪解碼器選擇性地且依序地輸出所述第一至第爪個灰 I1白電壓,以及在輸出所述第二至第m個灰階電壓前的一預 定時間内,每一“k”個伽瑪解碼器根據一灰階控制訊號,分 別地輸出多個預增電壓,所述預增電壓較高於所述第二至 第m個灰階電壓,其中“m,,為2或大於2的一整數。 3.如申請專利範圍第2項所述之源極驅動器,其中所 述多個預增電壓包括第二至第㈣預增龍而分別地對應 於所述第二至第m個灰階電壓,其中所述第二至第( 個預增朗述第三至第m做階電壓相同,以及 66 201239845 41423pif 其中所述第m個預增電壓為較高於所述第m個灰階電壓 的一虛設電壓。 4. 如申請專利範圍第1項所述之源極驅動器,其中所 述全域區塊包括“k”個伽瑪解碼器,每一“k”個伽瑪解碼器 接收依序地相對減低的多個第一至第m個灰階電壓,每一 <k”個伽瑪解碼器選擇性地依序輸出所述第一至第m個灰 階電壓,以及在輸出所述第二至第m個灰階電壓前的一預 定時間内,每一“k,,個伽瑪解碼器根據一灰階控制訊號,分 別地輸出多個預增電壓’所述多個預增電壓較低於所述第 二至第m個灰階電壓,其中“m,,為2或大於2的一整數。 5. 如申請專利範圍第4項所述之源極驅動器,其中所 述多個預增電壓包括第二至第m個預增電壓,分別地對應 於所述第二至第m個灰階電壓,其中所述第二至第 個預增電壓分別與所述第三至第1〇個灰階電壓相同,以及 其中所述第m個預增電壓為較低於所述第m個灰階電壓 的一虛設電壓。 6. 如申凊專利範圍第2項所述之源極驅動器,更包括 —灰階電壓產生器,經組態以產生多個(N+2)_位準灰階電 壓,其中所述(N+2)-位準灰階電壓分組成多個(m+2)位準 之”k”個群組,以及所述(m+2)位準之”k”個群組分別輸入至 所述伽瑪解碼器,其中N為m*k。 7. 如申請專利範圍第2項所述之源極驅動器,更包括 —代碼產生區塊,根據所產生的一數位代碼,經組態以產 生多個脈波寬度調變訊號,以回應於一振蘯訊號。 67 201239845 41423pif 8. 如申明專利範圍第7項所述之源極驅動器, 述代碼產生區塊包括: 、β -振盪器’經組態以產生所述振盪訊號; -頻率分頻H,利用-預定之分頻係數以產生一分頻 振盪訊號,經組態以分頻所述振盪訊號之一頻率; 二代碼產生器,經組態以計數所述分頻振盪訊號及經 由一計數結果產生所述數位代碼;以及 脈波寬度凋變訊號產生器,經組態以產生所述脈波 寬度調變訊號,以回應於所述數位代碼。 9. 如申請專利範圍第7項所述之源極驅動器,更包括 一灰階控制器,經組態以產生所述灰階控制訊號,以回應 於所述數位代碼。 ~ 10. 如申請專利範圍第7項所述之源極驅動器,其中 所述灰階控制§Κ號包括一對一地對應一第一虛設電壓、多 個第一至第m個輸入灰階電壓以及一第二虚設電壓的多個 (m+2)位元。 11. 如申請專利範圍第7項所述之源極驅動器,其中 所述灰階控制訊號包括第一至第(m+2)個位元而一對一地 對應一第一虛設電壓、多個第一至第m個輸入灰階電壓以 及一第二虛設電壓,以及其中每一“k”個伽瑪解碼器選取和 輸出對應於在所述第一至第(m+2)個位元中之一被啟動位 元的一電壓。 12. 如申請專利範圍第1項所述之源極驅動器,其中 所述通道驅動器包括: 68 201239845 41423pif —資料閂鎖,經組態以分割所述影像資料成多個上位 元和多個下位元; 一開關訊號產生電路,利用在多個脈波寬度調變訊號 中所選取之一脈波寬度調變訊號,經組態以產生多個開關 訊號’以回應於所述多個下位元; 一解碼器,經組態以輸出所述“k”個全域伽瑪電壓訊 號的其中之一’以回應於所述多個上位元;以及 一輸出電路’經組態以輸出包括在所述解碼器所輪出 的所述全域伽瑪電壓訊號中的特定灰階電壓,以回應於所 述開關訊號。 13. —種顯示裝置,包括: 一顯示面板,包括多條資料線、多條閘極線以及多個 畫素,每一個晝素與所述多條資料線的其令之一和所述多 條閘極線的其中之一連接; 一閘極驅動器,經組態以驅動所述閘極線;以及 一源極驅動器,經組態以驅動所述資料線,所述源極 驅動器包括: 一全域區塊,經組態以輸出“k”個全域伽瑪電壓 訊號,每一“k”個全域伽瑪電壓訊號包括“m,,個灰階電壓, 以及更包括對應於所述“m”個灰階電壓的多個預增電壓, 其中“k”和“m”為2或大於2的一整數;以及 一通道驅動器,經組態以選取所述“k,,個全域伽 瑪電壓訊號之一全域伽瑪電壓訊號,受選取的所述全域伽 瑪電壓訊號包括所述灰階電壓之一灰階電壓,其中所述通 69 201239845 41423pif 道驅動II輸出所述灰階賴至m㈣應於所述通 道驅動器接收之影像資料。 、14.如申請專利範圍第13項所述之顯示裝置,其中所 述全域區塊包括: 灰P白電壓產生益,經組態以產生所述多個灰階電 壓; -代碼產生區塊,根據基於—振盪訊號所產生的一數 位代碼’經組態以產生多個脈波寬度調變訊號;以及 -全域伽瑪電壓訊號產生器,經_以接收所述多個 灰階電壓以及產生㈣“k”個全域伽瑪麵訊號,所述“k” 個王域伽瑪電壓讯5虎包括依序地相對增加或減低的所述灰 階電壓’以及更包括所述預增電壓,在所述多個灰階電壓 之前優先從所述全顧塊輸出,㈣應於所述數位代碼。 15.如申請專利範圍第14項所述之顯示裝置,其中所 述全域伽瑪電壓訊號產生器包括: 一灰階控制器,經組態以產生一灰階控制訊號 ,以回 應於所述數位代碼;以及 一伽瑪解碼器,經組態以接收在所述多個灰階電壓、 較低於所述第一灰階電壓的一第一虛設電壓以及較高於所 述第m個灰階電壓的一第二虛設電壓中的第一至第瓜個 灰階電壓的一群組,每一個伽瑪解碼器更經組態以選擇性 地依序輸出所述第一至第m個灰階電壓,以及在輸出所述 第二至第m個灰階電壓前的一預定時間内,每一“k”個伽 瑪解碼器根據—灰階控制訊號,分別地經組態以輸出多侗 201239845 4H23pif 預增電壓,所述多個預增電壓較高於所述第二至第m個灰 階電壓。 16. —種驅動在一顯示裝置中之多條資料線方法,所 述方法包括: 產生多個灰階電壓及至少一虛設電壓; 產生多個全域伽瑪電壓訊號,每/個全域伽碼電壓訊 號包括依序地增加或減少的灰階電壓之一預設值和在灰階 電壓之所述預設值之前優先輸出的多個預增電壓; 選取所述多個全域伽瑪電壓訊號之一全域伽瑪電壓 訊號;以及 輸出所述多個灰階電壓之所述預設值之一灰階電壓 至一資料線’以回應於接收之影像資料。 17. 如申請專利範圍第16項所述之驅動在一顯示裝 置中之多條資料線方法,其中選取所述全域伽瑪電壓訊號 以及輸出所述灰階電壓包括: 根據所述影像K料中的多個上位元,選取所述全域伽 瑪電壓訊號的其中之一;以及 根據所述影像資料中的多個下位元,取樣在受選取的 所述全域伽瑪電壓訊號中的所述灰階電壓,以及輪出特定 灰階電壓至所述資料線的其中之一。 18. —種源極驅動器,包括: 一全域區塊,經組態以輸出“k”個全域伽瑪電壓訊 號,每一“k”個全域伽瑪電壓訊號包括多個灰階電壓,其中 “k 為2或大於2的一整數;以及 71 201239845 41423pif 一通道驅動器,經組態以選取所述“k”個全域伽瑪電 壓訊號之一全域伽瑪電壓訊號’以及根據影像資料,更經 組態以輸出包括在受選取的所述全域伽瑪電壓訊號中的一 灰階電壓至一源極線,其中所述全域區塊包括一灰階電壓 產生器’所述灰階電壓產生器利用一電阻串列從而改變具 有連接位於一第一轉換節點和一第二轉換節點之間的至少 一電阻件之一有效電阻,經組態以產生多個N-位準灰階電 壓,其中N為2或大於2的一整數。 19. 如申請專利範圍第18項所述之源極驅動器,其中 所述第一轉換節點為輸出所述“k”個全域伽瑪電壓訊號之 一全域伽瑪電壓訊號之一最低灰階電壓或一最高灰階電壓 的一節點,以及 所述第二轉換節點為輸出包括在所述“k”個全域伽瑪 電壓訊號之另一全域伽瑪訊號之一最低灰階電壓或一最高 灰階電壓的一節點。 20. 如申請專利範圍第18項所述之源極驅動器,其中 所述電阻串列包括串聯連接位於接收一第一參考電壓的— 第一參考節點和接收一第二參考電壓的一第二參考節點之 間的多個電阻件,以及其中所述多個電阻件包括所述至少 一電阻件。 21. 如申請專利範圍第20項所述之源極驅動器,其中 所述至少一電阻件包括: 至少一單元電阻,連接位於在所述電阻串列中的一第 一節點和一第二節點之間;以及 72 201239845 41423pif 一熔絲,與所述至少一單元電阻並聯連接。 22. 如申請專利範圍第21項所述之源極驅動器,其中 所述熔絲在初始時為連接狀態,並選擇性地燒斷。 23. 如申請專利範圍第20項所述之源極驅動器,其中 所述至少一電阻件包括: ° ’、 至少一單元電阻,連接位於在所述電阻串列中的一第 一節點和一第二節點之間;以及 一開關,與所述至少一單元電阻並聯或串聯連接。 24. 如申請專利範圍第18項所述之源極驅動器,其中 所述全域區塊包括: ~ 一代碼產生區塊,根據基於一振盪訊號所產生的一數 位代碼,經組態以產生多個脈波寬度調變 多個伽瑪解碼器,其每一個在所述N-位準灰階電壓中 接收灰階電壓之〜預設值的—群組以及根據所述數位代 碼’利用連續地輸出所述频中的灰階電壓之所述預設 值,以產生所述“k”個全域伽瑪電壓訊號的其中之一;以及 多個伽瑪放大器,經組態以分別地放大及輸出所述 “k”個全域伽瑪電壓訊號。 25. 如申請專利範圍帛24項所述之源極驅動器,更包 括-控制區塊,經組態以產生_電阻控制訊號從而控制所 述至少一電組件之所述有效電阻。 26. 如申請專利範圍帛2S項所述之源極驅動器,其中 所述控制區塊包括: -測量器,經組‘_測量介於在所述伽瑪放大器中的 73 201239845 414ZJpif 以及相跡瑪放大器之多個輸出信號之間的—電壓差異; 述電壓IS控,a”產生器,根據所述測量器所測量之所 ” ’、,!組態以產生所述電阻控制訊號。 所、;t %專利㈣第25項所述之源極驅動器,其中 訊'μ包括一記憶體,經組態以儲存所述電阻控制 、、汉如申請專利範圍第24項所述之源極驅動器, :述f; 件連接位於—第—節點與-第二節點之 曰1 ’斤述第-節點經組態以輸出所述“k,,個全域伽瑪電壓$ 號之-全域伽瑪電壓訊號的—最低灰階電壓,所述第二節 點經組態以輸出所述“k”個全域伽瑪電壓訊號之另一全域 伽瑪電壓訊號的一最高灰階電壓。 29. 如申請專利範圍第28項所述之源極驅動器,其中 根據所述至少-電阻件之所述有效電阻,改變介於在所述 k個全域伽瑪電壓訊號中的兩個屬於不同全域伽瑪電壓 訊號的相鄰灰階電壓之間的一電壓差異。 30. —種源極驅動器,包括: 一全域區塊,其產生一全域伽碼電壓訊號,所述全域 伽瑪電壓訊號包括多個灰階電壓和—預增電壓,其中在一 預定時間内,在所述灰階電壓之前優先輸出所述預增電 壓;以及 一通道驅動器,其接收影像顯示資料,接收從所述全 域區塊的所述全域伽瑪電壓訊號,選取所述灰階電壓之一 201239845 41423pif 灰階電壓,以回應於所述影像顯示資料,以及輸出受選取 的所述灰階電壓至一源極、線。 31. 如申請專利範圍第3〇項所述之源極驅動器,其中 所述全域區塊包括: 一灰階電壓產生器,其康生所述多個灰階電壓;以及 一全域伽瑪電壓訊號彥生器,包括“k”個伽瑪解碼 器’其中k為2或大於2的一整數,在所述多個灰階電 壓之前的所述預定時間内,所述“k”個伽瑪解碼器之一伽瑪 解碼器優先輪出所述預增電壓。 32. 如申請專利範圍第31項所述之源極驅動器,其中 所述“k”個伽瑪解碼器之一伽瑪解碼器,輸出依序地相對增 加的所述多個灰階電壓之第—至第m個灰階電壓,以及輸 出對應較咼於所述第二至第m個灰階電壓之所述多個灰階 電壓的所述預增電壓,以回應於一灰階控制訊號,其中 “in’為2或大於2的一整數。 33. 如申請專利範圍第31項所述之源極驅動器,其中 所述“k”個伽瑪解碼器之一伽瑪解碼器,輸出依序地相對減 低的所述多個灰階電壓之第一至第m個灰階電壓,以及輸 出對應較低於所述第二至第m個灰階電壓之所述多個灰階 電壓的所述預增電壓’以回應於一灰階控制訊號,其中 “m”為2或大於2的一整數。 75
TW101104413A 2011-02-14 2012-02-10 Systems and methods for driving a display device TW201239845A (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020110012665A KR20120092810A (ko) 2011-02-14 2011-02-14 소스 드라이버, 이를 포함하는 디스플레이 장치 및 상기 디스플레이 장치의 구동방법
KR1020110022585A KR20120104895A (ko) 2011-03-14 2011-03-14 소스 드라이버, 이를 포함하는 디스플레이 장치 및 상기 디스플레이 장치의 구동방법

Publications (1)

Publication Number Publication Date
TW201239845A true TW201239845A (en) 2012-10-01

Family

ID=46579838

Family Applications (1)

Application Number Title Priority Date Filing Date
TW101104413A TW201239845A (en) 2011-02-14 2012-02-10 Systems and methods for driving a display device

Country Status (5)

Country Link
US (1) US20120206506A1 (zh)
JP (1) JP2012168537A (zh)
CN (1) CN102637417A (zh)
DE (1) DE102012202144A1 (zh)
TW (1) TW201239845A (zh)

Families Citing this family (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102093187B1 (ko) * 2013-08-30 2020-03-26 삼성디스플레이 주식회사 표시 장치
CN103514852B (zh) * 2013-09-16 2016-08-24 友达光电(厦门)有限公司 显示面板、共同电压调整模块与调整电压的方法
TWI555655B (zh) * 2014-03-31 2016-11-01 同致電子企業股份有限公司 攝影機、遠端控制系統及遠端控制方法
US9094246B1 (en) * 2014-04-14 2015-07-28 Analog Devices Global Pure differential signal based MIPI DSI/CSI-2 receiver systems
KR102250844B1 (ko) 2014-06-09 2021-05-13 삼성디스플레이 주식회사 유기전계발광 표시장치
KR102248822B1 (ko) * 2014-10-06 2021-05-10 삼성전자주식회사 디스플레이 장치를 구비한 모바일 기기 및 그것의 동작 방법
KR20160062372A (ko) * 2014-11-25 2016-06-02 삼성디스플레이 주식회사 데이터 구동 장치 및 이를 포함하는 표시 장치
KR102277713B1 (ko) * 2014-12-26 2021-07-15 엘지디스플레이 주식회사 센싱회로 및 이를 포함하는 유기발광표시장치
CN104952408B (zh) * 2015-07-06 2018-11-23 深圳市华星光电技术有限公司 源极驱动模块以及液晶面板
CN105070262B (zh) * 2015-08-26 2018-01-26 深圳市华星光电技术有限公司 一种源极驱动电路和液晶显示面板
TWI570692B (zh) * 2015-10-05 2017-02-11 力領科技股份有限公司 有機發光二極體顯示器的驅動模組
TWI557707B (zh) * 2015-10-27 2016-11-11 國立交通大學 資料線驅動電路、資料線驅動器及顯示裝置
JP2017111236A (ja) * 2015-12-15 2017-06-22 セイコーエプソン株式会社 画像表示装置
CN106710558A (zh) * 2017-02-28 2017-05-24 深圳市华星光电技术有限公司 驱动电路及液晶显示装置
US20180336816A1 (en) * 2017-05-19 2018-11-22 Samsung Electronics Co., Ltd. Display driver circuit for pre-emphasis operation
WO2018235729A1 (ja) * 2017-06-22 2018-12-27 シャープ株式会社 駆動回路、アクティブマトリクス基板及び表示装置
CN108682403B (zh) * 2018-04-28 2020-08-04 昆山龙腾光电股份有限公司 伽马电压切换装置和液晶显示装置
CN110610678B (zh) * 2018-06-15 2022-02-01 深圳通锐微电子技术有限公司 驱动电路及显示装置
KR102552947B1 (ko) * 2018-08-14 2023-07-10 매그나칩 반도체 유한회사 디스플레이 장치 및 그 구동방법
WO2020110504A1 (ja) * 2018-11-27 2020-06-04 ソニーセミコンダクタソリューションズ株式会社 駆動装置および発光装置
CN109584818B (zh) * 2018-12-12 2020-07-10 武汉华星光电半导体显示技术有限公司 伽马分压电路、电压调节方法及液晶显示装置
KR20200078951A (ko) * 2018-12-24 2020-07-02 주식회사 실리콘웍스 소스 구동 회로
US11081032B2 (en) * 2019-03-15 2021-08-03 Apple Inc. Display circuitry and method to utilize segmented resistors for optimizing front of screen performance
KR20210006614A (ko) 2019-07-09 2021-01-19 삼성전자주식회사 소스 드라이버 및 이를 포함하는 디스플레이 장치
KR20210133348A (ko) * 2020-04-28 2021-11-08 삼성디스플레이 주식회사 데이터 드라이버 및 데이터 드라이버를 포함하는 표시 장치
KR20220007829A (ko) * 2020-07-10 2022-01-19 삼성디스플레이 주식회사 디지털-아날로그 변환기, 이를 포함하는 데이터 구동 회로, 및 이를 포함하는 표시 장치
KR20220019904A (ko) * 2020-08-10 2022-02-18 삼성디스플레이 주식회사 데이터 구동부 및 이를 포함하는 표시 장치
CN112365847B (zh) * 2020-11-25 2022-04-15 京东方科技集团股份有限公司 数据驱动电路、驱动方法及显示装置
CN112863427B (zh) * 2021-01-13 2022-05-13 厦门天马微电子有限公司 发光面板的亮度调节方法、发光面板及显示装置
CN115001058B (zh) * 2021-12-24 2023-04-11 荣耀终端有限公司 电子设备、供电方法及计算机存储介质
KR20230124162A (ko) 2022-02-17 2023-08-25 삼성디스플레이 주식회사 데이터 구동 회로 및 이를 포함하는 표시 장치
KR20230159662A (ko) * 2022-05-11 2023-11-21 삼성디스플레이 주식회사 감마 전압 생성기, 디스플레이 드라이버, 표시 장치 및 감마 전압 생성 방법

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100840311B1 (ko) * 2001-10-08 2008-06-20 삼성전자주식회사 액정 표시 장치와 이의 구동 방법
TWI258724B (en) * 2003-10-28 2006-07-21 Samsung Electronics Co Ltd Circuits and methods providing reduced power consumption for driving flat panel displays
KR100604919B1 (ko) * 2004-12-01 2006-07-28 삼성전자주식회사 디스플레이 장치
JP4936854B2 (ja) * 2006-10-25 2012-05-23 ルネサスエレクトロニクス株式会社 表示装置、及び表示パネルドライバ
KR20080043606A (ko) * 2006-11-14 2008-05-19 삼성전자주식회사 계조 전압 생성 모듈 및 이를 포함하는 액정 표시 장치 및이의 구동 방법
KR20090116288A (ko) * 2008-05-07 2009-11-11 삼성전자주식회사 소스 드라이버 및 이를 포함하는 디스플레이 장치
KR20100011285A (ko) * 2008-07-24 2010-02-03 삼성전자주식회사 프리 디코더를 구비하는 디스플레이 구동회로 및 그구동방법
KR20100116288A (ko) 2009-04-22 2010-11-01 주식회사 제이앤지 히트 펌프 온수 장치 및 그 제어 방법

Also Published As

Publication number Publication date
DE102012202144A1 (de) 2012-08-16
US20120206506A1 (en) 2012-08-16
CN102637417A (zh) 2012-08-15
JP2012168537A (ja) 2012-09-06

Similar Documents

Publication Publication Date Title
TW201239845A (en) Systems and methods for driving a display device
US20090278865A1 (en) Source driver and display device including the same
JP4172472B2 (ja) 駆動回路、電気光学装置、電子機器及び駆動方法
JP4942012B2 (ja) 表示装置の駆動回路、および駆動方法
US9209812B2 (en) Voltage level conversion circuits and display devices including the same
JP4810840B2 (ja) 基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器
US7973686B2 (en) Integrated circuit device and electronic instrument
JP2011257760A (ja) 信号駆動回路
JP2010028379A (ja) サンプル・ホールド回路及びデジタルアナログ変換回路
JP5017871B2 (ja) 差動増幅器及びデジタルアナログ変換器
JP2010118999A (ja) 半導体集積回路
KR20160074856A (ko) 표시 장치
WO2011013416A1 (ja) 表示回路の駆動装置、表示装置および電子機器
JP2007124606A (ja) 表示パネルを駆動するための装置およびそのデジタル・アナログ変換器
US20120306825A1 (en) Display driver integrated circuit having zigzag spreading output driving scheme, display device including the same and method of driving the display device
US7616183B2 (en) Source driving circuit of display device and source driving method thereof
KR20120104895A (ko) 소스 드라이버, 이를 포함하는 디스플레이 장치 및 상기 디스플레이 장치의 구동방법
JP2008306580A (ja) 増幅回路、デジタルアナログ変換回路及び表示装置
US20070229440A1 (en) Source driver of an lcd panel with reduced voltage buffers and method of driving the same
US8866723B2 (en) Display device
JP2008289138A (ja) 半導体装置、電気光学装置及び電子機器
KR20120092810A (ko) 소스 드라이버, 이를 포함하는 디스플레이 장치 및 상기 디스플레이 장치의 구동방법
US8547365B2 (en) Display apparatus and method for outputting parallel data signals at different application starting time points
JP2007226173A (ja) ディジタルデータドライバ及びこれを用いた表示デバイス
US7683816B2 (en) System for displaying images