SU985764A1 - Система автоматического контрол параметров электронных схем - Google Patents

Система автоматического контрол параметров электронных схем Download PDF

Info

Publication number
SU985764A1
SU985764A1 SU813316786A SU3316786A SU985764A1 SU 985764 A1 SU985764 A1 SU 985764A1 SU 813316786 A SU813316786 A SU 813316786A SU 3316786 A SU3316786 A SU 3316786A SU 985764 A1 SU985764 A1 SU 985764A1
Authority
SU
USSR - Soviet Union
Prior art keywords
register
output
input
block
value
Prior art date
Application number
SU813316786A
Other languages
English (en)
Inventor
Лейба Семенович Флейш
Геннадий Михайлович Бутаков
Original Assignee
Предприятие П/Я В-2969
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2969 filed Critical Предприятие П/Я В-2969
Priority to SU813316786A priority Critical patent/SU985764A1/ru
Application granted granted Critical
Publication of SU985764A1 publication Critical patent/SU985764A1/ru

Links

Landscapes

  • Testing Or Calibration Of Command Recording Devices (AREA)

Description

1
Изобретение относитс  к вычислительной технике и представл ет собой систему автоматического контрол  параметров полупроводниковых приборов, интегральных схем, БИС, функциональных узлов, субблоков и т.д.
Известно устройство дл  проверки функционировани  логических схем, содержащее блок управлени , блок ввода данных, блок входных сигналов, блоки контрольных регистров, коммутатор , блок сравнени  и блок индикации 1.
Недостатком этого устройства  вл етс  то, что контроль параметров осуществл етс  при проверке только одного объекта контрол , т ое. устройство  вл етс  однопостовым и производительность его невысока.
Наиболее близкой к предлагаемой  вл етс  система дл  автоматического контрол  параметров электронных
схем, содержаща  управл ющую вычислительную машину (УВМ и измерительные станции с рабочими постами дл  подклочени  контролируемых схем, причем кажда  измерительна  станци  состоит из коммутатора рабочих постов, соединенного с рабочими постами, регистром рабочих постов и коммутатором выводов схемы, первые входы кото ,0 рого подключены к регистру тестовых комбинаций, вторые входы - к блоку программных источников питани , выходы к измерительному блоку и первому входу первой схемы ИЛИ, второй

Claims (2)

  1. 5 вход которой соединен с коммутатором рабочих постов, а выход - с входом прерывани  УВМ, регистр готовности рабочих постов, соединенный с рабочими постами, блоком программируемых источников и второй схемой ИЛИ, выход которой подключен к информационным входам УВМ, блок вентилей и дешифратор адресов, подключенный к выходу УВМ, блоку программных источников , регистрам готовности и тестовых комбинаций, блоку вентилей L2J. Точность работы известной системы контрол  во многрм определ етс  точностью программных источников питани , преобразующих цифровую пам ть в аналоговую, при этом предполагаетс  однозначное соответствие аналогового входного сигнала значению цифровогэ кода. Однако из-за погрешностей и старени  элементов цифро-аналоговых преобразователей (ЦАП, изменени  тем пературы окружающей среды, неточноетей номиналов опорного напр жени  и напр жений источников питани  операционных усилителей (ОУ), ошибки смецени  нул  и дрейфа входных токов ОУ, а также неодинаковых ошибок, возникающих в каждом разр де ЦАПа изза неточности работы аналоговых ключей, значение аналогового сигнала может заметно отличатьс  от управл ющего цифрового кода, что приводит к снижению точности работы системы контрол . Схемные методы компенсации всех перечисленных дестабилизирующих факторов ЦАПов привод т к значительному усложнению и удорожанию системы контрол  и уменьшению ее производительности из-за необходимоети проведени  частных регламентных проверок. Цель изобретени  - повышение быстродействи  и точности системы. Поставленна  цель достигаетс  тем, ЧТО систему автоматического контрол  параметров электронных схем, содержащую управл ющую вычислительную маши- ну и измерительные станции с рабочими постами дл  подключени  контролируемых схем,причем кажда  измерительна  станци  содержит коммутатор рабочих постов, первые вход и выход которого подключены соответственно к первым выходам и входам рабочих постов , вторые вход и выход - к первым выходу и входу коммутатора выводов, третий выход через первый элемент ИЛИ к соответствующему первому входу управл ющей вычислительной машины, вторые входы которой через соответствующие последовательно соединенные второй элемент ИЛИ и регистр готовности соединены со вторыми выходами рабочих постов, первый выход - с информационным входом каждого блока вентилей, второй выход - с информационным входом , каждого дешифратора адреса, а третьи выходы - с управл ющими входами соответствующих блока вентилей и дешифратора адреса, выход блока вентилей подключен через последовательно соединенные регистр тестовых комбинаций и коммутатор выводов к второму входу первого элемента ИЛИ и через регистр рабочих постов - к третьему входу коммутатора рабочих постов , выход дешифратора адреса соединен с вторыми входами регистра тестовых комбинаций, регистра рабочих постов и регистра готовности и через последовательно соединенные блок источников питани  и коммутатор выводов с первым входом измерительного блока, в каждую измерительную станцию введены оеверсивный счетчик, регистр верхнего значени , регистра нижнего значени  и блок анализа, первый выход которого подключен к второму входу первого элемента ИЛИ, первый вход - к выходу дешифратора адреса и первым входам реверсивного счетчика , регистра нижнего значени  и регистра верхнего значени , второй выход - к второму входу второго элёмента ИЛИ, второй вход - к выходу блока вентилей и к вторым входам реверсивного счетчика, регистра нижнего значени  и регистра верхнего значени , третьи вход и выход - соответственно к выходу и второму входу измерительного блока, четвертый и п тый входы к выходам соответственно регистра нижнего значени  и регистра верхнего значени , а четвертый выход - к третьим входам реверсивного счетчика, выходом соединенного с вторым входом блока источников питани . На чертеже представлена функциональна  схема предлагаемой системы; на фиг. 2 - функциональна  схема блока анализа. Система содержит управл ющую вычислительную машину ( УВМ} 1, измерительные станции 2 с рабочими постами 3 Кажда  измерительна  станци  содержит коммутатор 4 рабочих посто , регистр 5 рабочих постов, коммутатор 6 выводов, регистр 7 тестовых комбинаций , блок 8 Источников питани , измерительный блок 9, первый элемент ИЛИ 10, регистр 11 готовности, второй элемент ИЛИ 12, блок 13 вентилей , дешифратор Ц адреса, блок 15 анализа, реверсивный счетчик 16, регистры верхнего 17 и нижнего 18 значений . В состав УВМ вход т блок 19 управлени , блок 20 пам ти, регистр 21 обмена, регистр 22 адреса, дешифратор 23 станций, регистр 2 прерывани , блок 25 сравнени  и регистр 26 защиты. Блок 15 анализа содержит регистр информации, первый 28 и второй 29 блоки сравнени , блок 30 вентилей, первый элемент 31 задержки, эле .MeHt И 32, первый 33 и второй З эле менты ИЛИ, триггер 35 неисправности, генератор 36 одиночного импульса, ре гистр 37 команд и второй элемент 38 задержки Система работает следующим образом . УВМ через дешифратор станций 23 осуществл ет последовательное програ мное сканирование готовности каждой измерительной станции, обеспечива  через дешифратор 1 адреса обегающий опрос регистра готовности и определ  первый рабочий пост, готовый к работе в данной измерительной станции Определив пост, готовый к работе, УВМ выдает на станцию первую тестовую комбинацию о значении стимулирующего сигнала, котора  в параллельном коде заноситс  в реверсивный счетчик 16, в регистры 17 и Ш записываютс  предельные значени  аналогового сигнала, который должен отработать ЦАП, а в коммутатор 6 через регистр 7 заноситс  номер вывода, к которому подключаетс  блок 9. Запись информации в регистры станции осуществл етс  через регистр 21, блок 13 вентилей под управлением дешифратора 14 адреса После перезаписи информации реверсивного счетчика 1 в соответствующий регистр блока 8 программных источников, УВМ выдает в блок 15 команду на измерение. Блок 15 под управлением регистра 37 работает в трех режимах: отслеживани  напр жени  ЦАП; контрол  измеренного параметра, выдачи в УВМ цифрового кода о величине параметра. В первом режиме регистр 37 через элемент ИЛИ 3, второй элемент 38 задержки выдает сигнал на запуск бло КЗ 9, через интервал времени, необходимый дл  измерени , блок 9 выдает на информационные входы регистра 27 цифровой код измеренного параметра, а на его управл ющий вход - сигнал конца измерени . По этому сигналу информаци  записываетс  в регистр 27 и с 98 t некоторой задержкой, необходимой дл  надежного установлени  информации на выходе регистра, разрешаетс  сравнение блоками 28 и 29 цифровых кодов регистра 27 и кодов, поступающих с регистров измерительной станции нижнего 17 и верхнего 18 значений. При соответствии измеренного значени  допустимым блок 15 анализа по первому управл ющему выходу через элемент И 32 запрашивает УВМ на прерывание , в противном случае выдаютс  соответствующие команды на реверсивный счетчик 16, через элемент ИЛИ 33 и генератор 36 формируетс  одиночный импульс, а через элемент ИЛИ З и второй элемент 38 задержки вновь запускаетс  блок 9. В первом режиме триггер 35 неисправности блокируетс  от регистра команд. При поступлении команды на второй режим работы снимаетс  блокировка с триггера 35 и блокируетс  генератор 36 одиночного импульса. В этом режиме при несоответствии измеренного параметра допустимым значени м через элемент ИЛИ 33 взводитс  триггер 35 неисправности , выход которого включает световое табло ( не показано}, В третьем режиме работы блока 15 анализа обеспечиваетс  возможность при необходимости считывать информацию из регистра 27 в УВМ дл  анализа . Работа измерительной станции в целом в первом режиме происходит следующим образом. Прин в команду, блок 15 с кекоторой задержкой t , необходимой ЦАПу блока 8 дл  отработки цифрового кода, выдает на блок 9 сигнал запуска. Ре-, зультат измерени  поступает в блок 15 где происходит его сравнение с предельными значени ми сигнала, записанными в регистрах 17 и 18, при этом возможны три комбинации: измеренное значение больше верхнего предельного значени , измеренное значение меньше нижнего предельного значени , измеренное значение находитс  в заданном интервале допустимых значений о В первом случае блок 15 выдает на управл ющий вход реверсивного счетчика 16 сигнал вычитани , а на счетный вход - одиночный импульс, ЦАП отрабатывает новое уменьшенное на 1 значение цифрового кода, затем блок 15 вновь запускает блок 9- Отслеживание аналогового сигнала продолжаетс  до момента, когда измеренное значение станет меньше верхнего предельного значени ,, Во втором случае процесс отслеживани  аналогичен за исключением того что на управл ющий вход реверсивного счетчика выдаетс  сигнал сложени  и ЦАП отрабатывает увеличенное на 1 значение цифрового кода. Таким образом осуществл етс  отслеживание напр жени  каждого канала блока 8 и значение аналоговых сигналов по каждому каналу оказываетс  в заданных пределах допустимых значёНИИ В этом и в третьем случа х, блок 15 анализа через элемент ИЛИ 1 осуществл ет запрос на прерывание;и станци  готова к получению следующей тестовой комбинации. В следующем интервале, обмена информацией между УВМ и станцией, запр сившей прерывание, считываетс  состо  ние, регистра 1 готовности и УВМ, Определив посты, готовые к работе в данной измерительной станции, последовательно , выдает из регистра 23 чер вентили 13 сигнал включени  в регистр 5 который через коммутатор А обеспечивает подключение коммутатора 6 к готовому к работе посту, тем самым обеспечиваетс  последовательное подключение постов внутри станции о Коммутаторы 6 и коммутаторы , также как блок 15, осуществл ют запрос прерывани  через элемент 10 ИЛИ на вход регистра 24 прерывани  УВМ, т.ео во врем  выполнени  команд этими устройствами УВМ свободна дл  работы с другими станци ми. Анализ результатов измерени  параметров контролируемой схемы осуществл ет блок 1 анализа, сравнива  измеренное значение с предельными, записанными в регистрах 17 и 18, т.ео УВМ освобождае с  на это врем  дл  выполнени  управл ющих функций при работе с измерительными станци ми о Использование блока анализа, реверсивного c4eT4ViKa регистров верхнего и нижнего предель ных значении позвол ет отследить напр жени  блока источников с заданной точностью, котора  определ етс  цифровыми кодами, занесенными в регистры предельных значений. При этом сокращаетс  врем , необходимое дл  проведени  регламентных проверок ЦАПов. Точность отслеживани  может состав98 8 л ть величину, равную ±1 мл разр да ЦАПа. Кроме того, введенные в систему блоки позвол ют вести анализ измеренных значений параметров контролируемой схемы непосредственно в измерительной станции, сранвива  измеренное значение с предельными, записанными в регистрах верхнего и нижнего . предельных значений, тем самым УВМ освобождаетс  от выполнени  управл ющих функций при работе с большим числом измерительных станций. Формула изобретени  Система автоматического контрол  параметров электронных схем, содержаща  управл ющую вычислительную машину и измерительные станции с рабочими постами дл  подключени  контролируемых схем, причем кажда  измерительна  станци  содержит коммутатор рабочих постов, первые вход и выход которого подключены соответственно к первым выходам и входам рабочих постов, вторые вход и выход - к первым выходу и входу коммутатора выводов , третий выход через первый элемент ИЛИ - к соответствующему первому входу управл ющей вычислительной машины, вторые входы которой через соответствующие последовательно соединенные второй элемент ИЛИ и регистр готовности соединены с вторыми выходами рабочих постов, первый выход - с информационным входом каждого блока вентилей, второй выход с информационным входом каждого дешифратора .адреса, а третьи выходы - с управл ющими входами соответствующих блока вентилей и дешифратора адреса, выход блока вентилей подключен через последовательно соединенные регистр тестовых комбинаций и коммутатор выводов к второму входу первого элемента ИЛИ и через регистр рабочих постов - к третьему входу коммутатора рабочих постов, выход дешифратора адреса соединен с вторыми входами регистра тестовых комбинаций, регистра рабочих постов и регистра готовности и через последовательно соединенные блок источников питани  и коммутатор выводов - с первым входом измерительного блока, отличающа с  тем, что, с целью повышен;1  быстродействи  и точности системы, в каждую измерительную станцию введены ре версивным счетчик, регистр верхнего значени , регистр нижнего значени  и блок анализа, первый выход которого подключен к второму входу первого элемента ИЛИ, первый вход - к выходу дешифратора адреса и первым входам реверсивного счетчика, регистра нижнего значени  и регистра верхнего значени , второй выход - к второму входу второго элемента ИЛИ, второй вход - к выходу блока вентилей и к вторым входам реверсивного счетчика, регистра верхнего значени  и регистра нижнего значени , третьи вход и выход - соответственно к выходу и 98 второму входу измерительного блока, четвертый и п тый входы - к выходам соответственно регистра нижнего значени  и регистра верхнего значени , а четвертый выход - к третьим входам реверсивного счетчика, выходом соединенного с вторым входом блока источников питани . Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № , кл. G Об F 11/00, 1971.
  2. 2.Авторское свидетельство СССР № 302717, кл, G Об F 11/00, 1971 ( прототип),
    Фи11
    f5
    11
    JS
    JJ
SU813316786A 1981-07-08 1981-07-08 Система автоматического контрол параметров электронных схем SU985764A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813316786A SU985764A1 (ru) 1981-07-08 1981-07-08 Система автоматического контрол параметров электронных схем

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813316786A SU985764A1 (ru) 1981-07-08 1981-07-08 Система автоматического контрол параметров электронных схем

Publications (1)

Publication Number Publication Date
SU985764A1 true SU985764A1 (ru) 1982-12-30

Family

ID=20968877

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813316786A SU985764A1 (ru) 1981-07-08 1981-07-08 Система автоматического контрол параметров электронных схем

Country Status (1)

Country Link
SU (1) SU985764A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2537801C2 (ru) * 2013-01-29 2015-01-10 Открытое акционерное общество "Ракетно-космический центр "Прогресс" (ОАО "РКЦ "Прогресс") Способ обслуживания сложных технических систем и автоматизированная система контроля для его осуществления (варианты)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2537801C2 (ru) * 2013-01-29 2015-01-10 Открытое акционерное общество "Ракетно-космический центр "Прогресс" (ОАО "РКЦ "Прогресс") Способ обслуживания сложных технических систем и автоматизированная система контроля для его осуществления (варианты)

Similar Documents

Publication Publication Date Title
US4312066A (en) Diagnostic/debug machine architecture
US4511961A (en) Apparatus for measuring program execution
KR880001169B1 (ko) 디지탈 테스터 국부 메모리 데이타 저장시스템
EP1378080A1 (en) On-chip method and apparatus for testing semiconductor circuits
SE8304170D0 (sv) Sjelvtestande system for skyddssystem till kernreaktorer
US3921139A (en) Test system having memory means at test module
SU985764A1 (ru) Система автоматического контрол параметров электронных схем
US4285059A (en) Circuit for test of ultra high speed digital arithmetic units
US3988603A (en) Micro-programming fault analyzer
KR930005771B1 (ko) 인터럽트 제어회로
US4198682A (en) Symptom compression device
EP0714170A2 (en) Analog-to-digital converter with writable result register
SU1663627A2 (ru) Устройство дл контрол блоков пам ти
SU911531A1 (ru) Система дл контрол и диагностики цифровых узлов
SU1693637A1 (ru) Устройство контрол накопителей на магнитных дисках
SU760103A1 (ru) Устройство программного.контроля i
RU1807525C (ru) Устройство дл диагностического контрол оперативной пам ти
SU1651145A1 (ru) Устройство дл статических испытаний конструкции на прочность
SU640298A1 (ru) Устройство дл проверки устройств ввода-вывода информации
JP3163568B2 (ja) Ic試験装置
SU1001181A1 (ru) Устройство дл контрол оперативной пам ти
SU868843A1 (ru) Устройство дл контрол блоков посто нной пам ти
SU809185A1 (ru) Устройство дл функциональногоКОНТРОл МиКРОэлЕКТРОННыХ узлОВ
SU1711209A1 (ru) Устройство дл определени параметров технического обслуживани издели
SU769638A1 (ru) Устройство дл контрол запоминающих устройств