SU970464A2 - Запоминающее устройство с одновременной выборкой нескольких слов - Google Patents
Запоминающее устройство с одновременной выборкой нескольких слов Download PDFInfo
- Publication number
- SU970464A2 SU970464A2 SU813273796A SU3273796A SU970464A2 SU 970464 A2 SU970464 A2 SU 970464A2 SU 813273796 A SU813273796 A SU 813273796A SU 3273796 A SU3273796 A SU 3273796A SU 970464 A2 SU970464 A2 SU 970464A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- address
- outputs
- register
- elements
- write
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
Description
Изобретение относитс к запоминающим устройствам и может быть использовано , в частности в системах napaiiлельной обработки информации.
По основному авт.св. № 542241 известно запоминающее устройство с одновременной выборкой нескольких слов, содержащее матрицу из m запоминающих элементов, адресный блок, п регистров направлении выборки и плт элементов И, первые входы которых подключены к выходам соответствующих запоминающих элементов, вторые - к выходам ъцресного блока, а выходы - к соотЬетствующим входам регистров направлений выборки.
В этом устройстве не предусматриваетс разрешение конфликтных ситуаций , возникающих при обращении к и той же чейке пам ти на выборку по ,одной магистрали и одновременно на запись информации по другой. В такой ситуации считываетс искажен:ное слово, представл ющее собой,как правило, поразр дную дизъюнкцию предыдущего и последующего записанных слов. Это снижает надежность устройства .
Цель изобретени - повышение надежности устройства.
Поставленна цель достигаетс тем, что в запоминающее устройство с одновременной выборкой нескольких слов , введены адресный блок записи, триггеры сбо , регистр направлений записи и две группы элементов И, причем первые входы элементов И первой группы подключены к выходам адресного блока записи, вторые - к выходам ад10 ресного блока, а выходы - ко входам
триггеров сбо , выходы которых ЯВ.Г1ЯЮТс выходами устройства, первые входы элементов И второй группы соединены с выходами регистра направлений за15 писи, вторые - с выходами адресного блока записи, а выходы - с одним из входов соответствующих запоминающих элементов, входы адресного блока записи и регистра направлений записи
20 вл ютс одними из входов устройства.
На чертеже изображена функциональна схема запоминающего устройства с одновременной выборкой нескольких слов.
Устройство содержит матрицу 1 из
Claims (1)
- 25 m запоминающих элементов 2, образующих k чеек пам ти, адресный блок 3, в который, например, вход т регистры 4 адреса выборки и дешифраторы 5 ад30 реса выборки по количеству направлеНИИ выборки, адресный блок б записи, в который вход т регистр 7 адреса записи и дешифратор 8 адреса записи, элементов И 9, регистр 10 направлений записи, триггеры 11 сбо , п регистров и 12 направлений выборки 12, Первую группу из 2п элементов И 13 на каждое .направление записи и вторую группу из гл элементов И 14 на каждое направление записи. Запоминающее устройство работает следующим образом. Адресный блок б записи по исполнительному сигналу в зависимости от кода адреса, наход щегос в регистре 7 адреса записи, с дешифратора 8 адреса записи выдает сигнал записи в одну из чеек пам ти матрицы 1 на элементы И 14, в результате чего информаци с регистра 10 направлений записи переписываетс в запоминающие элементы 2 в течение времени действи сигаала на выходе дешифратора 8 адре са записи . Выборка информации осуществл етс Независимо друг от друга по ка сдому из п направлений по исполнительным сигнапам, поступающим в адресный блок 3. При этом дешифратор 5 адреса выборки по коду, наход щемус в регистре 4, формирует сигнал на,один из своих k выходов, который через элементы И 9 передает информацию из Запоминающих элементов 2 матрицы 1 в регистр 12 направлений выборки. Если в течение времени выборки из некоторой чейки происходит запись в эту же чейку новой информации,то прочитанна в регистр 12 направлений Выборки информаци может искажатьс . Но в этом случае на выходе элемента И 13 по вл етс сигнал, устанавливаю щий триггер 11 сбо в соответствующе состо ние. Таким образом, введенные в запоми нающее устройство новые элементы поз вол ют осуществл ть независимую запись и выборку информации по несколь КИМ направлени м с фиксацией достоверности выбираемой информации. Така организаци работы запоминающего устройства повышает его надежность, а также быстродействие, так как нет необходимости тратить врем на анализ и предотвращение конфликтных ситуаций , число которых составл ет незначительную часть от общего числа обращений на запись и еще меньшую часть от общегр числа обращений на выборку. Восстановление недостоверно считанной информации путем повторного чтени не увеличивает времени выборки по сравнению с любыми другими способами разрешени конфликтных ситуаций . Это позвол ет существенно расширить функциональные возможности устройства, особенно при построении многопроцессорных вычислительных комплексов, допуска независимую запись и выборку информации различными процессорами. Формула изобретени З оминающее устройство с одновременной выборкой нескольких слов по авт.св. № 542241, отличающеес тем, что, с целью повышени , надежности, в него введены адресный блок записи, триггеры сбо , регистр направлений записи и две группы элементов И, причем первые входы элементов И первой группы подключены к выходам адресного блока записи, вторые - к выходам адресного блока, а выходы - к входам триггеров сбо , выходы которых вл ютс выходами устройства , первые входы элементов И второй группы соединены с выходами регистра направлений записи, вторые с выходами адресного блока записи, а выходы - с одними из входов соответствующих запоминающих элементов, входы адресного блока записи и регистра направлений записи вл ютс одними из входов устройства.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813273796A SU970464A2 (ru) | 1981-04-08 | 1981-04-08 | Запоминающее устройство с одновременной выборкой нескольких слов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813273796A SU970464A2 (ru) | 1981-04-08 | 1981-04-08 | Запоминающее устройство с одновременной выборкой нескольких слов |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU542241 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU970464A2 true SU970464A2 (ru) | 1982-10-30 |
Family
ID=20952699
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU813273796A SU970464A2 (ru) | 1981-04-08 | 1981-04-08 | Запоминающее устройство с одновременной выборкой нескольких слов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU970464A2 (ru) |
-
1981
- 1981-04-08 SU SU813273796A patent/SU970464A2/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU970464A2 (ru) | Запоминающее устройство с одновременной выборкой нескольких слов | |
RU2022371C1 (ru) | Запоминающее устройство с одновременной выборкой нескольких слов | |
RU2025796C1 (ru) | Ассоциативное запоминающее устройство | |
RU2001451C1 (ru) | Ассоциативное запоминающее устройство | |
SU1578717A1 (ru) | Устройство дл измерени частот по влени групп команд | |
SU1596390A1 (ru) | Устройство буферной пам ти | |
SU1536443A1 (ru) | Устройство дл подмены информации в посто нной пам ти | |
SU1163360A1 (ru) | Буферное запоминающее устройство | |
SU1273936A2 (ru) | Многоканальное устройство ввода информации | |
JPS60117495A (ja) | 半導体メモリ | |
SU930388A1 (ru) | Запоминающее устройство с самоконтролем | |
SU1711229A1 (ru) | Запоминающее устройство | |
SU1310900A1 (ru) | Ассоциативное запоминающее устройство | |
SU1183986A1 (ru) | Устройство дл оперативного контрол в системах автоматизированного управлени | |
SU1156140A1 (ru) | Буферное запоминающее устройство | |
SU1211735A1 (ru) | Устройство дл контрол хода программы | |
SU1488815A1 (ru) | Устройство для сопряжения источника и приемника информации | |
SU1479954A1 (ru) | Буферное запоминающее устройство | |
SU696520A1 (ru) | Адаптивное устройство дл передачи информации | |
SU947912A2 (ru) | Оперативное запоминающее устройство с автономным контролем | |
SU1471195A1 (ru) | Устройство дл отладки программ | |
SU1631607A1 (ru) | Устройство дл считывани информации из ассоциативной пам ти большого объема | |
SU1660053A1 (ru) | Устройство для извлечения многозначного ответа из ассоциативной памяти ¢7) | |
SU1640713A1 (ru) | Устройство дл поиска информации | |
SU1474656A1 (ru) | Устройство дл откладки программ |