SU970281A1 - Logic probe - Google Patents

Logic probe Download PDF

Info

Publication number
SU970281A1
SU970281A1 SU813277265A SU3277265A SU970281A1 SU 970281 A1 SU970281 A1 SU 970281A1 SU 813277265 A SU813277265 A SU 813277265A SU 3277265 A SU3277265 A SU 3277265A SU 970281 A1 SU970281 A1 SU 970281A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
probe
output
trigger
counter
Prior art date
Application number
SU813277265A
Other languages
Russian (ru)
Inventor
Борис Андреевич Яшук
Original Assignee
Предприятие П/Я А-3517
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3517 filed Critical Предприятие П/Я А-3517
Priority to SU813277265A priority Critical patent/SU970281A1/en
Application granted granted Critical
Publication of SU970281A1 publication Critical patent/SU970281A1/en

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Description

(5) ЛОГИЧЕСКИЙ ПРОБНИК(5) LOGICAL PROBE

1one

Изобретение относитс  к контрольно-измерительной технике и может быть использовано при регулировке цифровых устройств на интегральных схемах.The invention relates to instrumentation technology and can be used when adjusting digital devices on integrated circuits.

Известен зонд дл  проверки сигналов цифровых микросхем, содержащий щуп, источники опорных напр жений, компараторы, логический преобразователь р 1.A probe for testing digital microcircuit signals is known, which includes a probe, reference voltage sources, comparators, and a logic converter p 1.

Недостатком известного зонда  вл ютс  ограниченные функциональные возможности вследствие невозможности выборочного (по тактам) контрол  выходных уровней цифровых микросхем.A disadvantage of the known probe is the limited functionality due to the impossibility of selectively (in cycles) controlling the output levels of digital circuits.

Наиболее близким техническим решением к предлагаемому  вл етс  логический пробник, содержащий пороговые блоки, индикаторы 2.The closest technical solution to the proposed is a logical probe containing threshold blocks, indicators 2.

Недостатком известного пробника  вл ютс  ограниченные функциональные возможности, что обусловлено неiвозможностью контрол  цифрового устройства на любом, заранее выбранном такте его работыA disadvantage of the known probe is its limited functionality, which is caused by the impossibility of controlling a digital device at any predetermined tact of its operation.

Цель изобретени  - расширение функциональных возможностей устройства ,The purpose of the invention is to expand the functionality of the device,

Поставленна  цель достигаетс  тем, что в логический пробник, содержащий первый индикатор, соединенный входом с выходом первого порогового блока, соединенного входом с The goal is achieved by the fact that a logical probe containing a first indicator connected by an input to an output of a first threshold unit connected by an input to

Claims (1)

10 первым входом пробника и с входом второго порогового блока, выход которого соединен с входом второго индикатора , введены первый, второй и ,5 третий триггерыJ, элемент И, третий и четвертый индикаторы, счетчик и коммутатор, соединенный входом с вторым входом пробника, выходами - с первыми входами счетчика, соединенного го вторым входом с выходом элемента И, выходом - с С-входами первого, второго и третьего триггеров, R-вход первого триггера соединен с К-входом jBTOporo триггера, с S-входом третье ,го триггера и вторым входом пробника , третий вход которого соединен с первым входом элемента И, соединенно го вторым входом с пр мым выходом третьего триггера, О-входы первого и второго триггеров соединены с выходами первого и второго пороговых блоков соответстйенно, выходы - соответственно с входами третьего и че вертого индикаторов. На фиг, 1 приведена принципиальна  схема пробника , на фиг. 2 - временные диаграммы его работы Логический пробник содержит первый вход 1, первый пороговый блок 2, первый индикатор 3, второй порого вый блок 4, второй индикатор 5, третий 6 1 второй 7 входы, коммутатор 8, третий 9, второй 10 и первый 11 триггеры,.счетчик 12, элемент И 13, третий И и четвертый 15 индикаторы. Логический пробник работает следу щим образом. Пробник может работать в двух режимах: контрол  логических значений сигналов в регулируемом устройстве, наход щемс  в статическом состо нии; контрол  логических значений сигнало на контрольных выводах регулируемого устройства, наход щегос  в состо нии прохождени  через него контрольной программы. В этом режиме пробник определ ет логическое значение сигнала на контрольном выводе на любом такте выполнени  контрольной программы. В статическом режиме вход 1 пробника , подсоедин ют к выводу регулируемого устройства, если на этом выводе имеетс  логический О, то срабатывает пороговый блок 2, вызывающи свечение индикатора 3. Если на выводе устройства имеетс  логическа  1, то срабатывает пороговый блок t, вызывающий свечение индикатора 5. В том случае, если напр жение на выводе больше значени  напр жени  ло гического О и меньше значени  логической 1, то пороговые блоки 2 и не срабатывают и индикаторы 3 и 5 не гор т. Дл  работы пробника в динамическом режиме вход 6 пробника подсоедин ют к выходу генератора тактовых импульсов регулируемого устройства, вход подсоедин ют к шине пуска регулируемого устройства, на коммутаторе 8 набирают номер тактового импульса , при поступлении которого необходи мо определить логическое значение си нала на контролируемом выходе регулируемого устройства. Этот номер тактового импульса задаетс  в дополнительнсж коде и определ етс  коммутацией наборного пол  коммутатора 8. Практически коммутатор 8 может реализовать с  также в виде набора механических переключателей триггерного регистра запоминающего устройства и т.п. Вход 1 пробника подсоедин ют к контролируемому выводу регулируемого устройства . Псзсле этого регулируемое устройство устанавливают в исходное состо ние , что вызывает по вление сигнаЯа на входе 7 (фиг. 2а) который устанавливает триггеры 9-11 пробника в состо ние,О, а номер сигнала из коммутатора 8 переписывает в счетчик. 12, После по влени  сигнала на входе 7 из регулируемого устройства поступают на вход 6 тактовые импульсы (фиг. 26), синхронно с которыми выполн етс  программа работы регулируемого устройства. Тактовые импульсы проход т через элемент И 13, на входе которого имеетс  разрешающий сигнал 1 с выхода триггера 9, и поступают на счетный вход счетчика 12, В счетчике 12 тактовые импульсы добавл ютс  к установленному дополнительному коду номера тактового импульса, при поступлении которого необходимо определить логическое значение сигнала на контролируемом выводе устройства. Подсчет тактовых импульсов будет производитьс  счетчиком 12 до тех пор, пока на его выходе не возникнет импульс сквозного переноса. Возникновение импульса сквозного переноса означает , что на вход 6 пробника поступил тактовый импульс, на котором необходимо определить логическое значение на входе 1 пробника. Фронт импульсов сквозного переноса поступает на динамические С-входы триггеров 11 и записывает в эти триггеры состо ни Jимеющиес  на выходах пороговых блоков 2 и 4, Если в момент поступлени  фронта импульса сквозного переноса на входе 1 имеетс  логический О, то срабатывает пороговый блок 2, а втриггер 11 записываетс  1, что вызывает свечение индикатора .1. В том ,случае, когда на входе 1 пробника имеетс  логическа  1 в момент поступлени  фронта импульсы сквозного переноса, срабатывает пороговый блок 4, а в триггер 10 записываетс  логический Оу что вызывает свечение индикатора 15 В качестве примера рассмотрим работу пробника при подаче на его входы с регулируемого устройства следу ющих сигналов: на вход 7 импульса .изображьнного на фиг. 2а) на вход 6 - тактовых импульсов, изобра женных на фиг о 26; на вход 1 - сигнала , временна  диаграмма которого изображена на фиг, 2в, Пусть, например, требуетс  определить логическое состо ние на вход 1 при поступлении п того тактового импульса Дл  этого случа  разр дность двоичного счетчика 12 может н превышать трех разр дов. На коммута торе 8 выбирают код 5. При поступлении импульса на вход 7 пробника, его триггеры 10 и 11 устанавливаютс  в О, а триггеры 9 - в 1. Это же импульс переписывает содержимое коммутатора 8 в счетчик 12 в дополнительном коде. Таким образом, при двоичном кодировании в счетчике 12 устанавливаетс  код 011. Каждый по-т ступающий после этого по входу 6 импульс добавл ет 1 в счетчик 12, При поступлении п того тактового им пульса на выходе счетчика 12 возникает импульс сквозного переноса (фиг. 2г). Фронт этого импульса записывает в триггер 10 1, так как в момент по влени  фронта импульса сквозного переноса на входе 1 имеетс  логическа  единица. Таким образом, введение элементов 8-15 позвол ет осуществл ть кон троль логических состо ний на любом заранее выбранном такте работы контролируемого устройства, что существенно расшир ет функциональные возмож-. ности пробника. Формула изобретени  Логический пробник, содержащий первый индикатор, соединенный входом с выходом первого порогового блока, соединенного входом с первым входом пробника и с входом второго порогового блока, выход которого соединен с входом второго индикатора, отличающийс  тем, что, с целью расширени  функциональных возможностей пробника, в него введены первый, второй и третий триггеры, элемент И, третий и четвертый индикаторы, счетчик и коммутатор, соединенный входом с вторым входом пробника, выходами с первыми входами счетчика, соединенного вторым входом с выходом элемента И, выходом - с С-входами первого, второго и третьего триггеров, R-вход первого триггера соединен с R-входом второго триггера, с S-входом третьего триггера и вторым входом пробника, третий вход которого соединен с первым входом элемента И, соединенного вторым входом с пр мым выходом третьего триггераjO-входы первого и второго триггеров соединены с выходами первого и второго пороговых блоков соответственно, выходы - соответственно с входами третьего и четвертого индикаторов. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 513330, кл. G 01 R 31/28, 1976. 2,Логический пробник - Радио, 19ВО, № 3, с. 31, рис, 7 (прототип).10 by the first probe input and with the input of the second threshold unit, the output of which is connected to the input of the second indicator, the first, second and 5 third triggers J, And element, the third and fourth indicators, the counter and the switch connected by the input to the second input of the probe, outputs - with the first inputs of the counter connected by the second input to the output of the element I, the output to the C inputs of the first, second and third triggers, the R input of the first trigger is connected to the K input of the jBTOporo trigger, with the S input of the third, second trigger and the second probe inlet, third inlet It is costly connected to the first input of the element I, connected by the second input to the direct output of the third trigger, the O inputs of the first and second trigger are connected to the outputs of the first and second threshold blocks, respectively, the outputs from the inputs of the third and fourth indicators respectively. FIG. 1 is a schematic diagram of the probe; FIG. 2 - time diagrams of its operation. The logic probe contains the first input 1, the first threshold unit 2, the first indicator 3, the second threshold unit 4, the second indicator 5, the third 6 1 the second 7 inputs, the switch 8, the third 9, the second 10 and the first 11 triggers, counter 12, element I 13, third I and fourth 15 indicators. The logic probe works as follows. The probe can operate in two modes: monitoring the logical values of signals in an adjustable device that is in a static state; monitoring the logic values of the signal at the control outputs of the adjustable device that is in the state of passing the test program through it. In this mode, the probe determines the logical value of the signal at the control output at any step of the control program. In static mode, input 1 of the probe is connected to the output of the adjustable device, if there is a logical O on this output, then the threshold unit 2 is triggered, causing the indicator to glow 3. If the device’s output has a logical 1, then the threshold unit t is triggered, causing the indicator to glow 5. In the event that the voltage at the output is greater than the logic voltage O and less than the logical value 1, then the threshold units 2 do not work, and the indicators 3 and 5 do not run out. For the probe to work in dynamic mode, the probe input 6 They are connected to the output of the clock pulse generator of the adjustable device, the input is connected to the start bus of the adjustable device, on the switch 8 they dial the number of the clock pulse, on arrival of which it is necessary to determine the logical value of the signal at the controlled output of the adjustable device. This clock number is specified in an additional code and is determined by switching the dial-in field of the switch 8. In practice, the switch 8 can also implement, as a set of mechanical switches, a trigger register of a memory device, etc. A probe inlet 1 is connected to a controlled outlet of an adjustable device. In this case, the adjustable device is reset, which causes the appearance of signals at input 7 (Fig. 2a), which sets the probe triggers 9–11 to O, and the number of the signal from switch 8 is written to the counter. 12, After the signal at input 7 emerges from the adjustable device, input 6 receives clock pulses (FIG. 26), in synchronization with which the program of operation of the adjustable device is executed. Clock pulses pass through AND 13, at the input of which there is an enable signal 1 from the output of flip-flop 9, and arrive at the counting input of counter 12. In counter 12, clock pulses are added to the set additional code of the clock pulse number, upon arrival of which it is necessary to determine the logical signal value at the monitored output device. The counting of clock pulses will be performed by the counter 12 until a through transfer pulse occurs at its output. The emergence of a continuous transfer pulse means that a clock pulse arrived at the input 6 of the probe, at which it is necessary to determine the logical value at the input of 1 probe. The front of the end-to-end pulse arrives at the dynamic C-inputs of the flip-flops 11 and writes into these triggers the states J found on the outputs of the threshold blocks 2 and 4, If at the moment of the edge of the continuous transfer the input 1 has a logical O, then The trigger 11 is written 1, which causes the .1 indicator to glow. In the case when there is a logical 1 at the input 1 of the probe at the moment the front enters the end-to-end transfer pulses, the threshold unit 4 is triggered, and the trigger 10 records a logical Oy which causes the indicator 15 to glow. As an example, consider the operation of the probe when fed to its inputs adjustable device following signals: to the input 7 of the pulse depicted in FIG. 2a) to the input of 6 - clock pulses depicted in FIG. 26; to input 1 is a signal whose timing diagram is shown in FIG. 2c. Suppose, for example, that a logical state is required to be determined to input 1 when the fifth clock pulse arrives. For this case, the binary counter 12 may not exceed three bits. On switch 8, code 5 is selected. When a pulse arrives at probe 7, its triggers 10 and 11 are set to O, and flip-flops 9 are set to 1. This same pulse overwrites the contents of switch 8 to counter 12 in an additional code. Thus, when binary coding is in code 12, code 011 is set. Each step that stepped on input 6 then adds 1 to counter 12. When the fifth clock pulse arrives at the output of counter 12, a through transfer pulse occurs (Fig. 2d). ). The front of this pulse writes to the trigger 10 1, since at the moment when the front of the pulse through transfer occurs, there is a logical unit at input 1. Thus, the introduction of elements 8–15 permits the control of logical states at any preselected working cycle of the monitored device, which significantly expands the functional possibilities. test probe. Claims of logic logic probe comprising a first indicator connected by an input to an output of a first threshold unit connected by an input to a first input of a probe and an input of a second threshold unit whose output is connected to an input of a second indicator, characterized in that in order to extend the functionality of the probe The first, second and third triggers are entered into it, the AND element, the third and fourth indicators, a counter and a switch connected by the input to the second probe input, the outputs to the first inputs of the counter, the the second input with the output of the element I, the output with the C inputs of the first, second and third triggers, the R input of the first trigger is connected to the R input of the second trigger, with the S input of the third trigger and the second input of the probe, the third input of which is connected to the first input element And connected by the second input to the direct output of the third trigger jO-inputs of the first and second triggers are connected to the outputs of the first and second threshold blocks, respectively, the outputs - respectively to the inputs of the third and fourth indicators. Sources of information taken into account in the examination 1. USSR author's certificate number 513330, cl. G 01 R 31/28, 1976. 2, Logic probe - Radio, 19 VO, No. 3, p. 31, rice, 7 (prototype). Uf.1Uf.1 Луое Luoy /7ej ff/f/ /ffOM7efwff / 7ej ff / f / / ffOM7efwff ff/9/ yj96fff / 9 / yj96f ffffmt/i/ mfffff7 o ff ffffmt / i / mfffff7 o ff / e/ff/7 jf c/ e / ff / 7 jf c XX fpDOHm lffff7U 6f fffpDOHm lffff7U 6f ff ocooco UfUf
SU813277265A 1981-04-14 1981-04-14 Logic probe SU970281A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813277265A SU970281A1 (en) 1981-04-14 1981-04-14 Logic probe

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813277265A SU970281A1 (en) 1981-04-14 1981-04-14 Logic probe

Publications (1)

Publication Number Publication Date
SU970281A1 true SU970281A1 (en) 1982-10-30

Family

ID=20953972

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813277265A SU970281A1 (en) 1981-04-14 1981-04-14 Logic probe

Country Status (1)

Country Link
SU (1) SU970281A1 (en)

Similar Documents

Publication Publication Date Title
US5686846A (en) Time duration trigger
SU970281A1 (en) Logic probe
SU1242863A1 (en) Local tester
SU1352421A1 (en) Logic tester
SU1640822A1 (en) Frequency-to-code converter
SU1381509A1 (en) Logical block controller
SU864538A1 (en) Device for tolerance checking
SU736138A1 (en) Indicator device
SU1359904A1 (en) Device for checking binary counters with consecutive input of information
SU1398022A1 (en) Device for monitoring secondary power supply system
SU1218386A1 (en) Device for checking comparison circuits
SU733100A1 (en) Device for determining the length of transistory process
SU1562864A1 (en) Apparatus for functional parametric check of logical elements
SU1534461A1 (en) Device for checking group of digital units
SU1226619A1 (en) Pulse sequence generator
SU1503031A1 (en) Device for checking digital units
SU1180896A1 (en) Signature analyser
SU1157668A1 (en) Single pulse generator
SU1218455A1 (en) Pulse shaper
SU1644168A1 (en) Self-diagnosing paraphase asynchronous device
RU14098U1 (en) DEVICE FOR CONTROLLING A PULSE SEQUENCE
SU993463A1 (en) Device for monitoring asynchronous pulse signal alternation sequence
SU1228140A1 (en) Displaying device
SU1195308A1 (en) Logical tester
SU610297A1 (en) Time interval extrapolating arrangement