SU930620A2 - Device for controllable delay of pulses - Google Patents

Device for controllable delay of pulses Download PDF

Info

Publication number
SU930620A2
SU930620A2 SU792749056A SU2749056A SU930620A2 SU 930620 A2 SU930620 A2 SU 930620A2 SU 792749056 A SU792749056 A SU 792749056A SU 2749056 A SU2749056 A SU 2749056A SU 930620 A2 SU930620 A2 SU 930620A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
counter
pulse
output
pulses
Prior art date
Application number
SU792749056A
Other languages
Russian (ru)
Inventor
Константин Юрьевич Аграновский
Александр Антонович Самусь
Original Assignee
Северо-Западный Заочный Политехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Северо-Западный Заочный Политехнический Институт filed Critical Северо-Западный Заочный Политехнический Институт
Priority to SU792749056A priority Critical patent/SU930620A2/en
Application granted granted Critical
Publication of SU930620A2 publication Critical patent/SU930620A2/en

Links

Landscapes

  • Arrangements For Transmission Of Measured Signals (AREA)

Description

Изобретение относитс  к области импульсной техники и может быть использовано в устройствах измерительной и вычислительной техники. По основному авт.св. W 573865 известно устройство управл емой задерж ки импульсов, содержащее генератор счетных импульсов, четыре вентил , два триггера, два реверсивных счетчи КЗ и два дешифратора нул  ijНедостатком известного устройства  вл етс  необходимость ввода импульсов управлени  после формировани  каждого задержанного импульса, при этом запись очередного импульса уп равлени  об зательно должна закончит с  до прихода очередного задерживсэемого импульса. Указанный недостаток снижает функ циональные возможности известного устройства. Цель изобретени  - расширение фун циональных возможностей устройств а. Дл  достижени  указанной цели в устройство управл емой задержки импульсов , содержащее генератор счетных импульсов, первый триггер, первый дешифратор нул , выход которого соединен с единичным входом первого три|- гера, первый реверсивный счетчик, выход которого соединен с выходом первого дешифратора нул , первый вентиль, подключенный первым входом к источнику задерживаемых импульсов, вторым входом - к выходу генератора счетных импульсов,а выходом - к суммирующему входу первого реверсивного счетчика, второй вентиль подключенный первым входом к нулевому выходу первого счетчика, вторым входом - к выходу генератора счетных импульсов, а выходом - к вычитающему входу первого реверсивного счетчика, второй триггер , нулевой вход которого подключен к источнику задерживаемых импульсов, третий вентиль, первый вход которого подключен к нулевому выходу второго триггера, а второй вход соединен с выходом генератора счетных импульсов , источник импульсов управлеии , второй дешифратор нул , выход которого подключен к нулевому входу первого триггера , единичному входу второго триггера, вычитающий вход второго реверсивного счетчика подключен к выходу третьего вентил , первый вход четвертого вентил  соединен с ИСТОЧНИКОМ импульсов управлени , второй его вход подключен к выходу reHepatopa счетных импульсов, а выход - к суммирующему входу второго реверсивного счетчика, введены дополнительный счетчик импульсов, счетный вход которого подключен к выходу третьего вент ил  , и блок вы влени  совпадени  кодов,перва  группа входов которого подключена к выходам первого счетчика импульсов, втора  группа входов к выходам дополнительного счетчика, а выход - к цепи сброса дополнительно го счетчика, к нулевому входу первого триггера и к единичному входу второго триггера, при этом цепь сброса первого сметчика подключена к источнику импульсов управлени .The invention relates to the field of pulsed technology and can be used in devices for measuring and computing. According to the main auth. W 573865 a device is known for a controlled pulse delay, which contains a counting pulse generator, four valves, two triggers, two reversible short counters and two zero decoder ij. This will necessarily end with the arrival of the next delayed pulse. This disadvantage reduces the functionality of the known device. The purpose of the invention is to expand the functional capabilities of devices a. To achieve this goal, a pulse-controlled delay device containing a counting pulse generator, a first trigger, a first zero decoder, the output of which is connected to the single input of the first three | - gera, a first reversible counter, the output of which is connected to the output of the first decoder zero, the first gate connected by the first input to the source of delayed pulses, the second input to the output of the generator of counting pulses, and the output to the summing input of the first reversing counter, the second valve connected first the input to the zero output of the first counter, the second input to the output of the counting pulse generator, and the output to the subtractive input of the first reversible counter, the second trigger, the zero input of which is connected to the source of delayed pulses, the third gate, the first input of which is connected to the zero output of the second trigger and the second input is connected to the output of the generator of counting pulses, the source of control pulses, the second decoder zero, the output of which is connected to the zero input of the first trigger, the single input of the second trigger The server subtracting the input of the second reversing counter is connected to the output of the third valve, the first input of the fourth valve is connected to the SOURCE of control pulses, its second input is connected to the reHepatopa output of the counting pulses, and the output to the summing input of the second reversible counter, an additional pulse counter, counting input which is connected to the output of the third vent, and a block for detecting the coincidence of codes, the first group of inputs of which is connected to the outputs of the first pulse counter, the second group of inputs to the outputs of the additional tional counter, and the output - to the reset circuit further th counter, the zero input of the first flip-flop and to a single input of the second flip-flop, wherein the first reset circuit is connected to the power estimator control pulses.

На чертеже представлена функциональна  электрическа  схема устоойст-, ва.The drawing shows a functional electrical circuit resistivity.

Устройство управл емой задержки импульсов, содержит генератор 1 счетных импульсов, вентили 2-5, реверсивный счетчик 6 с суммирующим входом 7 и вычитающим входом 8, дешифратор 9, триггеры 10 и 11, блок 12 вы влени  кодов., счетчики импульсов 13 и 1 4, клеммы 15 и 16.A controllable pulse delay device, contains a generator of 1 counting pulses, gates 2-5, a reversible counter 6 with a summing input 7 and a subtracting input 8, a decoder 9, triggers 10 and 11, a detection unit 12., Pulse counters 13 and 1 4 terminals 15 and 16.

Устройство работает следующим об Ьазом .The device works as follows.

В исходном положении на управл ющих входах вентилей 3 и 3 действует запрещающее напр жение. Первоначально на клемму 1б управлени  временем задержки поступает пр моугольный импульс , длительность которого равна требуемому времени задержки серии входных импульсов/или одного импульса/ , поступающих на клемму 15. Передний вход импульса управлени  поступает на вход цеписброса счетчика 14, очища  его. Этот импульс управлени  поступает на вход вентил  , с помощью которого счетчик 13 заполн етс  счетными импульсами генератора1 Таким образом, сигнал управлени  преобразуетс  в импульсы, число которых пропорционально требуемому времениIn the initial position, the inhibiting voltage acts on the control inputs of the valves 3 and 3. Initially, a rectangular pulse arrives at terminal 1b of controlling the delay time, the duration of which is equal to the required delay time of a series of input pulses (or one pulse) fed to terminal 15. The front input of the control pulse enters the input of the counter 14 of the counter, clearing it. This control pulse arrives at the input of the valve, with which the counter 13 is filled with the counting pulses of the generator. Thus, the control signal is converted into pulses whose number is proportional to the required time.

задержки. Записанное в счетчике 13 число будет хранитьс  до поступлени  следующего импульса управлени .delays. The number recorded in the counter 13 will be stored until the next control pulse.

Пр моугольный импульс, который необходимо задержать, поступает через клемму 15 на вход вентил  2, с . помощью которого реверсивный счетчик 6 заполн етс  счетными импульсами генератора 1.A rectangular impulse that needs to be delayed is fed through terminal 15 to the input of a valve 2, c. by means of which the reversible counter 6 is filled with the counting pulses of the generator 1.

Таким образом, задерживаемый си1- нал преобразуетс  в импульсы, число которых пропорционально его длительности .Thus, the delayed signal is converted into pulses, the number of which is proportional to its duration.

Также одновременно задерживаемый импульс подаетс  на нулевой вход тригера 11 и передним фронтом перебрасывает его. С этого момента на управл щем входе вентил  5 по вл етс  разрешающее напр жение и счетные импульсы генератора 1 проход т через вентиль 5 на счетный вход счетчика 14. После того, как число импульсов, подводимых к счетному входу счетчика 14, окажетс  равным числу, введенному ранее в счетчик 13, на выходе блока 12 дл  вы влени  совпадени  кодов по вл етс  импульс, который устанавливает триггер 11 в исходное состо ние , поступает на вход цепи сброс счетчика 14, очища  его, и перебрасывает триггер 10 в состо ние 1. С этого момента на выходе устройства начинает формироватьс  задержанный импульс и на управл ющем входе венти л  3 по вл етс  разрешающее напр жение , счетные импульсы генератора 1 проход т через вентиль 3 на вычитающий вход 8 реверсивного счетчика 6. После число импульсов подводимых к вычитающему входу 8 счетчика 6, станет равным введенному ранее через суммирующий вход 7, счетчик 6 полностью очищаетс  и на выходе дешифратора нул  9 по вл етс  импульс, возвращающий триггер 10 в исходное состо ние.Also, a simultaneously delayed pulse is applied to the zero input of the trigger 11 and flips it at the leading edge. From this moment, at the control input valve 5, the enabling voltage appears and the counting pulses of the generator 1 pass through the gate 5 to the counting input of the counter 14. After the number of pulses supplied to the counting input of the counter 14 is equal to the number entered Earlier, a pulse appears in counter 13, at the output of block 12 to detect the coincidence of codes, which sets trigger 11 to its initial state, enters the circuit's reset circuit of counter 14, clears it, and flips trigger 10 to state 1. From this torque output device a delayed pulse begins to form and the enabling voltage appears at the control input of the valve 3, the counting pulses of the generator 1 pass through the gate 3 to the subtractive input 8 of the reversing counter 6. After the number of pulses supplied to the subtractive input 8 of the counter 6, becomes equal to the input Previously, through the summing input 7, the counter 6 is completely cleared and a pulse appears at the output of the decoder zero 9, which returns the trigger 10 to the initial state.

В результате двукратного переброса триггера 10 на его выходе формируетс  пр моугольный импульс, задержанный относительно входного сигнала .As a result of a double flip of the trigger 10, a rectangular pulse delayed relative to the input signal is formed at its output.

Таким образом, данное устройство по сравнению с прототипом обладает возможностью воспроизводить импульсы с посто нной задержкой без периодической подачи импульсов управлени Thus, this device, in comparison with the prototype, has the ability to reproduce pulses with a constant delay without periodic supply of control pulses.

Claims (1)

Кроме того, подача задерживаемых импульсов возможна не дожида сь окончани  текущего импульса управлени . что невозможно в устройстве-прототипе . Формула изобретени  Устройство управл емой задержки имп льсов по авт. св. № 573865, о тличающеес  тем, что, с целью расширени  функциональных возмож ностей, в него введены дополнительный счетчик импульсов, счетный вход которого подключен к выходу третьего вентил , и блок вы влени  совпаде ни  кодов, перва  группа входов кото 04 рого Г1одключена к выходам первого, счетчика импульсов, втора  группа входов - к выходам дополнительного счетчика, а выход - к цепи сброса дополнительного счетчика, к нулевому входу первого триггера и к единичному входу второго триггера, при этом цепь сброса первого счетчика подключена к источнику импульсов управлени . Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР ff 573865, кл. Н 03 К 5/153 26,0,76,In addition, the delivery of delayed pulses is possible without waiting for the end of the current control pulse. which is impossible in the prototype device. Claims of invention Device of controlled delay of impulses on aut. St. No. 573865, differing from the fact that, in order to expand the functionality, an additional pulse counter was added to it, the counting input of which is connected to the output of the third valve, and the detection unit coincided with the codes, the first group of inputs of which is connected to the outputs of the first , pulse counter, the second group of inputs - to the outputs of the additional counter, and the output - to the reset circuit of the additional counter, to the zero input of the first trigger and to the single input of the second trigger, while the reset circuit of the first counter is connected to the source full pulse control. Sources of information taken into account in the examination 1. USSR author's certificate ff 573865, cl. H 03 K 5/153 26.0.76,
SU792749056A 1979-04-09 1979-04-09 Device for controllable delay of pulses SU930620A2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792749056A SU930620A2 (en) 1979-04-09 1979-04-09 Device for controllable delay of pulses

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792749056A SU930620A2 (en) 1979-04-09 1979-04-09 Device for controllable delay of pulses

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU573865 Addition

Publications (1)

Publication Number Publication Date
SU930620A2 true SU930620A2 (en) 1982-05-23

Family

ID=20820520

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792749056A SU930620A2 (en) 1979-04-09 1979-04-09 Device for controllable delay of pulses

Country Status (1)

Country Link
SU (1) SU930620A2 (en)

Similar Documents

Publication Publication Date Title
SU930620A2 (en) Device for controllable delay of pulses
SU545967A1 (en) Two-channel time interval meter
SU809583A1 (en) Reversible counting device
SU765804A1 (en) Squaring device
SU951319A1 (en) Device for bypassing grid area
SU855973A1 (en) Single pulse shaper
SU779902A1 (en) Phase meter
SU824120A1 (en) Method of measuring single time intervals
SU1156245A1 (en) Device for delaying pulses
SU809034A1 (en) Device for discrete measuring of time intervals
SU677084A1 (en) Pulse delay device
SU1019614A1 (en) Pulse-width selector
SU451045A1 (en) Period measuring device
SU538484A1 (en) Information pulse selector
SU961130A1 (en) Shaper of pulsed signals
SU1746522A1 (en) Device for control of delay of pulses
SU729528A1 (en) Digital phase meter
SU834877A1 (en) Device for detecting pulse loss
SU687596A1 (en) Pulse delay device
SU974564A2 (en) Pulse delay device
SU790193A1 (en) Pulse shaper
SU552606A1 (en) Squaring device
SU656215A1 (en) Device for monitoring binary counter with sped-up carry
SU436341A1 (en) DEVICE FOR SYNCHRONIZATION OF TWO TEAMS
SU410403A1 (en)