SU538484A1 - Information pulse selector - Google Patents

Information pulse selector

Info

Publication number
SU538484A1
SU538484A1 SU2192928A SU2192928A SU538484A1 SU 538484 A1 SU538484 A1 SU 538484A1 SU 2192928 A SU2192928 A SU 2192928A SU 2192928 A SU2192928 A SU 2192928A SU 538484 A1 SU538484 A1 SU 538484A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
signal
trigger
delay line
Prior art date
Application number
SU2192928A
Other languages
Russian (ru)
Inventor
Геннадий Анатольевич Заварухин
Original Assignee
Предприятие П/Я А-1001
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1001 filed Critical Предприятие П/Я А-1001
Priority to SU2192928A priority Critical patent/SU538484A1/en
Application granted granted Critical
Publication of SU538484A1 publication Critical patent/SU538484A1/en

Links

Landscapes

  • Dc Digital Transmission (AREA)

Description

(54) СЕЛЕКТОР ИНФОРМАЦИОННЫХ ИМПУЛЬСОВ(54) INFORMATION PULSE SELECTOR

1one

Изобретение относитс  к импульсной технике.The invention relates to a pulse technique.

Известен селектор информационных импульсов , состо щий из двух логических элементов И, триггера, формирователей импульсов 1. Недостаток такого селектора заключаетс  в недостаточной помехоустойчивостиA selector of information pulses is known, consisting of two logical elements AND, a trigger, pulse formers 1. The disadvantage of such a selector is the lack of noise immunity.

Известен также селектор информационных импульсов , состо щий из логического элемента И, триггеров и счетчика импульсов 2.A selector of information pulses is also known, consisting of a logical element AND, triggers and a pulse counter 2.

Наиболее близким по технической сущности и достигаемому результату к изобретению  вл етс  селектор (дискриминатор) информационных импульсов , содержащий входной логический элемент И, один вход которого соединен с источником входных сигналов, второй вход соединен с одним из выходов триггера, а выход соединен со входами первого выходного логического элемента И через линию задержки и непосредственно, второй выходной логический элемент И, один вход которого соединен с источником входных сигналов, а второй со вторым выходом триггера, один вход которого соединен с выходом первого выходного логического элемента И 3. Однако эти селекторы имеют недостаточную помехоустойчивость и не обеспечивают достоверность информации.The closest in technical essence and the achieved result to the invention is a selector (discriminator) of information pulses, containing an input logic element I, one input of which is connected to an input source, a second input connected to one of the trigger outputs, and an output connected to the inputs of the first output And through the delay line and directly, the second output logic element And, one input of which is connected to the input source, and the second to the second output of the trigger, one turn is connected to the output of the first output of the AND gate 3. However, these selectors have insufficient immunity and do not provide reliable information.

Цель изобретени  - повышение помехоустойчивости и достоверности селектируемых сигналов.The purpose of the invention is to improve the noise immunity and reliability of selectable signals.

Поставленна  цель достигаетс  тем, что в селектор информационных импульсов, содержащийThe goal is achieved by the fact that in the information pulse selector containing

входной логический элемент И, один вход которого соединен с источником входных сигналов, в торой вход соединен с одним из выходов триггера, а выход соединен со входами первого выходного логического элемента И через линии задержки и непосредственно, второй выходной логический элемент И, один вход которого соединен с источником входных сигналов, а второй со вторым выходом триггера, один вход которого соединен с выходом первого выходного логического элемента И, введены две дополнительные линии задержки, соединенные последовательно и включенные между выходом линии задержки и вторым входом триггера, причем выход первой дополнительной линии задержки соединен с третьим входом второго выходного логического элемента И.The input logic element And, one input of which is connected to the source of input signals, in the second input is connected to one of the trigger outputs, and the output is connected to the inputs of the first output logic element And through the delay lines and directly, the second output logic element And, one input is connected with the source of input signals, and the second with the second output of the trigger, one input of which is connected to the output of the first output logic element And, two additional delay lines connected in series and included between the output of the delay line and the second input of the trigger, and the output of the first additional delay line is connected to the third input of the second output logic element I.

Структурна  электрическа  схема селектора информационных импульсов приведена на чертеже.The structural electrical circuit of the information pulse selector is shown in the drawing.

Claims (3)

Селектор содержит логические элементы И 1,2, 3 линии задержки 4-6 и триггер 7. На вход 8 подаетс  входной сигнал, с выхода 9 снимаютс  тактовые импульсы, а с выхода 10 - информационные импульсы. Источник входных сигналов на чертеже не показан. Селектор работает следующим образом. В исходном положении после нескольких циклов работы на элемент И 1 с триггера 7 поступает разрешающий сигнал. По вивщийс  на входе сигнал проходит через элемент И 1 на линию задержки 4 и одновременно на элемент И 3. Через врем  t , определ емое задержкой сигнала на линии задержки 4, сигнал по вл етс  на входе линии задержки 5 и другом входе элемента И 3. Если к этому времени сигнал на входе присутствует, то элемент И 3 выдает сигнал о получении тактового импульса, которьш перебрасывает триггер 7, снимающий разрешающий сигнал с элемента И 1 и подающий разрешающий сигнал на элемент И 2. Триггер 7 сн тием разрешающего сигнала с элемента И 1 ограничивает импульс, идзодий через линии задержки 4-6, величиной t . Через врем  tj импульс по вл етс  на выходе линии задержки 5, попадает на линию задержки 6 и на вход элемента И 2 и держитс  на нем в течение времени Ь . Приход щий в это врем  на вход устройства сигнал выдел етс  элементом И 2 как импульс информации. Через врем  t на выходе линии задержки 6 по вл етс  импульс и перебрасывает триггер 7 в исходное положение, когда на элемент И 1 подан разрешающий сигнал. Если щирина импульса на входе менее времени t , то этот импульс попадает через линию задержки 4 на вход элемента И 3 через врем  fc т.е. тогда, когда на выходе элемента И 1 он будет уже сн т и сигнала о прохождении тактового импульса с элемента И 3 не поступит, триггер 7 не перебрасьтает с , устройство остаетс  в исходном состо нии. Таким образом, приход щие на вход устройства импульсы измер ютс  по длительности дл  выделени  их как тактовых или стробируютс  дл  вьщелени  в виде импульсов информации. При этом длина стробирующего импульса равна минимально допустимой длине тактового импульса на входе устройства. Это позвол ет увеличить помехоустойчивость усз)ойства как в части выделени  тактовых имульсов , так и информационных и увёлкчкть достоерность имформации, вьщел емой устройством. Таким образом, в предлагаемом устройстве повышаетс  надежность работы благодар  защищенности его от импульсных помех, меньших необходимой длительности сигнала, и сокращаетс  врем  обработки информации благодар  тому, что отпадает необходимость в повторном приеме информации . Формула изобретени  Селектф информационных импульсов, содержащий входной логический элемент И, один вход которого соединен с источником входных сигналов, второй вход соединен с одним из выходов триггера, а выход соединен со входами первого выходного логического элемента И через линию задержки и непосредственно, второй выходной логический элемент И, один вход которого соединен с источником входных сигналов, а второй со вторым выходом триггера, один вход которого соединен с выходом первого выходного логического элемента И, о т л ичающийс  тем, что, с целью повьинени  помехоустойчивости и достоверности селектируемых сигналов, в него введены две дополнительные линии задержки, соединенные последовательно и включенные между выходом линии задержки и вторым входом триггера, причем выход первой дополнительной линии задержки соединен с третьим входом второго выходного логического элемента И. Источники инфq)мaции, прин тые во внимание при экспертизе: L Авторское свидетельство N 287100, кл. Н 03 К 13/07 от 07.03.69. The selector contains logic elements AND 1,2, 3 delay lines 4-6 and trigger 7. Input 8 is given an input signal, clock pulses are removed from output 9, and information pulses are output from output 10. The input source is not shown in the drawing. The selector works as follows. In the initial position, after several cycles of operation, an enable signal is sent to the element I 1 from the trigger 7. The incoming signal passes through AND 1 to delay line 4 and simultaneously to AND 3. At time t, determined by the delay of the signal on delay line 4, a signal appears at the input to delay line 5 and the other input of AND 3. If by this time the signal at the input is present, the element And 3 generates a signal on receipt of a clock pulse, which throws the trigger 7, which removes the enabling signal from the element 1 and sends the enabling signal to the element 2. The trigger 7 removes the allowing signal from the element And 1 limits impulse ьс, ззодий through delay lines 4-6, the value of t. After time tj, a pulse appears at the output of the delay line 5, hits the delay line 6 and to the input of the element 2, and is held on it for the duration of time b. The signal arriving at this time at the input of the device is extracted by the AND 2 element as a pulse of information. After a time t, a pulse appears at the output of the delay line 6 and throws the trigger 7 to its original position when an enable signal is applied to the And 1 element. If the width of the pulse at the input is less than the time t, then this pulse passes through the delay line 4 to the input of the element I 3 after the time fc, i.e. when the output element And 1 it is already removed and the signal about the passage of the clock pulse from the element And 3 does not arrive, the trigger 7 does not transfer from, the device remains in its original state. Thus, the pulses arriving at the input of the device are measured in duration to be selected as clock pulses or strobes for presentation in the form of pulses of information. The length of the gating pulse is equal to the minimum permissible length of the clock pulse at the input of the device. This allows us to increase the noise immunity of the device, both in terms of the allocation of clock pulses, and information and increase the dignity of the information provided by the device. Thus, in the proposed device, the reliability of operation is increased due to its protection from impulse noise, which is shorter than the required signal duration, and the processing time of information is reduced due to the fact that there is no need to re-receive information. Invention Selectable information pulses, containing an input logic element And, one input of which is connected to an input source, a second input connected to one of the trigger outputs, and an output connected to the inputs of the first output logic element And through a delay line and directly, the second output logic element And, one input of which is connected to the source of input signals, and the second with the second output of the trigger, one input of which is connected to the output of the first output logic element AND, which means By the fact that, in order to improve the noise immunity and reliability of selectable signals, two additional delay lines are connected in series and connected between the output of the delay line and the second trigger input, the output of the first additional delay line is connected to the third input of the second output logic element I. Sources of information taken into account during the examination: L Copyright certificate N 287100, cl. H 03 K 13/07 from 03/07/1965. 2. Авторское свидетельство № 414626, кл. С И В 5/06 от 27.03.72 г. 2. Copyright certificate № 414626, cl. C and B 5/06 of 03/27/72 3. Английский патент № 1296045, кл. Q 4 С от 04.12.68г. (прототип).3. English patent number 1296045, cl. Q 4 С dated 04.12.68 (prototype).
SU2192928A 1975-11-21 1975-11-21 Information pulse selector SU538484A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2192928A SU538484A1 (en) 1975-11-21 1975-11-21 Information pulse selector

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2192928A SU538484A1 (en) 1975-11-21 1975-11-21 Information pulse selector

Publications (1)

Publication Number Publication Date
SU538484A1 true SU538484A1 (en) 1976-12-05

Family

ID=20638375

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2192928A SU538484A1 (en) 1975-11-21 1975-11-21 Information pulse selector

Country Status (1)

Country Link
SU (1) SU538484A1 (en)

Similar Documents

Publication Publication Date Title
SU538484A1 (en) Information pulse selector
SU554633A1 (en) Device control discrete channels
SU855973A1 (en) Single pulse shaper
SU807491A1 (en) Counter testing device
SU817717A1 (en) Device for monitoring pulse train
SU744949A1 (en) Selector of pair of pulses of predetermined duration
SU559415A2 (en) Impulse Protection Device
SU618845A1 (en) Pulse length selector
SU790248A2 (en) Pulse train duration selector
SU875625A1 (en) Position code encoder
SU383218A1 (en) DEVICE FOR DETERMINING THE DURATION OF THE ELEMENTARY DELIVERY OF TELEGRAPHIC MESSAGES WITH DIFFERENT TELEGRAPHIC SPEEDS
SU1195308A1 (en) Logical tester
SU716141A1 (en) Pulse shaper
SU610297A1 (en) Time interval extrapolating arrangement
SU382088A1 (en) DEVICE FOR CONSTRUCTION IN SQUARES
SU741446A1 (en) Pulse signal selector
SU1088114A1 (en) Programmable code-to-time interval converter
SU1485390A1 (en) Device for comparing pulse repetition rate with given reference
SU951319A1 (en) Device for bypassing grid area
SU440665A1 (en) Pulse trainer
SU966913A1 (en) Checking device
SU1059594A1 (en) Device for checking number of operating cycles of equipment
SU928295A1 (en) Device for expanding time intervals
SU913327A1 (en) Device for measuring time interval between symmetrical pulses
SU930620A2 (en) Device for controllable delay of pulses