SU892691A1 - Селектор импульсов по длительности - Google Patents

Селектор импульсов по длительности Download PDF

Info

Publication number
SU892691A1
SU892691A1 SU802901555A SU2901555A SU892691A1 SU 892691 A1 SU892691 A1 SU 892691A1 SU 802901555 A SU802901555 A SU 802901555A SU 2901555 A SU2901555 A SU 2901555A SU 892691 A1 SU892691 A1 SU 892691A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
trigger
output
pulse
counter
Prior art date
Application number
SU802901555A
Other languages
English (en)
Inventor
Юрий Викторович Гладков
Евгений Александрович Евсеев
Original Assignee
Предприятие П/Я М-5156
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5156 filed Critical Предприятие П/Я М-5156
Priority to SU802901555A priority Critical patent/SU892691A1/ru
Application granted granted Critical
Publication of SU892691A1 publication Critical patent/SU892691A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

(54) СЕЛЕКТОР ИМПУЛЬСОВ ПО ДЛИТЕЛЬНОСТИ
Изобретение относитс  к импульсной технике и может быть использовано в автоматике , в телемеханике и в информационно-измерительных системах дл  селекции импульсов, длительность которых находитс  в заданнь1Х пределах
Известен селектор импульсов по тельности, содержащий последовательно соединенные генератор тактовых импульсов , элемент И и счетчик, к выходам которого через дешифраторы подключены триггеры нижнего и верхнего порогов, выходной элемент И, дафференцирук цую депь и элемент задержки l.
Недостатками известного устройства  гол ютс  недостаточна  надежность селек- тироваки  и помехоустойчивость из-за накоплени  тактовых импульсов в счетчике „ при воздействии на селектор не дифференцируемых по заднему фронту импульсов и помех, а также искажение, выходного импульса при совпадении заднего фронта селектируемого импупьса с границей интервала селекции.
Известен также селектор импульсов по длительности, имеющий более высокую надежность селектировани  и содержащий элемент И, к входу которого подключен входной инвертор, и последовательно соединенные генератор тактовых импульсов, второй элемент И и счетчик, к выходам которого через дешифраторы подключены триггеры нижнего и верхнего порога, выходной элемент И и элемент задержки Г21

Claims (2)

  1. Однако при совпадении заднего фронта входного импульса с тактовым импульсом выходной сигнал искажаетс  по длительности . Кроме того, короткие паузы межру импульсами фиксируютс  ненадежно, если их длительности меньше периода следовани  тактов и синхронные с тактами помехи не сбрасывают счетчик, а накапливаютс  в нем и искажают работу устройства . 389 Цель изобретени  - повышение помехсо стойчивести и уменьшение искажений выходных импульсов. Поставленна  цель достигаетс  тем, что в селектор импульсов по длительности , содержащий входной инвертор, первый элемент И, первый вход которого соединен с выходом инвертора, последовательно соединенные генератор тактовых импульсов , второй элемент И и счетчик, выходы которого соединены со входами первого и второго дешифраторов, первый и второй триггеры, S -входы которых соединены с выходами соответствующих дешифраторов и у которых инверсный выход первого триггера соединен со вторым вхо дом первого элемента И, а пр мой выход это1о и инверсный второго соединены со входами третьего элемента И, введены третий и четвертый триггеры, второй инвертор и элемент ИЛИ, первый вход которого соеданен с выходом первого элемен- та И, второй вход - с выходом третьего и D -входом четвертого триггеров, третий вход - с выходом второго триггера, а вы ход - с R-входами счетчика и первого триггера и через второй инвертор с вторым входом второго элемента И, причем выход четвертого триггера соединен с R-входом третьего триггера, S - вход которого соединен с выходом третьего элемента И, третий вход этого элемента соединен с R-входом второго триггера и выходом входного инвертора, а входы синхронизации дешифраторов и четвертого триггера сюединены с генератором тактовых импульсов. На фиг. 1 приведена структурна  элек трическа  схема селектора импульсов по длительности; на фиг. 2 - временные диаграммы его работы. Селектор содержи-р генератор 1 такто- вых импульсов, элементы И 2 и 3, счетчик 4 импульсов, дешифраторы первый 5 и второй 6, триггеры первый 7 второй 8, третий 9, четвертый 10, третий элемент И 11, инверторы 12 и 13 и элементы ИЛИ 14. Сепектор импульсов по длительности работает следующим образом. В исходном состо нии устройства счетчик и триггеры наход тс  в состо нии О. На выходах элемента И 3 и элемента ИЛИ 14 - единичный потенциал. Элемент И 2 закрыт. Входной импульс положительной пол 1 ности (фиг. 2а) поступает на инвертор 12, а с его выхода инвертирюванный им пульс поступает на первый вход элемента 1 И 3, устанавлива  на его выходе нулевой потенциал, поступающий на второй вход элемента ИЛИ 14, на остальных входах которого действуют нулевые сигналы с выходов триггеров 8 и 9.На выходе инвертора 13 устанавливаетс  единичный сигнал, который поступает на вход элемента И 2 и разрешает прохождение через него тактовых импульсов на счетчик 4 (фиг. 2в). Когда счетчик 4 отсчитает п тактовых импульсов, что соответствует нижней границе интервала селекции, то по окончании п -го такта срабатывает дешифратор 5 и своим выходным сигналом устанавливает триггер 7 в единичное состо ние (фиг. 2г, в рассматриваемом примере прин то п 4). Единичный сигнал с выхода триггера 7 поступает на первый вход элемента И 11, Одновременно нулевой сигнал с инверсного выхода триггера 7 пост пает на второй вход элемента И 3 и запирйет его, тем самым достигаетс  надежна  регистраци  окончани  контролируемого импульса . Если входной импульс заканчиваетс  в заданном интервале селекции, то по окончании его единичный сигнал с выхода инвертора 12 поступает на третий вход элемента И 11, на рругке два его входа поступают единичные сигналы с выходов триггеров 7 и 8. Элемент И 11 срабатывает и переводит триггер 9 в единичное состо ние (фиг. 2э) и через инвертор 13 на вход элемента И 2, запреща  прохождение через него тактовых импульсов на счетчик. Одновременно единичный сигнал поступает на 3 -вход триггера 10. Очередной тактовый импульс, поступак ций на вход синхронизации триггера 10 устанавливает в единичное состо ние. Единичный сигнал (фиг. 2ж), поступает на R-вход триггера 9 и возвращает его в исходное состо ние . Счетчик 4 и триггер ы 7-9 наход тс  в исходном состо нии и устройство подготовлено к контролю следующего импульса. Единичный сигнал с инвертора 12 в паузе между импульсами через открытый элемент И 3 и элемент ИЛИ 14 удерживает очетчик 4 и триггер 7 в исходном состо нии, а сигнал с выхода инвертора 13 запрещает прохождение тактовых импульсов через элемент И 2 на счетчик 4. Следующий тактовый импульс поступает на С-вход триггера 10 и по его заднему фронту на выходе триггера 10 уста58 навпиваетс  нулевой сигнал (фиг.2ж). На этом процесс селекции заканчиваетс . Если длительность входаого импульса больше заданной (фиг. 2а, второй импульс ), срабатывает дешифратор 6, на его выходе по вл етс  сигнал, который устанавливает триггер 8 в состо ние тем самым фиксируетс  достижение верхней границы интервала селекции (фиг.2д) Нулевой сигнал с инверсного иыхода триггера 8 поступает на второй вход элемента И 11 и запрещает его срабатывание по заднему фронту входного сигнала, а единичный сигнал с пр мого выхода триггера 8 через элемент ИЛИ 14 воз- врашает счетчик 4 и триггер 7 в исходное состо ние и через инвертор 13 запре шает дальнейшее прохождение тактов на счетчик 4, Триггер 7 возвращаетс  в исходное состо ние. По окончании входного импульса единичный сигнал с инвертора 12 поступает на первый вход элемента И 3, на второй вход которого поступает единичный сигнал с инверсного выхода триггера 7, элемент И 3 срабатывает и поддерживает че рез элемент ИЛИ 14 счетчик 4 и триг гер в исходном состо нии в паузе между входными импульсами. Одновременно сигнап с инвертора 12 возвращает в исходное состо ние триггер 8. Если длительность входного импульса будет меньше заданной (фиг, 2ai третий импульс), то счетчик 4 будет возвращен в исходное состо ние сигналом с эле мента И 3 через элемент ИЛИ 14 раньше , чем сработает по заднему фронту П -го импульса триггер 7. Возврат в исходное состо ние устройства в этом случае произойдет непосредственно по окончании входного импульса без дополнительных задержек, после чего селектор вновь может контролировать очередной входной импульс. На выходе селектора импульсы по вл ютс  только в том случае, если длительность входного импульса соответствует заданной, при этом на точность задани  интервала селекции не оказывает вли ние врем  распространени  сигнала через счетчик и возникающие при этом помехи на входах дешифраторов 5 и 6, разрешение на срабатывание которых поступает по входу синхронизации после окончани  тактового импульса, когда переходные процессы переключени  разр дов счетчика закончились. Остановка отсчета времени и возврат устройства в исходное состо ние осушестт 1 вл ютс  сразу по окончании входного импульса в случае, если контролируемый импульс меньше заданной длительности, и сразу по окончании заданного интервала селекции, если контролируемый импульс превышает заданную длительность, дополнительна  задержка на синхронизацию импульса сбрххза не требуетс , поэтому импульсы с короткими паузами между ними и синхронные с тактами помехи не накапливаютс  в счетчике и не нарушают работу устройства. Формула изобретени  Селектор импульсов по длительности, содержащий входной инвертор, первый элемент И, вход которого соеди- нен с выходов инвертора, последовательно соединенные генератор тактовых импульсов , второй элемент И и счетчик, выходы которого соединены со входами первого и второго дешифраторов, первый и второй тртггерта, S -«ходы которых соединены с выходами соответствующих дешифраторов и у которых инверсный выход первого триггера соединен со вторым входом первого элемента И, а пр мой выход этого и инверсный второго триггера соединены со входами третьего элемента И, отличающийс  тем, что, с целью повышени  помехоустойчивости и уменьшени  искажени  выходных импульсов , в него введены третий и четвертый триггеры, второй инвертор и элемент ИЛИ, первый вход которого соединен с выходом первого элемента И, второй вход - с выходом третьего и D -входом четвертого триггеров, третий вход - с выходом второго триггера, а выход - с R-входами счетчика и первого триггера и,через второй инвертор с BTOffciM входом второго элемента И, причем выход четвертого триггера соединен с R-входом третьего триггера, 5 -вход которого соединен с выходом третьего элемента И, третий вход этогх) элемента соединен с R-входом второго триггера и выходом входного инвертора , а входы синхронизации дешифраторов и четвертого триггера соединены с генератором тактовых импульсов. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР Ms 451186, кл. И ОЗ К 5/20, 1974.
  2. 2.Авторское свидетельство СССР № 658727, кл. И ОЗ К 5/2О, 1979.
    ч1
    .1
    «а Х
SU802901555A 1980-04-03 1980-04-03 Селектор импульсов по длительности SU892691A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802901555A SU892691A1 (ru) 1980-04-03 1980-04-03 Селектор импульсов по длительности

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802901555A SU892691A1 (ru) 1980-04-03 1980-04-03 Селектор импульсов по длительности

Publications (1)

Publication Number Publication Date
SU892691A1 true SU892691A1 (ru) 1981-12-23

Family

ID=20886044

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802901555A SU892691A1 (ru) 1980-04-03 1980-04-03 Селектор импульсов по длительности

Country Status (1)

Country Link
SU (1) SU892691A1 (ru)

Similar Documents

Publication Publication Date Title
US4160154A (en) High speed multiple event timer
SU892691A1 (ru) Селектор импульсов по длительности
SU733096A1 (ru) Селектор импульсов по длительности
SU892692A1 (ru) Селектор импульсов по длительности
SU917331A2 (ru) Селектор импульсов по длительности
SU702493A1 (ru) Устройство дл формировани пачек импульсов
SU840745A1 (ru) Устройство дл подавлени помехпРи цифРОВОй пЕРЕдАчЕ иМпульСНОйпОСлЕдОВАТЕльНОСТи
SU711537A1 (ru) Измеритель коротких интервалов времени
SU1003327A1 (ru) Селектор импульсов по длительности
SU1394424A1 (ru) Селектор импульсов по длительности
SU997242A1 (ru) Селектор импульсов по длительности
SU1160550A1 (ru) Формирователь одиночного импульса
SU1721813A1 (ru) Устройство дл формировани импульсов
SU993465A1 (ru) Селектор импульсов
SU1187259A1 (ru) Устройство дл преобразовани серии импульсов в пр моугольный импульс
SU898601A1 (ru) Устройство тактовой синхронизации
SU1529425A1 (ru) Устройство стробировани задержанных импульсных сигналов
SU1019614A1 (ru) Селектор импульсов по длительности
SU739654A1 (ru) Парафазный сдвигающий регистр
SU549885A1 (ru) Селектор импульсов по частоте следовани
SU1088114A1 (ru) Программируемый преобразователь код-временной интервал
SU1499359A1 (ru) Устройство дл сопр жени источника и приемника информации
SU1275335A1 (ru) Логический пробник
SU924658A2 (ru) Измеритель временных интервалов
SU1410014A1 (ru) Устройство дл ввода информации