SU1529425A1 - Устройство стробировани задержанных импульсных сигналов - Google Patents

Устройство стробировани задержанных импульсных сигналов Download PDF

Info

Publication number
SU1529425A1
SU1529425A1 SU884404862A SU4404862A SU1529425A1 SU 1529425 A1 SU1529425 A1 SU 1529425A1 SU 884404862 A SU884404862 A SU 884404862A SU 4404862 A SU4404862 A SU 4404862A SU 1529425 A1 SU1529425 A1 SU 1529425A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
pulse
pulses
output
delay
Prior art date
Application number
SU884404862A
Other languages
English (en)
Inventor
Виктор Петрович Клапов
Сергей Владимирович Коробков
Олег Павлович Ильин
Original Assignee
Предприятие П/Я В-8719
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8719 filed Critical Предприятие П/Я В-8719
Priority to SU884404862A priority Critical patent/SU1529425A1/ru
Application granted granted Critical
Publication of SU1529425A1 publication Critical patent/SU1529425A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение может быть использовано дл  слежени  за измен ющимс  временем задержки импульсов относительно синхронизирующих импульсов в радиолокационных и информационно-измерительных системах. Цель изобретени  - обеспечение автоматического слежени  за задержкой упреждающего сигнала - достигаетс  за счет введени  в состав устройства конденсатора 1, резистора 2, управл емого генератора 5 импульсов, элементов задержки 6 и 7, элементов ИЛИ 8 и 13, формирователей 10 и 14 одиночных импульсов, мультиплексора 11. Кроме того, в состав устройства вход т Д-триггер 3, формирователь 4 одиночных импульсов, счетчик 9, регистр 12, входна  шина 15 импульсов синхронизации, входна  шина 16 задержанных импульсов, выходна  шина 17. Введенные элементы обеспечивают автоматическое слежение за временем задержки упреждающего импульса на выходной шине 17 по отношению к сигналам на входной шине 16 задержанных импульсов, высокое быстродействие и высокую помехозащищенность. Высокое быстродействие обеспечиваетс  тем, что слежение за задержкой упреждающего импульса осуществл етс  по результатам предыдущего цикла. При этом ошибка в выборе времени задержки упреждающего импульса не накапливаетс  от цикла к циклу, что определ ет высокую помехозащищенность устройства. 1 ил.

Description

Изобретение относитс  к импульс- нон технике, в частности .к устройствам автоматического слежени  за измeн юD имc  временем задержки, и може быть использовано в радиолокационных и информационно-измерительных системах.
Цель изобретени  - обеспечение автоматического слежени  за задержкой упреждающего сигнала.
На чертеже представлена функциональна  схема устройства стробирова ни  задержанных импульсных сигналов
Устройство стробировани  задержаных импульсных сигналов содержит конденсатор 1, резистор 2, D-триг- гер 3, Формирователь 4 одиночных ипьгульсов, управл емый генератор 5 импульсов, элементы 6 и 7 задержки, элемент ИЛИ 8, счетчик 9, второй формирователь 10 одиночных импульсов , мз льтиплексор 11, регистр 12, элемент ИЛИ 13, третий формировател
14одиночных импульсов, входную шин
15импульсов синхронизации, входную шину 16 задержанных импульсов и выходную и1ину 1 7 .
Входна  шина 15 импульсов синхронизации подключена к S-входу D- триггера 3, входу первого формировател  4 одиночных импульсов и вход первого элемента 7 задержки, R-вход D-триггера 3 соединен с входной шиной 16 задержанных импульсов, С- вход через резистор 2 и D-вход - с общей шиной, а через конденсатор 1 с источником питающего напр жени  и входами элементов ИЛИ 8 и 13, а выход - с управл ющим входом управл емого генератора 5 импульсов, выход которого подключен к счетному входу счетчика 9, выходы которого подключены к входам регистра 12, входы сброса счетчика 9 и регистра 12 соединены с выходами элементов ИЛИ 8 и 13 соответственно, другие входы которых подключены к выходам Формирователей 10 и 14 одиночных импульсов. Вход второго формировател  10 одиночных импульсов подключен к первому выходу первого элемента 7 задержки и входу записи регистра 12. Второй выход первого элемента 7 задержки подключен к тактовому входу регистра 12, его вы- ходы подсоединены к управл ющим входа мультиплексора 11, выход которого подключен к входу третьего формировател  14 одиночных импульсов и  вл етс  выходом устройства, Комму- тиpye fыe входы мультиплексора 1 1
соединены с выходами второго элемента 6 задержки, вход которого подключен к выходу первого формировател  4 одиночных импульсов.
Устройство работает следующим образом .
В момент включени  питающего напр жении короткий импульс, вырабатываемый дифференцирующей цепью, состо щей из конденсатора 1 и резистора 2, устанавливает D-триггер 3, счетчик 9 и регистр 12 в исходные нулевые состо ни . Этот импульс на счетчик 9 и регистр 12 подаетс  че- через элементы ИЛИ 8 и 13,
Импульс, поступающий на входную шину 15 импульсов синхронизации, подаетс  на S-вход D-триггера 3, перевод  его в единичное состо ние. Импульс, имеющий Нестабильную задержку относительно импульса синхронизации поступает на входную шину 16 задержанных импульсов, т.е. на R-вход D-триггера 3, и перебрасывает его в нулевое состо ний. На выходе
D-триггера 3 Нормируетс  импульс положительной пол рности, длительность которого равна времени задержки импульса на шине 16 относительно импульса на 1аине 15.
Импульс с выхода D-триггера 3 поступает на управл юпщй вход управл емого генератора 5 импульсов. На выходе управл емого генератора 5 импульсов формируетс  пачка импульсов,
причем количество импульсов в пачке пропорционально длительности управл ющего импульса. Счетчик 9 считает количество импульсов в пачке и выдает код на входы регистра 12. Г мпульс
синхронизации с шины 15 подаетс  на элемент 7 задержки. С первого выхода элемента 7 задержки импульс подаетс  на вход управлени  записью регистра 12. При этом врем  задержки импульса
с выхода I элемента 7 задержки должно быть Несколько больи е максимально возможного времени задержки импульса на шине 16 устройства относительно импульса синхронизации на тине 15 устройства. С выхода И первого элемента 7 задержки подаетс  импульс на вход синхронизации регистра 12, причем врем  задержки данного импульса должно быть таким, чтобы передний
регистра 12 типлексора 1
5
Лронт совпадал по времени с и myльc на выходе I первого элемента 7 задеки . Импульсом, поступающим со второго выхода Первого элемента 7 задержки на вход синхронизации регистра осуществл етс  перезапись кода, сооветствующего времени задержки на шине 16 устройства относительно импульса синхронизации на шине 15 устройства , со счетчика 9 в регистр 12 Записанный код подаетс  с выходов
на входы управлени  мул 1. В момент действи  среза импульса разрешени  записи, поступаюо1его с первого выхода первого элемента 7 задержки, формирователь 10 одиночных импульсов формиру импульс, поступаю ций через элемент ИЛИ 8 на вход сброса счетчика 9. Счетчик 9 устанавливаетс  в исходно состо ние. Импульс синхронизации с шины 15 устройства подаетс  на формрователь 4 одиночных импульсов, котрый вьфабаты ает импульс стробирова ни  необходи1 й длительности. С выхода формировател  4 одиночных импульсов стробировани  подаетс  на второй элемент 6 задержки. На выходах второго элемента 6 задержки присутствуют импульсы, имеющие различное врем  задержки относительно импульса синхронизации на шине 15 устройства. Выходы второго элемента 6 задержки подключены к входам мультиплексора 11, Мультиплексор 11 коь{мутирует один, из своих входов на выход в зависимости от кода на управл юшлх входах, который определ етс  кодом, поступающим с выходов регистра 12.
Таким образом, осуществл етс  стробирование импульса, присутствующего на шине 16 устройства, имеющег Нес . 1бильную во времени задержку относительно синхронизирующего импульса , В момент среза импульса стробировани , присутствующего на выходе мультиплексора 11, третий формирователь 14 одиночных импульсо формирует импульс, который через логический элемент ИЛИ 13 подаетс  на вход сброса регистра 12, Регистр 12 устанавливаетс  в исходное нулевое состо ние. Далее цикл работы устроства повтор етс .
Устройство стробировани  задержаных импульсов сигналов имеет высокое быстродействие, поскольку поз
0
5
0
5
5
0
5
0
5
вол ет осуществл ть автоматическое слежение за задержкой упреждаюп1его импульса по результатам предыдущего цикла, и высокую помехозащищенность поскольку ошибка в выборе времени задержки упреждающего импульса не накапливаетс  от цикла к циклу. Это позвол ет использовать устройство дл  автоматического слежени  за измен ющимс  временем задержки и в высоко- Частотных устройствах, например импульсных приемопередающих системах,
м
Формула Устройство
изобретени 
стробировани  задержанных импульсных сигналов, содержащее Dтриггер, счетчик, регистр, входную шину импульсов синхронизации, соединенную с входом Первого формировател  одиночных импульсов, отличающее с  . тем, что, с целью обеспечени  автоматического слежени  за задержкой упреждающего сигнала, в Него дополнительно введены конденсатор , резистор, два элемента ИЛИ, два элемента задержки, второй и третий формирователи одиночных импульсов, мультиплексор, управл емый генератор 0 импульсов, причем-входна  шина импульсов синхронизации соединена с S-входом D- триггера и входом первого элемента задержки, R-вход D-триггера соединен с входной пиной задержанных импульсов , С-вход П-триггера - с первыми входами первого и второго элементов ИЛИ, а также через резистор - с общей шиной электропитани  и через конденсатор - с пшной питающего напр жени , D-вход D-триггера - с общей шиной электропитани , выход Dтриггера - с управл ющим входом управл емого генератора импульсов, выход которого соединен со счетным входом счетчика, выходы которого соединены с входами регистра, входы сброса регистра и счетчика соединены соответственно с выходами второго и Первого элементов ИЛИ, вторые входы первого и второго элементов ИЛИ соединены соответственно с выходами второго и третьего формирователей одиночных импульсов, вход второго формировател  одиночных импульсов соединен с первым выходом первого элемента задержки и входом управлени  записью регистра, вход синхронизации которого соединен с вторым выходом Первого элемента задержки.
715294258
выходы регистра соединены с управл ю-ционные входы hfynbTHruieKCOpa соеди- пими входами мультиплексора, выходиены с соответствующими выходами которого соединен с входом третьеговторого элемента задержки, вход кото- формировател  одиночных импульсов ирого соединен с выходом первого фор- выходной шиной устройства, информа-мировател  одиночных импульсов.

Claims (1)

  1. Формула
    Устройство ных импульсных
    D-триггер, счетчик, тину импульсов синхронизации, соединенную с входом первого одиночных импульсов, о щ е е с я. тем, что, с печения автоматического задержкой упреждающего сигнала него сатор, резистор, два элемента задержки тий формирователи одиночных импульсов, мультиплексор, управляемый генератор импульсов, причем-входная шина импульсов синхронизации соединена с S-входом Dтриггера и входом первого элемента задержки, R-вход D-триггера соединен с входной пиной задержанных импульсов, С-вход D-триггера - с первыми входами первого и второго элементов ИЛИ, а также через резистор - с общей шиной электропитания и через конденсатор - с шиной питающего напряжения, D-вход D-триггера - с общей шиной электропитания, выход D-триггера - с управляющим входом управляемого генератора импульсов, выход которого соединен со счетным входом счетчика, выходы которого соединены с входами регистра, входы сброса регистра и счетчика соединены соответственно с выходами второго и первого элементов ИЛИ, вторые входы первого и второго элементов ИЛИ соединены соответственно с выходами второго и третьего формирователей одиночных импульсов, вход второго формирователя одиночных импульсов соединен с первым выходом первого элемента задержки и входом управления записью регистра, вход синхронизации которого соединен с вторым выходом первого элемента задержки, выходы регистра соединены с управляющими входами мультиплексора, выход которого соединен с входом третьего формирователя одиночных импульсов и выходной шиной устройства, информа ционные входы мультиплексора соединены с соответствующими выходами второго элемента задержки, вход кото· рого соединен с выходом первого формирователя одиночных импульсов.
SU884404862A 1988-04-05 1988-04-05 Устройство стробировани задержанных импульсных сигналов SU1529425A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884404862A SU1529425A1 (ru) 1988-04-05 1988-04-05 Устройство стробировани задержанных импульсных сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884404862A SU1529425A1 (ru) 1988-04-05 1988-04-05 Устройство стробировани задержанных импульсных сигналов

Publications (1)

Publication Number Publication Date
SU1529425A1 true SU1529425A1 (ru) 1989-12-15

Family

ID=21366509

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884404862A SU1529425A1 (ru) 1988-04-05 1988-04-05 Устройство стробировани задержанных импульсных сигналов

Country Status (1)

Country Link
SU (1) SU1529425A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 809528, кл. Н 03 К 5/13, 1979. Авторское свидетельство СССР № 993457. кл. Н 03 К 5/13, 1981. *

Similar Documents

Publication Publication Date Title
SU1529425A1 (ru) Устройство стробировани задержанных импульсных сигналов
SU1238194A1 (ru) Умножитель частоты
SU1312743A1 (ru) Устройство дл декодировани кода Миллера
SU783956A1 (ru) Устройство дл получени пачек импульсов
SU640350A1 (ru) Устройство дл определени временного положени импульсных сигналов
SU1584089A2 (ru) Устройство дл формировани импульсных последовательностей
SU892692A1 (ru) Селектор импульсов по длительности
SU551801A1 (ru) Преобразователь врем -код
SU1322441A1 (ru) Устройство задержки импульсов
SU1278817A1 (ru) Устройство дл контрол последовательности импульсов
SU1411947A1 (ru) Формирователь импульсов
SU1529450A1 (ru) Управл емый делитель частоты
SU1690183A1 (ru) Компаратор
SU1256173A1 (ru) Формирователь одиночных импульсов
SU1569879A1 (ru) Устройство дл восстановлени тактовых импульсов
SU1172001A1 (ru) Устройство дл преобразовани серии импульсов в пр моугольный импульс
SU1257823A1 (ru) Преобразователь пачки импульсов в пр моугольный импульс
SU1465935A2 (ru) Генератор импульсов
SU1432749A1 (ru) Формирователь длительности импульсов
SU1383473A1 (ru) Преобразователь серии импульсов в пр моугольный импульс
SU607212A2 (ru) Устройство дл получени сигнала рассогласовани двух импульсных последовательностей
SU1718374A1 (ru) Цифровой временной дискриминатор
SU1720147A1 (ru) Генератор импульсов
SU1417173A2 (ru) Фазоимпульсный дискриминатор
SU744622A1 (ru) Устройство дл определени отклонени частоты импульсной последовательности от заданной