SU858582A3 - Способ передачи дискретных сигналов и устройство дл его осуществлени - Google Patents

Способ передачи дискретных сигналов и устройство дл его осуществлени Download PDF

Info

Publication number
SU858582A3
SU858582A3 SU752175643A SU2175643A SU858582A3 SU 858582 A3 SU858582 A3 SU 858582A3 SU 752175643 A SU752175643 A SU 752175643A SU 2175643 A SU2175643 A SU 2175643A SU 858582 A3 SU858582 A3 SU 858582A3
Authority
SU
USSR - Soviet Union
Prior art keywords
signals
address
signal
receiver
switching
Prior art date
Application number
SU752175643A
Other languages
English (en)
Inventor
Винтцер Клаус
Original Assignee
Сименс Аг (Фирма)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from DE19742446696 external-priority patent/DE2446696C3/de
Priority claimed from DE19752519445 external-priority patent/DE2519445C3/de
Priority claimed from DE19752522759 external-priority patent/DE2522759C3/de
Application filed by Сименс Аг (Фирма) filed Critical Сименс Аг (Фирма)
Application granted granted Critical
Publication of SU858582A3 publication Critical patent/SU858582A3/ru

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Communication Control (AREA)
  • Time-Division Multiplex Systems (AREA)

Description

1
Изобретение относитс  к электросв зи и может использоватьс  дл  передачи цифровьох сигналов св зи, ко торые поступгиот с передатчиков сиг- j налов при необходимости вместе с предшествующим им адресным сигналом, предусмотренным дл  воспри ти  сигнгша св зи определенным приемником, в любой последовательности во време- |Q ни, через коммутационное устройство к приемнику, выбранному с помощью соответствующего адресного сигнала.
Известен способ передачи дискретных сигналов в асинхронной комвлути- руемой адресной сети св зи, при котором выдаваемые каждым передатчиком дискретные сигналы ,совместно с предшествуквдим им адресным сигналом вызываемого приемника дискретных сигна- Q лов предварительно накапливают раздельно по передатчика и после накоплени  заданного количества их выдают совместно с укаэаниьин адресным сигиалом в соединительную систему, уста- 5 навливгиоцую св зь с соответствующим вызываемым приемник 1 ij.
Известно также устройство дл  осуществлени  этого способа, содержащее передатчик дискретных сигналов и при-30
емник дискретных сигналов, представленные абонентом, которые через узел сопр жени  соединены с выходом следующего по ходу передачи узла коммутации CilОднако передача дискретных сигналов известным бпособом не позвол ет увеличить пропускную способность сети св зи из-за небольшого числа соег динений через коммутационное устрр:йство .
Цель изобретени  - повышение пропускной способности сети св зи и обеспечение св зи через соединительную систему, образованную множеством следующих один за другим узлов коммутации .
Эта цель достигаетс  тем, что в способе передачи дискретных сигналов в асинхронной коммутируемой адресной сети св зи, при котором выцаваемле . каждьол передатчиком дискретные сигналы совместно с предшествующим им адресным сигналом вызыв аемого приемника дискретных сигналов предварительно накапливсиот раздельно по передатчикам и после накоплени  заданного количества их выдают совместно с укаэаннслл ещресным сигналом в соединительную систему, устанавливающую св зь с соответствующим вызываемым приемником, св зь через соединительную систему устанавливают только йа врем , равное длительности передачи упом нутого заданного количества дискретных сигналов, после чего св зь сразу прерывают и возобновл ют, вновь каждый .раз лишь при налинии того же -количества последующих дискретных сигналов с тем же адресным сигналом.
Кроме того, сигналы при другом варианте способа, от узла коммутации передатчика дискретных сигналов передают на узел коммутации вызываемого приемника дискретных сигналов так, что соответствующие сигналы одного узла коммутации направл ют к следующему узлу коммутации согласно информации , определ ющей конкретный следующий из участвующих в установлении св зи с данным вызываемым приемником узел коммутации.
Кроме того, при третьем варианте способа сигналы от узла коммутации передатчика дискретных сигналов передают на узел коммутации вызываемого приемника согласно адресам, определ ющим конкретно подлежащие использованию узлы коммутации сети св зи дл  передачи сигналов к вызываемому приемнику, которые добавл ют на сто-г роне передатчика к указанным дискретным сигналам .совместно с адресом, указывающим вызываемый приемник дискретных сигналов.
Из последовательности адресов, подводимых к узлу коммутации, при дальнейшей передаче с узла коммутации исключают адреса, обозначаквдие данный узел коммутации.
Кроме того, в последовательности адресов, .обозначающих последовательно узлы коммутации, используемые дл  передачи дискретных сигналов, и вызываемый приемник дискретных сигналов, с помощью первого адреса в соответствующем узле коммутации устанавливают блок пол  св зи данного узла коммутации дл  передачи дискретных сигналов и адресов, и следующие за первым адресом адреса и дискретные сигналы после времени, необходимого на установку блока пол  св зи, передают дальше через блок пол  св зи Данного узла.коммутации.
В устройстве дл  осуществлени  способа по первому варианту, содержащем передатчик дискретных сигналов и приемник дискретных сигналов, представленные абонентом, которые через узел сопр жени  соединены с входом и выходом следующего по ходу передачи узла коммутации, узел сопр жени  содержит два передаилцих накопител  дл  адресного сигнала приемника и дл  заданного числа дискретных сигналов и приемный накопитель дл  заданного числа дискретных сигналов , причем блок управлени  передакадими накопител ми выполнен с возможностью управлени  выдачей сигналив узлу коммутации при наличии заданного числа передаваемых дискретных сигналов , а блок управлени  приемным накопителем вьтолнен с возможностьк) управлени  вьщачей содержащихс  в приемном накопителе дискретных сигналов к соответствующему приемнику дискретных сигналов при наличии в приемном накопителе заданного числа дискретных сигналов.
Кроме того, накопители выполнены в виде регистров, при этом передающие накопители образованы двум  регистрами , один из которых предназначен только дли адресного сигнала приемника дискретных сигналов и дл  сигналов , обозначающих вид передаваемых дискретных сигналов и/или сигналы синхронизации, а другой регистр предназначен только дл  заданного числа дискретных сигналов.
Блоки управлени  передаюцими и приемными накопител ми содержат тактовый генератор, выход которого через ключ соединен с управл ющими входами соответствуюедего регистра и с входом счетчика, имеющего счетную емкость , соответствующую числу сигналов максимально запоминаемому в соответствукнцих регистрах, выход которого соединен с входом обратной установки триггера, установочный выход которого соединен с управл ющим входом ключа, а установочный вход соединен с опросным выходом соответствук цего регистра.
Со входами узла коммутации, св занными с передатчиками дискретных сигналов, и с выходами узла коммутации , св занными с приемникс1ми дискретных сигналов, соединен блок настройки .
Кроме того, дл  осуществлени  второго варианта способа, в каждом узле коммутации к соответствукнцему сигнальному входу присоединен блок управлени  промежуточным накопителем дл  подачи в соответствук ций узел коммутации сигналов и выдачи их в блок пол  св зи только после настройки принадлежащего соответствующему узлу коммутации блока пол  св зи, причем дл  соответствующего блока пол  св зи предусмотрен блок настройки, с управл ющим входом которого через соответствующий управл ющий накопитель соединен адресный выход блока управлени  промежуточным накопителем.
Каждый блок управлени  промежуточным накопителем содержит адресный накопитель дл  приема и запоминани  адресного сигнала приемника и сигнальный накопитель дл  приема дискретных сигналов, св занных с этим адресным сигналом, и/или адресного сигнала передатчика , причем выход адресного
накопител   вл етс  адресным выкодом блока управлени , промежуточным накопителем .
Кроме того, дл  осуществлени  способа по третьему варианту, вход блока пол  св зи каждого узла коммутации соединен с выходом соответствуннцегопромежуточного накопител , причем со входом соответствующего промежуточного накопител  соединен адресный регистр , который через управл к ций накопитель дл  обозначени  содержащего в адресном регистре адреса выхода соответствующего блока. св зи соединен с блоком настройки дл  соответствующей настройки блока пол  св зи узла коммутации.
На фиг.1 приведена структурна  электрическа  схема устройства дл  реализации предлагаемого способа по первому варианту; на фиг.2 и 3 приведены структурные электрические схемы устройства дл  реализации способа по второму варианту; на фиг.4 - приведена структурна  электрическа  схема устройства, реализующего остальные возможности предлагаемого способа .
Устройство (фиг.1) содержит передатчик и приемник дискретных сигналов , представленные абонентом 1, узел 2 сопр жени  , узел коммутации 3, блок4 настройки, два передающик накопител , выпр)лненных в виде регистров 5 и 6 дл  адресного сигнала приемника и дл  заданного числа дискретных сигналов, приемный накопитель, выполненный в виде регистра 7, дл  заданного числа дискретных сигналов, блоки 8 и 9 управлени  передающими накопител ми, блок 10 управлени  приемньвл накопителем, причем каждый из блоков 8, 9 и 10 управлени  содержит тактовый генератор 11, Kjno4 12, счетчик 13-и триггер 14,кроме того разветвительный контур 15, выключатель 16, элементы ШИ 17 и 18, моностабильный триггер 19,контрольно-возвратный &ло$с 20.
Устройство (фиг.2) содержит передатчики и приемники дискретных сигналав , представленные абонентами 1 , Ijj, узлы 2jf, 2 сопр жени  соответствуи цего абонента 1, i, узлы 1...3 коммутации, каждый из которых состоит из блока 21 управлени  промежуточным накопителем, у1Н авл н дего накопител  22, блока 23 пол  св зи и блока 24 настройки.
БЛОК 21 (фиг.З) управлени  промежуточным накопителем содержит адресный накопитель 25, сигнальный накопитель 26, кроме того, элементы И 27 и 28, блок 29 синхронизации, моностабильный триггер 30, тактовый блок 31, элементы 32, 33, 34 и 35 задержки , выключатель 36, генератор 37 синхронизации , тактовый генератор 38, элемент ИЛИ 39,
Устройство (фиг,4) содержит передатчики и приемники дискретных сигналов , представленные абонентгиниij и 1(, узлы 2 и 2 j сопр жени  соответствующего абонента 1, 1,, узлы 3 и 3 , коммутации, каждый из которых состоит из блока 21 управлени  промежуточным накопителем, управл ющего накопител  22, блока 23 пол  св зи, блока 24 настройки и адресно-, го регистра 40.
О
Предлагаемый способ осуществл етс  следук цим образом.
Предположим, что передатчик дискретных сигналов абонента 1 начал
S передачу выборочной информации, представл ющую гшрес. Эта выборочна  информаци , т.е. биты, образующие адресный сигнал, поступает через разеетвительный контур 15 и выключатель
0 16, наход щийс  в указанном положении , а также через элемент ИЛИ 17 в предусмотренные дл  этого ступени регистра 5. Если регистр 5 воспринимает число битов адресных сигналов, необходимое дл  создани  св зи с дру5 гой абонентской станцией или с приемником сигналов другой абонентской станции, то это приводит к тому, что выключатель 16 переключаетс . Теперь сигналы св зи или биты сигналов св 0 зи, исход щие с передатчика абонента 1, последовательно запоминаютс  в ступен х регистра 6. Если в регистре б накапливаетс  заданное число битов сигналов св зи, то на вход е блока
5 8 поступает сигнал 1. По этому сигналу блок 8 на своем выходе а вьщает число импульсов, соответствующее числу ступеней регистра 5. Д этой св зи следует заметить, что счетчик
0 10, содержащийс  в блоке 8, обладает счетной емкостью, соответствующей числу ступеней регистра 5. При возникновении импульсов на выходе о блока 8 биты сигналов, содержащиес  в ступен х регистра 5, вытесн ютс  из этого
5 регистра, они последовательно возникают на выходе регистра 5. Эти биты сигналов через элемент ИЛИ 17 вновь поступают на вход регистра 5. Это значит , что регистр 5 используетс  в ка0 честве циклического регистра пам ти. Данные биты сигналов через элемент ИЛИ 18 поступают на вход блока 4 настройки . Этот блок принимает данные биты сигнсшов и провер ет при помощи
5 битов адресных сигналов, относ щихс  к этим битам сигналов, свободна ли лини , проход ща  через этот обозначенный выход узла 3 коммутации и, следовательно, к выбранному приемни0 ку сигналов. Если лини  свободна , то блок 4 настройки отыскивает еще незан тый коммутационный участок и включает этот участок только на длительность осуществл емой передачи
5 §итов сигналов св зи. После того как биты сигналов пол ностью вытеснены из регистра 5, на выходе а блока 8 импульсы не возникают . Но теперь выход в блока 8 про пускает сигнал 1, который воздействует через моностабильный триггер 19 так, что на вход е блока 9 в теч ние полностью определенного промежу ка времени поступает сигнал 1, Ук занный промежуток времени задаетс  при этом таким, в течение которого , -моностабильный триггер 19 находитс  в своем нестабильном состо нии. При по влении сигнала 1 на вхо де е блока 9 его триггер 14 устанав ливаетс , в результате чего на выхо де блока 9 теперь по вл ютс  импуль сы. При этом импульсы на выходе С) блока 9 возникают в количестве, соо ветствующем числу ступеней регистра 6. Согласно этому счетчик 13 блока имеет счетную емкость, соответствую щую числу ступеней регистра 6, После выдачи числа импульсов, определенно го счетной емкостью счетчика 13 бло ка 9, биты сигналов св зи в регистре 6 вытесн ютс  из него и через элемент ИЛИ 18, а также, в данном случа после буферного режима поступают через включенный напр мую узел 3 коммутации на определенный его выход. С этого выхода данные биты сигналов св зи поступают на выбранный приемник сигналов. Если все, только что вытесненные из регистра б биты сигналов св зи передаютс  через узел 3 коммутации, то участок св зи, включенный в нем напр мую ранее дл  передачи указанных битов, отключаетс . Соответствен но пр ма  коммутаци  узла 3, осуществл етс  снова только с очередным по влением битов сигналов с регистра 5. Это имеет место тогда, когда в регистре 6 снова накопитс  заданное количество битов сигналов св зи В этом случае протекают процессы, аналогичные описанным. Биты сигналов св зи, по вл ющиес  на выходе узла 3 коммутации, по линии , присоединенной к данному выходу , поступают на вход регистра 7. Если регистр 7 или соответствующий ему регистр в узле 2 сопр жени  выбранного приемника воспринимает биты сигналов св зи заданного количества , - это количество в данном случае может соответствовать числу ступеней регистра 7, то на вход е соответствующего блока 10 поступает сигнал 1, по которому на выходе а это го блока по вл ютс  импульсы с соответструкицегр тактового генератора 11. После поступлени  импульсов, число которых соответствует числу ступеней регистра 7, вьщача данных импульсов с тактового генератора 11 прекращаетс . Это осуществл етс  с помощью счетчика 13 блока 10, который облада ет счетной емкостью, соответствующей числу ступеней регистра 7. При помощи импульсов, по вл ющихс  на выходе О блока 10, биты сигналов св зи, иакопленные в регистре 7, выгружаютс  из регистра и через разветвительный контур 15 поступают на выбранный приемник сигналов. При этом (на фиг.1 не показано) могут быть прин ты меры , чтобы биты сигналов св зи, вытесненные или сдвинутые из регистра 7, циклично друг за другом поступгши на соответствующий приемник сигналов,куда бы передавались от рассмотренного передатчика сигналов. После вытеснени  битов сигналов св зи из регистра 7 этот регистр вновь готов к приему следукйцих битов сигналов св зи. Если выдача битов сигналов св зи с передатчика абонента 1 окончена, это может распознать контрольно-возвратный блок 20 и со стороны выхода возвратить ступени регистра 5, служащие дл  приема и запоминани  битов сигналов св зи. Указанные ступени регистра 5,следовательно, зар жаютс  вновь битами адресных сигналов лишь тогда, когда передатчик сигналов абонента 1 готов к созданию новой св зи с приемником. В устройство дл  осуществлени  предлагаемого способа (фиг.1) может быть предусмотрен и использоватьс  дополнительный регистр, аналогичный регистрам 6 и 7, чтобы избежать потери информации, что, в частности, может иметь место при сравнительно высоких частотах, производ щих передачи сигналов с соответствующей абонентской станции. Кроме того, узел 3 коммутации со стороны входа может быть оснащен промежуточным накопителем дл  приема сигналов св зи, передаваемых через узел 3 коммутации. Благодар  этому могут также устран тьс  возникающие потери сигналов вследствие внутренней блокировки узла 3 коммутации. Тактовые генераторы 11, содержащиес  в блоках 8,9 и 10 (фиг.1) передают по мере надобности импульсы с такой частотой следовани , с которой на выходе соответствующего регистра по вл ютс  соответствунвдие биты сигналов св зи. Узлы 3 коммутации (фиг.2) обозначены 3 ,32, к узлам коммутации 3,...3 могут быть по мере надобности подключены передатчики и приемники сигналов абонентов 1 в требуемом количестве . Эти абоненты 1, 1 через собственные узлы 2 сопр жени  подключены к соответствующим узлам 3 коммутации . Здесь рассматриваетс  лишь случай , когда с абонента 1, в качестве передатчика, вьвдаютс  сигналы, которые поступают на абонент 1, служащий приемником сигналов. Это значит что передача сигналов здесь осущес.твл етс  лишь в одном направлении. Рас сматриваемые ниже процессы протекают в этом случае так же, как если бы сигналы с абонента Ig передавались на абонент 1 . Такие направленные пе редачи сигналов, в частности, играют роль в технике передачи информации, В этом случае вполне достаточно передавать сигналы с одной позиции, содержащей передатчик сигналов, на позицию, содержащую приемник сигнало Если с узла 2 сопр жени  сигналы выдаютс  на узел 3 коммутации, то - эти сигналы принимаютс  блоком 21 управлени  промежуточным накопителем и запоминаютс . Выдача Этих сигналов с выхода с| блока 21 происходит толь ко тогда, когда настроен блок 23. пол  св зиi Эта настройка осуществл  етс  через блок 24 настройки, который срабатывает от управл ющего накопител  22. К этому управл ющему накопителю с блока 21 поступает адрес выбранного по мере надобности приемника сигналов, в данном случае это адрес абонента 1 или хот  бы уз ла 3), коммутации. Управл ющий накопитель 22  вл етс  разновидностью координационного накопител . Предусмотренный на узле 3ц коммутации центральной станции управл5гющий накопитель 22| состоит из адресно-управл емого накопител , в котором отдельна  накопительна   чейка по мере надобности накапливает соответствующую настроечную информацию об относшцемс  к «ей поле св зи. Отдельные позиции управл ющего накопител  22 управл ютс  при этом адресами выбранны приемников сигналов. К выходам блока 23 пол  св зи, от нос щегос  к узлу 3 коммутации, могут быть подключены и другие узлы 3 коммутации и приемники сигналов абонентов 1. В данном случае только узел 32коммутации со стороны входа подключен к выходу блока 23 пол  св зи. Структура этого узла З .коммутации полностью соответствует стру ктуре узла 3 коммутации. Это относитс  к узлу 3 у коммутации, который в данном случае через другие и соответственно выполненные узлы 3 коммутации должен быть подключен на вход блока 2 3л пол  св зи узла 2, коммутации . На выход блока 23и пол  св зи, относ щегос  к узлу 3ц коммутации, через узел 2 j. сопр жени  подключен абонент 1 j., служащий здесь приемником сигналов. Цифровые сигналы св зи, которые могут передаватьс  с передатчиков по мере надобности вкюсте с предшествующим им адресньв сигналом, указывающие приемник, предназначенный дл  воспри ти  сигналов св зи, в любой последовательности во времени передаютс  через узлы 3 коммутации к при емнику сигналов, обозначенному адрес ным сигналом. При этом сигналы св зи соответствуккцего передатчика до их выдачи на узел 3 кок мутации подвергаютс  индивидуальному (по передатчикам ), запоминанию. Только при наличии определенного количества сигналов св зи от соответствующего передатчика эти сигналы св зи вместе с адресным сигналом, обозначающим выбранный приемник сигналов, выдаютс  на узел 3 коммутации. Ь этом узле при помощи данного адресного сигнала создаетс  св зь между его входом, пропускающим адресный сигнал и следукщие за ним сигналы св зи, и выходом узла 3 коммутации, св занным с выбранным приемником сигналов только в течение длительности передачи сигналов св зи. В данном случае соединение образовано отдельными блоками 23., 23,... 23у, полей св зи, вход щими во множество св занных друг с другом узлов 3 коммутации сети св зи. Сигналы св зи , выдаваемые с передатчика абонента 1 и собранные в определенном количестве в узле 2 сопр жени  выдаютс  с их адресным сигналом, указывающим выбранный приемник сигналов, на блок 21, который через управл ющий накопитель 22,и блок 24. настройки так управл ет блоком 23. пол  св зи узла 3. коммутации, что в этом блоке 23. пол  св зи осуществл етс  пр ма  коммутаци  входа, соединенного с выходом О.блока 21. и, следовательно. маркированньщ, и выхода блока 23. пол  св зи, ведущего к другому рассматрив ,аемому узлу 3 коммутации, только в течение длительности передачи сигналов , которые запоминаютс  в блоке 21,. В случае пр мой коммутаиии блока 23 пол  св зи данные сигналы передаютс  через него и перезаписываютс  в блоке 212 3 коммутации. На этом узле блок 232. пол  св зи коммутируетс  напр мую также только дл  передачи данных сигналов. Таким же образом и блок 23 пол  св зи узла 3ц коммутируетс  напр мую только дл  передачи сигналов, которые запоминаютс  в соответствуквдем блоке 21,После пр мой коммутации соответствующего блока 23...23ц его настройка снова прекращаетс . Нова  настройка осуществл етс  только.при приеме соответствующего адресного сигнала при помощи блока 21, Таким образом, цифровые сигналы св зи с передатчика к приемнику сигналов постепенно передаютс  с одного узла св зи на другой. При этом используетс  тот участок св зи, который в отдельных управл ющих накопител х 22 до некоторой степени запоминаетс , например в виде настроечной информащии, определ ющей блок 23 пол  св зи только со стороны входа и со стороны выхода. Управл ющие накопители 22, 1ли 22, или 23 ц организованы именно так, что они дл  всех узлов 3 коммутации сети св зи о приемников сигналов содержат информа цию о том, через какой узел 3 коммутации в качестве ближайщего узла ком мутации должна происходить передача сигисшов на выбранный приемник. Передача сигналов св зи с передат чика к приемнику сигналов может допр нительно осуществл тьс  следующим об разом. Перед или дополнительно к первой передаче сигналов св зи с узла 3 коммутации, к которому подключен выдающий такие сигналы св зи передатчик , в данном случае это узел 3 ,,к узлу 3 коммутации, к которому подклю чен выбранный приемник сигналов, в данном случае речь идет об узле 3j, с узла 3 на узел 3 нар ду с адресным сигналом, обозначающим приемник сигналов абонента 1„ передаетс  адресный сигнал, обозначающий передатчик абонента 1.. Оба эти .гщресных сиг нала запоминаютс  затем на узле 3, содержащем выбранный приемник абонента Ij. Это может осуществл тьс , например, в сигнальном накопителе соответствующего блока 21. Если такие адресные сигналы сравниваютс  с соответствующими адресными сигналами , которые передаютс  до или дополнительно к первоначальной передаче сигналов св зи,которые должны передаватьс  с другого передатчика к этому приемнику сигналов, относитель но которого указанные первыми адресные сигналы уже запомнены, то благодар  этому может относительно просто устран тьс  двойна  зан тость данного приемника сигналов. Если данное сравнение гщресных сигналов не дает совпадени , это может служить индикацией того, что выбранный приемник сигналов уже зан т, т.е. данный момент использоватьс  не может. Если требуетс  с помощью рассматриваемой схемы закончить выдачу сигналов св зи с позиции передатчика а-бонента Ij к приемнику абонента 1 то к узлу 3,, содержащему приемник сигналов абонента адресный сигнал , обозначающий данный приемник, может быть подан вместе с гас щим сигналом и именно с узла 3, содержащего передатчик сигнсшов абонента 1 . При помощи этого сигнала информаци  о передатчике абонента 1 и приемнике абонента 1, накопленна  в узле ЗУ,, стираетс . Следовательно приемник сигналов абонента 1 вновь готов дл  приема сигналов св зи от других передатчиков. В данном случае на приемник сигналов абонента 1g моЖет подаватьс  еще сигнал отбо , означак ций окончание подачи сигналов св зи. При желании отключить в рассматри ваемой электрической схеме приемник сигналов абонента 1 или станут не нужны последующие сигналы св зи с передатчика абонента 1. можно с узла 3j, , содержащего приемник сигналов абонента 1,2. передать гас щий сигнал, который еще хранитс  на этом узле 3,., на узел 3, содержащий передатчик сигналов . Тогда с узла 3 передаетс  соответствующий индикационный сигнал на передатчик абонента 1. Кроме того , на узле 3 и, содержащем приемник сигналов абонента 1 накопленна  там информаци  о передатчике абонента It и приемнике сигналов абонента 11 стираетс . Каждый блок 21 (фиг.З содержит адресный накопитель 25 дл  приема и запоминани  адресного сигнала, обозначанлцего приемник, например абонента 2 (фиг.2). С этой целью адресный накопитель 25 сигнальным входом подключен к выходу элемента И 28, который одним входом подключен ко входу е блока 21, другим входом к выходу моностабильного триггера 30, который со стороны входа управл етс  блоком 29, своим входом также подключенным ко входу е блока 21. Блок 29 синхронизации выдает выходной сигнал 1 тогда, когда он в сигналах, поданных на его вход, опознает наличие синхронного слова, в этой св зи следует заметить, что в данном случаз, поблочно выдаваемые или передаваемые сигналы, могут иметь следующий состав: первые 8 битов образуют синхронное слово, следуннцие 8 битов образуют адрес приемника сигналов, один бит служит в цел х четности, 3 бита служат дл  обозначени  вида сигналов или, соответственно, битов, подводимых к приемнику сигналов, и, наконец, следует установленное число битов сигналов св зи. При распознании синхронного слова, содержащегос  в указанной последовательности сигналов или битов, блок 29 синхронизации выдает выходной сигнал 1, при по влении которого моностабильный триггер 30 перебрасываетс  в свое нестабильное состо ние. Моностабильный триггер 30 выдает со своего выхода сигнал 1 в промежуток времени, в течение которого на входе е блока 21 управлени  промежуточным накопителем по вл ютс  биты, образующие адрес приемника сигнгшов. Вследствие этого в диапазоне этого промежутка времени биты адресного сигнгша запоминаютс  в адресном накопителе 25. Ко входуе блока 21 управлени  промежуточным накопителем подключен, кроме того, тактовый блок 31 своим входом. Этот блок при возникновении соответствующих битов со стороны выхода выдает на вход е блока 21 управлени  промежуточным накопителем тактовые импульсы. Эти тактовые импульсы внутри промежутка времени, в течение которого моностабильный триггер 30 находитс  в своем настабильном состо нии, подвод тс  через теперь способный к передаче элемент И 27 на тактовый вход адресного накопител  25. Импульсы, подведенные к этому тактовому входу, вызывают запись битов сигналов св зи в адресно накопителе 25.
Тактовые импульсы, выдаваемые татовым блоком 31, поступают, кроме того, через элемент 32 задержки на тактовый вход сигнального накопител  26 блока 21 управлени  промежуточным накопителем. Этот элемент задержки рассчитан так, что на тактовом входе сигнального накопител  26 тактовые импульсы по вл ютс  только к началу по влени  битов сигналов св зи. Эти биты сигналов св зи подаютс  на сигнальный накопитель 26 на один вход, который соединен со входом е блока 21 управлени  промежуточным накопителем. В этом сигнальном накопителе 26 в данном случае, кроме, vToro, дополнительно к битам сигналов св зи может записыватьс  адресный сигнал, обозначающий передатчик сигналов, с которого вьщаютс  биты сигналов св зи. Этот адресный сигнал, обозначак ций передатчик сигналов, и адрюсный сигнал, обозначающий приемник, могут специбшьно переписыватьс  на узле 3 коммутации к которому подключен выбоанный приЬмНИК СИГНсШОВ.
Выходы элементов, образующих адресный накопитель 25 св заны с выходом о 2 блока 21 управлени промежуточным накопителем . К этому выходу подключен вход управл ющего накопител  22, который содержит накопленную информацию дл  настройки соответствующего блока 23 пол  св зи и выдает ее по ее управлению .
Кроме того, адресный накопитель 25 соединен сигнальным входом через элемент ИЛИ 39 с выходом d блока 21 управлени  промежуточным накопителем . Этот выход блока 21 управлени  промежуточным накопителем соединен со входом соответствующего блока 23 пол  св зи. С другим входом элемента ИЛИ 39 соединен выход сигнального накопител  26. Кроме того, с другим входом ИЛИ 39 соединен выход генератора 37 синхронизации , который служит дл  того, чтобы выдавать синхронное слово, соответствующее прин тому синхронному слову. Чтобы выдать такое синхронно слово, генератор 37 синхронизации со стороны входа управл етс  соответствующими тактовыми импульсами. Эти тактовые импульсы выдаютс  тактовым генератором 38 через элемент задержки 35. К элементу 35 задержки данные тактовые импульсы подаютс 
только в момент времени, к которому выключатель 36, введенный в соединение между тактовым генератором 38 и входом элемента 35 задержки, зги кнут . Выключатель 36 своим входом срабатывани  подключен к управл ющему выходу сигнального накопител  26. На этом управл ющем выходе сигнал срабатывани , замыкающий выключатель 36, возникает тогда, когда в сигнальном накопителе 26 накаплиo ваютс  биты сигналов св зи в заданном количестве. Времй задержки элемента 35 задержки при этом выбираетс  таким, что настройка соответствующего блока 23 пол  св зи обеспечи5 ваетс  по прошествии данного времени Зсщержки.
Тактовые импульсы, вьщаваемые с элемента 35: задержки, используютс  не только дл  управлени  генератором 37 синхронизации, но, кроме того, дл 
0 управлени  другим элементом 34 задержки , к выходу которого подключен тактовый вход адресного накопител  25 и вход элемента 33 задержки. Врем  задержки элемента 34 выбрано так,
5 что выдача тактовых импульсов с выхода этого элемента начинаетс  только тогда, когда с генератора 37 синхронизации выдаетс  синхронное слово . После этого начинаетс  разгрузка
0 битов адресного сигнала, содержащихс  в адресном накопителе 25. После разгрузки этих битов адресного сигнала следует разгрузка битов сигнала, накопленных в сигнальном накопителе
5 26, а именно при помощи подачи соответствующих тактовых сигналов на тактовый вход сигнального накопител  26. В соответствии с этим элемент 33 задержки обладает временем задержки,
0 которое истекает, когда из адресной пам ти адресного накопител  25 разгружаютс  биты адресного сигнала.
Таким образом, в укаэанной последовательности биты синхронного слова , биты адресного сигнала, обозна5 чающего приемник, биты сигналов св зи и в данном случае биты адресного сигнала, обозначающего передатчик, поступают друг за другом с выходаq блока 21 управлени  промежуточным
0 накопителем к соответствующему блоку 23 пол  св зи, включенному напр Елую дл  передачи этих битов сигналов . Кроме того, в адресный накопитель 25 могут вводитьс  один бит дл 
5 четности и три бита дл  обозначени  вида сигнала св зи или бита, подводимого к приемнику сигналов, так что эти.биты также передаютс .
Относительно иcпoльзye ыx в электрической схеме (фиг.З) элементов
0 задержки следует, что они задерживают тактовые импульсы, подведенные к ним по мере надобности к начету передачи , и при отсутствии тактовых импульсов на соответствующем их входе
5
возвращаютс  в свое исходное состо ние . Относительно элемента 32 задержки это происходит автоматически тогда , когда биты сигналов св зи и в данном случае биты адресного сигнала обозначающего передатчик, записываютс  в сигнальном накопителе 26, у других элементов задержки это происходит вследствие того, что после разгрузки соответствующих битов сигналов из сигнального накопител  26 выключатель 36 вновь разомкнут, в св зи с чем передача тактовых импульсов с тактового генератора 38 прерыва етс .
Узлы 3 и 3 ( коммутации (фиг.4) могут соедин тьс  друг с другом либо через р д других узлов коммутации.К отдельнЕлм узлам коммутации может подключатьс  необходимое число передатчиков и приемников сигисшов. При это передатчик и приемник могут быть объединены и образованы, например, чере абонент 1. В данном случае показаны только два таких абонента 1. и 1 ( -. Эти абоненты через собственные узлы 2 и 2у сопр жени  подключены к соответствующим узлам 3 и Зy коммутации Узлы 2 сопр жени  могут быть реализованы способом, представленным на фиг.1.
Здесь рассматриваетс  только случай , когда с абонента 1 в качестве передатчика вьщаютс  сигналы, которые подаютс  на абонент ly,, служащий приемником сигналов. Под такими сигналами понимаютс  цифровые сигналы св зи. Дополнительно к этим сигналам св зи выдаютс  и передаютс  адреса . Таким образом, в данном случае передача сигналов происходит только в одном направлении.
Проход щие далее процессы протекают так же, как если бы сигналы св зи передавались с абонента 1 к абоненту 1 . Такие направле-Мные передачи сигналов играют роль, в ч;астности , в технике передачи информации Правда, в этом случае может оказатьс  достаточной передача сигналов от станции, содержащей передатчик сигналов , к станции, содержащей приемник сигналов, не использу  передачу сигналов между обеими станци ми в обратном направлении.
Поскольку отдельные узлы 3 коммутации могут быть составлены одинаковым образом, в дальнейшем рассматриваетс  структура лишь одного узла 3 коммутации. Дл  определени  взаимно соответствующих блоков в обоих показанных узлах 3 коммутации использованы соответствующие обозначени , последние знаки в которых (1 или п) означают принадлежность к тому или другому узлу 3, т.е. узел 3 или
узел 3v, ., ч
Узел 3 коммутации (фиг.4; на каждой входной линии содержит элемент 4 задержки, который, например может представл ть собой регистр сдвига. Этот регистр сдвига имеет такое число ступеней, что промежуточному запоминанию может подвергатьс  максимальное число битов сигнсшов передаваемых с центральной станции. Сигналы, передаваемые с одного на другой узел коммутации сети св зи, могут иметь/ например, следующий максимальный состав: 8 битов образуют синхронное слово, максимум 10 адресов , из 8 битов каждый, образуют адреса узлов коммутации, управл ющих передачей сигналов, 8 битов образуют адрес выбранного приемника сигналов. 1 бит служит дл  четности, 3 бита служат дл  обозначени  вида подводимых к приемнику сигналов св зи или битов, 156 битов образуют сигналы св зи. В этом случае на каждом узле коммутации было бы достаточно иметь регис тр сдвига с 256 ступен ми чтобы обеспечить передачу сигналов.
Сигнгшы или биты с узла 3j коммутации поступают на элемент 42 задержку через выключатель 41, замкнутый в состо нии поко . Вход срабатывани  этого выключател  подключен к выходу элемента задержки, образованного моностабильным триггером. Согласно варианту выполнени  элемент задержки может быть образован управл емым тактами счетчиком с подключенным декодером, сигнал, размыкающий выключатель 41, с которого выдаетс  в промежуток времени, когда данный счетчик осуществл ет процесс счета. Такой счетный процесс дранный счетчик может выполн ть по специальному управлению , которое осуществл етс  от блока 43 распознавани  синхронного слова. Этот блок вьвдает при этом соответствующий управл ющий сигнал на выходе тогда, когда он в сигналах поданных на его вход, распознает синхронное слово. В данном случае биты, образующие это синхронное слово, по вл ютс  первыми во всей последовательности чередующихс  битов.
Моностабильна  триггерна  схема, предусмотренна  в данном случае в качестве элемента задержки, после ее срабатывани  находитс  в течение такого промежутка времени в нестабильном состо нии, когда непосредственно после указанного синхронного слова по вл етс  первый адрес из тех адресов , которые последовательно обозначают узлы 3 коммутации, используемые дл  передач сигналов с передатчика абонента 1; к приемнику сигналов абонента 1,. Эти адреса выставл ютс  впереди передаваемых в зависимости от потребности цифровых сигналов св зи в схеме приема сигнашов данного передатчика сигналов. Это может осуществл тьс  способом, описанным в св зи с фиг.1 относительно адресных сигналов. Устройство (фиг.4) работает следук дим образом. Предположим, что с узла 2, сопр  жени  сери ми по вл етс  р д сигналов или, соответственно, битов. При этом первые 8 битов могут образовывать синхронное слово, следующие 80 битов - 10 адресов, обозначающих соответствующее число узлов 3 комму тации, следующие 8 битов могут обра зовывать адрес, определ ющий выбран ный приемник сигналов, следующий би может быть битом четности, следующи 3 бита могут Обозначать вид последующих сигналов св зи, и, наконец, следующие 156 битов могут образовывать цифровые сигналы св- зи. Виты, образующие синхронное слово, т.е. в данном случае первые 8 битов,поступают через замкнутый еще выключа тель 41 к элементу 42 задержки. Кроме того, данное синхронное слово распознаетс  при помощи блока 43, распознавани  синхронного слова. После этого выключатель 41 размыка етс , а выключатель 44 замыкаетс . Проход щие теперь 8 битов, которые образуют первый из всех поступающих адресов, попадают в адресный регистр 40. После приема всех битов данного адреса с адресного регистра 40 выключатель 44 размыкаетс , а выключатель 41 замыкаетс . Все по вл ющиес  теперь биты подаютс  на элемент 42 Зсшержки. Этот элемент задержки воспринимает подведенные, к нему по мере надобности биты или сиг нсшы н запоминает их до тех пор, пока ему подвод тс  разгрузочные си налы или разгрузочные импульсы. Эти импульсы подаютс  с тактового генератора 45 через выключатель 46, . Разгрузка или выдача данных сигналов или битов из элемента 42 задержки осуществл етс  тогда, когда соответствующий блок 23 пол  св зи скоммутирован напр мую. Сигналы или биты, выдаваемые с выхода блока 23, пол  св зи узла 3 коммутации подаютс  в данном случае на другие аналогично устроенные и так же работающие узлы 3 коммутации пока, наконец, на вход узла 3, коммутации не будет подана цепь битов, содержаща  следующий состав: первые 8 битов образуют синхронное слово, следующие 8 битов образуют адрес выбранного приемника сигналов абонен та Ij,, следующий бит  вл етс  битом четности, следующие 3 бита определ ют вид последующих сигналов св зи и, наконец, следующие 156 битов пред ставл ют собой биты сигналов св зи. Эти биты в указанной последовательности по вл ютс  непосредственно один за другим на указанном входе узла 3ц коммутации. Затем на этом узле протекают те процессы, которые были описаны при рассмотрении узла 3. коммутации. В гщресном регистра 40, биты адреса выбранного приемника сигналов абонента 1 ц записывгиотс . Через соответствующий управл ющий накопитель 22 и и блок 24ц настройки этот адрес способствует тому, что осуществл етс  пр ма  коммутаци  соответствующего блока 23( пол  св зи , вследствие чего биты сигналов, содержащиес  в элементе 42 задержки , подаютс  на узел 2 и сопр жени , к которому подключен указанный приемник сигналов абонента 11 . Причем случаетс  и так, что 8 битов синхронного слова, содержащиес  в элементе 421, задержки, гас тс , т.е. не передаютс , если узел 2 и сопр жени  приемника абонента 1 не использует синхронное слово. Дл  передачи сигнашов с одного узла 3 коммутации на другой настраиваетс  блок 23 пол  св зи соответствующего узла 3 коммутации. При этом така  настройка св зи осуществл етс  с помощью сщреса, который предшествует сигналам св зи, передак димс  с передатчика приемнику. Эти адреса, как уже отмечалось, предшествуют сигналам св зи со стороны передатчика сигналов , а именно в узле 2 сопр жени , к которому подключен данный передатчик сигналов. С этой целью узлы 2 сопр жени , подключенные к каждому узлу 3 коммутации, могут быть св заны со специальной накопительной схемой, котора  после приема адреса выбранного приемника выдает адрес тех узлов коммутации , которые нужны при передаче сигналов св зи с передатчика, с помощью которого иницируетс  срабатывание указанного накопител , к выбранному приемнику. Это предполагает, что данный накопитель в отношении к каждому управл емому приемнику сигналов содержит адреса центральных станций, используекале центральной станцией, которой принадлежит указанный накопитель , дл  передачи сигналов. Блоки 23 пол  св зи на отдельных узлах 3 коммутации, через которые передаютс  сигналы с передатчика приемнику, по мере надобности коммутируютс  напр мую , но только в течение длительности передачи сигналов. В отношении к рассмотренным соотношени м это значит, что блоки 23, и 23 пол  св зи коммутируютс  напр мую лишь до тех пор, пока разгружаютс  биты сигнгшов, содержащиес  соответственно в элементгис 42;| и 42 задержки, и передаютс  через соответствующие блоки 23 пол  св зи. При этом в отношении блока 23и пол  св зи может случитьс  так, что 8 битов синхронного слова, содержащихс  в элементе 4:J vi задержки, не передгиотс  через блок 23у, пол  св зи если узел 2|i сопр жени  приемника сигналов абонента 1 не использует синхронное слово.После осуществленной передачи данных битов сигналов через соответствующий блок 23 пол  св зи его коммутаци  вновь прерываетс . Повторна  настройка или пр ма  коммутаци  соответствук цего блока 23 пол  св зи осуществл етс  только тогда, когда на узел 3 коммутации поданы соответствующие сигналы..
Последовательна  передача сигналов св зи с передатчика приемнику может дополнительно осуществл тьс  следующим образом.
Перед или дополнительно к первой передаче сигналов св зи и адресов с узла 3 коммутации, к которому подключен передатчик, выдающий эти сигналы (в данном случае это узел 3 коммутации) на узел 3 коммутации, к которому подключен выбранный приемник сигналов (в данном случае это узел Зц коммутации) с узла 3 на узел 3 ц передаютс  дополнительно к адресам, обозначающим узлы 3 коммутации , используемые дл  последовательной передачи сигналов с передатчика приемнику, и выбранный приемник сигналов, также и адрес, обозначающий данный передатчик сигналов абонента li. Этот адрес вместе с адресом , обозначающим выбранный приемник сигналов абонента 1 , записываетс  на узле 3, коммутации, к которому подключен приемник сигналов абонента ly,. Это может осуществл тьс , например, в специальном накопителе узла Зу) коммутации. Если сравнить эти адреса с соответствующими адресами, передаваемыми перед или Дополнительно к первой передаче сигналов св зи, которые должны передаватьс  с других передатчиков на этот же приемник абонента 1, относительно которого указанные адреса уже записаны , то благодар  этому может сравнительно просто устран тьс  двойна  зан тость данного приемника сигналов абонента l. Если данное сравнение записанных адресов передатчика и приемника с одной стороны и адресов приемника и другого передатчика с другой стороны, не дает согласовани , это может использоватьс  как указание на то, что выбранный приемник сигналов уже зан т и, следовательно , сейчас зан т быть не может.
Если при использовании рассматриваемой электрической схемы потребуетс  окончить вьодачу сигналов с передатчика абонента 1 приемнику абонента , то на узел Зц коммутации, к которому подключен приемник сигналов абонента ly,, можно подать адрес, обозначающий указанный приемник сигналов абонента 1, вместе с гас щим сигналом, а именно узлом 3 коммутации , к которому подключен Ъередатчик сигналов абонента 1.. Дополнительно к этому адресу и гас щему бигналу со стороны передатчика вьщаютс  также в этом случае адреса узлов 3 коммутации, предназначенных дл  передачи этого сигнала. При помощи адреса приемника сигналов абонента 1 и гас щего сигнала информаци , накопленна  на узле 3 коммутации относительно передатчика абонента 1 и приемника абонента 1 у, , стираетс , т.е. приемник сигналов абонента 1 вновь готов к приему сигналов св зи от других передатчиков. В данном случае на приемник сигналов абонента 1:у может подаватьс  еще и ключевой сигнал, означающий окончание подачи сигналов св зи.
Если требуетс  отключить от указанной электрической схемы приемник сигналов абонента ly, или не нужны дальнейшие сигналы св зи передатчика сигналов абонента 1 с узла 3, коммутации , к которому подключен приемник сигналов абонента Ij, можно передать гас щий сигнал вместе с адресом , обозначакндим передатчик сигналов абонента 1 , еще хран щимс  на этом узле 3j коммутации, на узел 3 коммутации, к которому подключен передатчик сигналов абонента 1. С это целью подготавливаютс  данный гщрес, а также адреса узлов 3 коммутации, участвующих в передаче сигналов с узла ЗУ, коммутации на узел 3 коммутации , к которому подключен указанный передатчик сигналов. Это может осуществл тьс  тем же способом, который уже описан дл  подготовки адресов со стороны передатчиков сигналов Нар ду с только .что рассмотренными процессами на узле Зц коммутации, к которому подключен приемник сигналов абонента 1 стираетс  накопленна  информаци  относительно передатчика абонента 1 и приемника сигнало абонента 1 .

Claims (13)

  1. Формула изобретени 
    1. Способ передачи дискретных сигналов в асинхронной коммутируемой адресной сети св зи, при котором вьадаваемые каждым передатчиком дискрет-ные сигнсшы совместно с предшествующим им адресным сигналом вызываемого приемника дискретных сигНалов предварительно накапливают раздельно по передатчикам и после накоплени  заданного количества их вьадают совместно с указанным адресным сигналом в соединительную систему, устанавливающую св зь с соответствующим вызываемым приемником, о т л и ч а ю щ и йс   тем, что, с целью повышени  пропускной способности сети св зи, св зь через соединительную систему устанавливают только на врем , равное длительности передачи упо м нутого заданного количества дискре ных сигналов, после чего св зь сразу прерывают и возобновл ют вновь кажды раз лишь при наличии того же количес тва последук дих дискретных сигналов с тем же адресным сигналом.
  2. 2.Способ по п.1, отличающийс  тем, что, с целью обеспечени  св зи через соединительную систему , образованную множеством следующих один за другим узлов коммутации , сигналы от узла коммутации пере датчика дискретных сигналов передают на узел коммутации вызываемого прием ника дискретных сигналов так, что cooтвeтcтвslш иe сигналы одного узла коммутации направл ют к следующему узлу коммутации согласно информации, определ ющей конкретный следуквдий из участвующих в установлении св зи с данным вызываемым приемником узел коьдалутации.
  3. 3.Способ ПОП.1, отлич ающ и и с  тем, что, с целью обеспечени  св зи через соединительную систему , образованную множеством следукндих один за другим узлов коммутации , сигналы от узла коммутации передатчика дискретных сигналов .передают на узел коммутации вызываемого приемника согласно адресам, определ ющим конкретно подлежащие использованию узлы коммутации сети св зи дл  передачи сигналов к вызываемому приейнику, которьае добавл ют на стороне передатчика к указанным дискрет ншч сигналам совместно с адресом, указывающим вызываемый приемник дискретных сигналов.
  4. 4.Способ по п.3, отличающий с   тем, что из последовательности адресов, подводимых к узлу коммутации, при дальнейшей передаче с узла коммутации исключают адреса, обозначанвдие данный узел коммутации.
  5. 5.Способ по п.4, отличающийс  тем, что в последовательности адресов, обозначающих последовательно узлы коммутации, используемые дл  передачи дискретных сигналов и вызываемый приемник дискретных сиг налов, с помощью пёрвого адреса в соответствующем узле коммутации уста навливают блок пол  св зи данного узла коммутации дл  передачи дискрет ных сигналов и адресов, и следующие за первым адресом адреса и дискретные сигналы после времени, необходимого на установку блока пол  св зи, передают дальше через блок пол  .св зи данного узла коммутации.
  6. 6.Устройство дл  осуществлени  способа по П.1, содержащее передатчик дискретных сигналов и приемник дискретных сигналов, представленные абонентом, которые через узел сопр жени  соединены с входом и выходом следующего по ходу передачи узла коммутации , отличающеес  тем, что узел сопр жени  содержит два передающих накопител  дл  адресного сигнала приемника и дл  заданного числа дискретных сигналов и приемный накопитель дл  заданного числа дискретных сигналов, причем блок управлени  передак цими накопител ми выполнен, с возможностью управлени  выдачей сигналов узлу коммутации при наличии заданного числа передаваемых дискретных сигналов, а блок управлени  приемным накопителем выполнен с возможностью управлени  выдачей содержащикс  в приемном накопителе дискретных сигналов к соответстзующег приемнику дискретных сигналов заданного числа дискретных сигналов.
  7. 7.Устройство по п.6, отличающеес  тем, что накопители выполнены в виде регистров.
  8. 8.Устройство по п.7, отличающеес  тем, что передакхцие накопители образованы двум  регистрами , один из которых предназначен только дл  адресного сигнала приемника: дискретных сигналов и дл  сигналов, обозначающих вид передаваемых дискретных сигналов и/или сигналы синхронизации , а другой регистр предназначен только дл  заданного числа дискретных сигналов.
  9. 9.Устройство по ПП.7 и.8, о т личающеес  тем, что блоки управлени  передающими и приемными накопител ми содержат тактовый генератор , выход которого через ключ соединен с управл ющими входами соответствующего регистра и с входом счетчика, имеющего счетную емкость, соответствующую числу сигналов, максимально запоминаемому в соответствующих регистрах, выход которого соединен с входом обратной установки триггера , установочный выход которого соединен с управл ющим входс 1 ключа, а установочный вход соединен с опросным выходом соответствующего регистра . .
  10. 10.Устройство по одному из пп.6-9 отличающеес  тем, что со входс1ми узла коммутации, св занными с передатчиками дискретных сигнгшов, и с выходами узла коммутации, св занными с приемника1ми дискретных сигналов , соединен блок настройки.
  11. 11.Устройство по одному из ПП.610 дл  осуществлени  способа по п.2, отличающеес  тем, что в каждом узле коммутации к соответствуидеглу сигнальному входу присоединен управлени  промежуточным накопителем дл  подачи в соответствуюш ий
    ,узел коммутации сигналов и выдачи их в блок пол  св зи только после наст ройки принадлежащего соответствуиэдему узлу коммутации блока пол  св зи,причем дл  соответствующего блока пол  св зи предусмотрен блок настройки, с управл ющим входом которого через соответствующий управл ющий накопитель соединен адресный выход блока управлени  промежуточным накопителем.
    12. Устройство по п.11, о т л и чающеес  тем, что каждый блок управлени  промежуточным накопителем содержит адресный накопителе дл  приема и запоминани  адресного сигнала приемника и сигнальный накопитель дл  приема дискретных сигналов , св занных с этим сщресным сигналом , и/или адресного сигнала передатчика , причем выход адресного накопител   вл етс  адресным выходом блока управлени  промежуточным накопителем .
  12. 13. Устройство по одному из пп.6-10 дл  осуществлени  способа по одному из пп.3-5, отличающеес  тем, что вход блока пол  св зи каждого узла коммутации соединен с выходом соответств$тощвго промежуточного накопител , причем со входом соответствующего промежуточного накопител  соединен адресный регистр, который через управл ющий накопитель дл  обозначени  содержащего в адресном регистре адреса выхода соответствук дего блока пол  св зи соединен с блоком настройки дл  соответствующей настройки блока пол  св зи узла коммутации.
  13. Источники информации, прин тые во внимание при экспертизе
    1. Lehiwetk F. und Lehvmburq К. Einfuhrung in die Fernschreibvermi11 I ungctechntk, Verlag Erick Herrog (E.H errog und R.OamIn) Goslar 1964, 603-609 (прототип).
    t I
    rt
    гг- ч
    JWf,
    гз,
    X
    гч,
SU752175643A 1974-09-30 1975-09-29 Способ передачи дискретных сигналов и устройство дл его осуществлени SU858582A3 (ru)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
DE19742446696 DE2446696C3 (de) 1974-09-30 1974-09-30 Verfahren und Schaltungsanordnung zur Übertragung von digitalen Nachrichtensignalen von Signalsendern zu Signalempfängern über eine Koppeleinrichtung
DE19752519445 DE2519445C3 (de) 1975-04-30 1975-04-30 Verfahren und Schaltungsanordnung zur Übertragung von digitalen Nachrichtensignalen von Signalsendern zu Signalempfängern über eine Koppeleinrichtung
DE19752522759 DE2522759C3 (de) 1975-05-22 1975-05-22 Verfahren und Schaltungsanordnung zur Übertragung von digitalen Nachrichtensignalen von Signalsendern zu Signalempfängern über eine Koppeleinrichtung

Publications (1)

Publication Number Publication Date
SU858582A3 true SU858582A3 (ru) 1981-08-23

Family

ID=27186110

Family Applications (1)

Application Number Title Priority Date Filing Date
SU752175643A SU858582A3 (ru) 1974-09-30 1975-09-29 Способ передачи дискретных сигналов и устройство дл его осуществлени

Country Status (10)

Country Link
US (1) US4061879A (ru)
AT (1) AT351082B (ru)
CH (1) CH599722A5 (ru)
FR (1) FR2286562A1 (ru)
GB (1) GB1499010A (ru)
IT (1) IT1042934B (ru)
LU (1) LU72648A1 (ru)
NL (1) NL7511461A (ru)
SE (1) SE7510959L (ru)
SU (1) SU858582A3 (ru)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4325147A (en) * 1980-06-16 1982-04-13 Minnesota Mining & Manufacturing Co. Asynchronous multiplex system
FR2503497B1 (fr) * 1981-04-03 1988-07-08 Telephonie Ind Commerciale Systeme temporel de telecommunications
US4965825A (en) 1981-11-03 1990-10-23 The Personalized Mass Media Corporation Signal processing apparatus and methods
US7831204B1 (en) 1981-11-03 2010-11-09 Personalized Media Communications, Llc Signal processing apparatus and methods
USRE47642E1 (en) 1981-11-03 2019-10-08 Personalized Media Communications LLC Signal processing apparatus and methods
US4488289A (en) * 1982-06-25 1984-12-11 At&T Bell Laboratories Interface facility for a packet switching system
US4512016A (en) * 1983-02-04 1985-04-16 At&T Information Systems Inc. Digital communication station signaling control
US4512017A (en) * 1983-02-04 1985-04-16 At&T Information Systems Digital dual channel communication terminal
FR2600481B1 (fr) * 1986-06-20 1988-08-26 Kalfon Rene Systeme de triage asynchrone de messages numeriques auto-routables
US5187907A (en) * 1988-10-31 1993-02-23 Kabushiki Kaisha Toshiba Interior panel unit for permitting arrangement of cables and devices on room floor

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SE318914B (ru) * 1969-03-18 1969-12-22 Ericsson Telefon Ab L M
BE795164A (fr) * 1972-02-08 1973-05-29 Ericsson Telefon Ab L M Procede de commande de portes de jonctions communes dans un central a modulation par impulsions codees
US3890469A (en) * 1973-12-04 1975-06-17 Gte Automatic Electric Lab Inc Time division switching system

Also Published As

Publication number Publication date
IT1042934B (it) 1980-01-30
FR2286562B1 (ru) 1980-04-30
CH599722A5 (ru) 1978-05-31
FR2286562A1 (fr) 1976-04-23
LU72648A1 (ru) 1975-09-29
AT351082B (de) 1979-07-10
NL7511461A (nl) 1976-04-01
ATA672875A (de) 1978-12-15
GB1499010A (en) 1978-01-25
US4061879A (en) 1977-12-06
SE7510959L (sv) 1976-05-28

Similar Documents

Publication Publication Date Title
US5495482A (en) Packet transmission system and method utilizing both a data bus and dedicated control lines
US4002842A (en) Time multiplex loop telecommunication system
US5475681A (en) Wireless in-building telecommunications system for voice and data communications
US3796835A (en) Switching system for tdm data which induces an asynchronous submultiplex channel
US3855422A (en) Time division multiplexer with each frame consisting of a fixed length bit oriented address field and a variable length character oriented data field
Gallagher Digital Time Division Switching for Military Communications
CA1237187A (en) Wide band integrated services local communication system
US4157458A (en) Circuit for use either as a serial-parallel converter and multiplexer or a parallel-serial converter and demultiplexer in digital transmission systems
US6064670A (en) Matrix for switching between two multiplex groups
JPS597276B2 (ja) 通信回路網
SU858582A3 (ru) Способ передачи дискретных сигналов и устройство дл его осуществлени
JPS61290838A (ja) 電気通信交換装置
US5128929A (en) Time division switching system capable of broad band communications service
US4500991A (en) Circuit arrangement for the control of the transmission of digital signals, particularly PCM-signals, between stations of a time division multiplex telecommunication network particularly PCM-time division multiplex telecommunication network
US4048447A (en) PCM-TASI signal transmission system
US3974339A (en) Method of transmitting digital information in a time-division multiplex telecommunication network
US3859465A (en) Data transmission system with multiple access for the connected users
GB1585610A (en) Digital signal transmission apparatus for tdm telecommunications networks
JPH0831073B2 (ja) I/oハンドラ−
US4811336A (en) Switching arrangement for communication of digital signals, in particular PCM signals
US4119804A (en) Open loop system for transmitting digital information
US4261052A (en) Integrated switching and transmission network
US5164940A (en) Modular communication system with allocatable bandwidth
US5754544A (en) Switching network for the pick-up and forwarding of data streams
SU798777A1 (ru) Система дл обмена информацией