SU843251A1 - Pulse frequency divider - Google Patents

Pulse frequency divider Download PDF

Info

Publication number
SU843251A1
SU843251A1 SU792705593A SU2705593A SU843251A1 SU 843251 A1 SU843251 A1 SU 843251A1 SU 792705593 A SU792705593 A SU 792705593A SU 2705593 A SU2705593 A SU 2705593A SU 843251 A1 SU843251 A1 SU 843251A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
frequency divider
pulse frequency
elements
Prior art date
Application number
SU792705593A
Other languages
Russian (ru)
Inventor
Владимир Ильич Гордин
Алексей Анисимович Кравченко
Новчинар Курбанов
Ба Шау Нгуен
Станислав Иванович Рудковский
Николай Николаевич Сытников
Original Assignee
Всесоюзный Научно-Исследовательский Инсти-Тут Аналитического Приборостроения
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Всесоюзный Научно-Исследовательский Инсти-Тут Аналитического Приборостроения filed Critical Всесоюзный Научно-Исследовательский Инсти-Тут Аналитического Приборостроения
Priority to SU792705593A priority Critical patent/SU843251A1/en
Application granted granted Critical
Publication of SU843251A1 publication Critical patent/SU843251A1/en

Links

Landscapes

  • Inverter Devices (AREA)

Description

(-54) ДЕЛИТЕЛЬ ЧАСТОТЫ ИМПУЛЬСОВ НА ШЕСТЬ(-54) PULSE FREQUENCY DIVIDER ON THE SIX

Изобретение относитс  к функциональным узломвычислительных устройст а -именно к счетчикам импульсов и делител м частоты повторени  импульсов на потенциальных элементах. Известен делитель частоты импульсов на шесть, содержащий восемь элементов ИЛИ-НЕ, инвертор и дес ть эле ментов И, причем первые входы четных элементов ИЛИ-НЕ соединены с выходам предыдущих нечетных элементов ИЛИ-НЕ первые входы которых соединены с выходами следующих четных элементов ШШ-НЕ to. Недостатком этого делител  частоты импульсов на шесть  вл етс  относительно низка  надежность, что св зано с относительно большим количеством используемых элементов и св зей между ними. Наиболее близок к предлагаемому делитель частоты импульсов на шесть, содержащий восемь элементов ИЛИ-НЕ и инвертор, вход которого соединен С входом делител  частоты импульсов на щесть, выход первого элемента ИЛИ-НЕ соединен с первым входом второго элемента ИЛИ-НЕ, выход которого соединен с первым входом первого элемента ШШ-НЕ, выход третьего элемента ИЛИ -НЕ соединен с входом четвертого элемента ИЛИ-НЕ, выход п того элемента ИЛИ-НЕ соединен с первьм входом шестого элемента ИЛИ-НЕ, выход которого соединен с первым входом п того элемента ИЛИ-НЕ, выход седьмого элемента ИЛИ-НЕ соединен с первым входом восьмого элемента ИЛИ-НЕ, выход которого соединен с первым входом седьмого .эле- мента ШШ-НЕ 2. Недостаток известного устройства относительно низка  надежность. Цель изобретени  - повьшение надежности . Поставленна  цель достигаетс  тем, что в делитель частоты импульсов на .шесть, содержащий восемь элементов 3 ИЛИ-НЕ и инвертор, вход которого со динен с входом делител  чистоты имп сов на шесть, выход первого элемент ИЛИ-НЕ соединен с первым входом вто го элемента ИЛИ-НЕ, выход которого соединен с первым входсм первого эл мента ИЛИ-НЕ, выход третьего элемен ИЛИ-НЕ соединен с входом четвертого элемента ИЛИ-НЕ, выход п того элеме та ИЛИ-НЕ соединен с первым входом шестого элемента ШШ-НЕ, выход кото рого соединен с первым входом п тог элемента ШШ-НЕ, выход седьмого эле мента ИЛИ-НЕ соединен с первым входом восьмого элемента ИЛИ-НЕ, выход которого соединен с первым входом седьмого элемента ИЛИ-НЕ, введены семь элементов И,первый вход первог элемента И соединен с входом делите частоты импульсов на шесть, второй вход первого элемента И соединен с выходом третьего элемента ИЛИ-НЕ, выход первого элемента И соединен с вторым входом первого элемента ШШ-НЕ и первым входом второго элемента И, второй вход и выход KOTdрого соединены соответственно с выходом шестого элемента ИЛИ-НЕ и вто рым входом седьмого элемента ИЛИ-НЕ выход которого соединен с первьм входом третьего элемента И,выход ко торого соединен с вторым входом п того элемента ИЛИ-НЕ, второй вход третьего элемента И соединен с первым входом третьего элемента ШШ-НЕ и выходом четвертого элемента И, первьй вход которого соединен с выходом второго элемента ИЛИ-НЕ, второй вход четвертого элемента И соединен с выходом инвертора и первым входом п того элемета И, второй и третий входы и выход которого соеди нены соответственно с выходом шесто элемента ИЛИ-НЕ, выходом восьмого элемента ИЛИ-НЕ и вторым входом шестого элемента ШШ-НЕ, первый и второй входы шестого элемента И сое динены соответственно с входом делител  частоты импульсов и выходом четвертого элемента ИЛИ-НЕ, выход шестого элемента- И соединен с вторыми входами второго и третьего элементов ИЛИ-НЕ и первым входом седьмого элемента И, второй вход и выход которого соединены соответственно с выходом п того элемента ШШи вторым входом восьмого элемента ШШ-НЕ. 1 На чертеже показана структурна  схема делител  частотц импульсов на шесть. Делитель частоты импульсов на шесть содержит восемь элементов ИЛИ-НЕ 1 - &, инвертор 9 и семь элементов И 10 - 16, вход инвертора 9соединен с входом 17 делител  частоты импульсов на шесть,выход первого элемента ИЛИ-НЕ 1 соединен с первым входом второго элемента ИЛИ-НЕ 2, выход которого соединен с первым входом первого элемента ИЛИ-НЕ 1, выход третьего элемента ИЖ-НЕ 3 соединен с вxoдo f четвертого элемента ШШ-НЕ 4, выход п того элемента ШШ-НЕ 5 соединен с первым входом шестого элемента ИЛИ-НЕ 6, выход которого соединен с первым входом п того элемента ИЛИ-НЕ 5, выход седьмого элемента ИЛИ-НЕ 7 соединен с первым входом восьмого элемента ШШ-НЕ 8, выход которого соединен с первым входом седь:мого элемента ИЛИ-НЕ 7, первый вход первого элемента И 10 соединен с входом делител  частоты импульсов на шесть, второй вход первого элемента И 10 соединен с выходом третьего элемента ИЛИ-НЕ 3, выход первого элемета И 10соединен с вторым входом первого элемента ИЛИ-НЕ 1 и первым входом второго элемента И 11, второй вход и выход которого соединены соответственно с выходом шестого элемента ИЛИ-НЕ 6 и вторым входом седьмого элемента ИЛИ-НЕ 7, выход которого соединен с первым входом третьего элемента И 12, выход которого соединен с вторым входом п того элемента ИЛИ-НЕ 5, второй вход третьего элемента И 12 соединен с первым входом третьего элемента ИЛИ-НЕ 3 и выходом четвертого элемента И 13, первый вход которого соединен с выходом второго элемента ШШ-НЕ 2, второй вход четвертого элемента И 13 соединен с выходом инвертора 9 и первым входом п того элемента И 14,второй и третий входы и выходы которого соединены соответственно с выходом первого элемента ИЛИ-НЕ 1, выходом восьмого элемента ШШ-НЕ 8 и вторым входом шестого элемента ИЛИ-НЕ 6, первый и второй входы Шестого элемента И 15 соединены соответственно с входом 17 делител  частоты импульсов и выходом четвертого элементаThe invention relates to a functional calculating device, namely, pulse counters and pulse repetition dividers on potential elements. There is a known pulse frequency divider for six, containing eight OR-NOT elements, an inverter and ten AND elements, the first inputs of even elements OR-NOT connected to the outputs of previous odd elements OR-NOT whose first inputs are connected to the outputs of the following even elements SH- NOT to. The disadvantage of this pulse frequency divider by six is the relatively low reliability, which is associated with the relatively large number of elements used and the connections between them. Closest to the proposed pulse frequency divider by six, containing eight OR-NOT elements and an inverter, whose input is connected to the pulse frequency divider to the input, the output of the first element OR-NOT is connected to the first input of the second element OR-NOT, the output of which is connected to the first input of the first element SH-NOT, the output of the third element OR -NON is connected to the input of the fourth element OR-NOT, the output of the fifth element OR-NOT is connected to the first input of the sixth element OR-NOT, the output of which is connected to the first input of the fifth element AND AND-NO, the output of the seventh OR-NO element is connected to the first input of the eighth OR-NO element whose output is connected to the first input of the seventh .ele- ment Hilti-NO 2. A disadvantage of the known device is relatively low reliability. The purpose of the invention is to increase reliability. This goal is achieved by the fact that the pulse frequency divider is a six-hole, containing eight elements 3 OR-NOT and an inverter, whose input is connected to the input of the purity divider by six, the output of the first element OR is NOT connected to the first input of the second element OR-NOT, the output of which is connected to the first input cm of the first element OR-NOT, the output of the third element OR-NOT is connected to the input of the fourth element OR-NOT, the output of the nth element OR OR-NOT connected to the first input of the sixth element SH-NOT, the output of which is connected to the first input of the top of the SHSh-N element E, the output of the seventh element OR — NOT is connected to the first input of the eighth element OR — NOT, the output of which is connected to the first input of the seventh element OR — NOT, seven AND elements are entered, the first input of the first element AND is connected to the input, divide the pulse frequencies by six, The second input of the first element AND is connected to the output of the third element OR NOT, the output of the first element AND is connected to the second input of the first element SH-NOT and the first input of the second element AND, the second input and output KOTdroy are connected respectively to the output of the sixth element OR NOT and eye entrance ohm of the seventh element OR-NOT whose output is connected to the first input of the third element AND, the output of which is connected to the second input of the fifth element OR-NOT, the second input of the third element AND connected to the first input of the third element SH-NOT and the output of the fourth element AND, The first input of which is connected to the output of the second element OR-NOT, the second input of the fourth element AND is connected to the output of the inverter and the first input of the first element AND, the second and third inputs and the output of which are connected respectively to the output of the sixth element OR NOT, the output of the eighth the OR-NOT element and the second input of the sixth element SH-NONE, the first and second inputs of the sixth element AND soinen respectively with the input of the pulse frequency divider and the output of the fourth element OR-NOT, the output of the sixth element AND connected to the second inputs of the second and third elements OR -NOT and the first input of the seventh element And, the second input and output of which are connected respectively with the output of the fifth element of the ШШи by the second input of the eighth element of ШШ-НЕ. 1 The drawing shows a block diagram of a pulse frequency divider by six. The pulse frequency divider by six contains eight elements OR-NOT 1 - &, the inverter 9 and seven elements AND 10 - 16, the input of the inverter 9 is connected to the input 17 of the pulse frequency divider by six, the output of the first element OR-NOT 1 is connected to the first input of the second the element OR NOT 2, the output of which is connected to the first input of the first element OR NOT 1, the output of the third element IL-NOT 3 is connected to input f of the fourth element ШШ-НЕ 4, the output of the fifth element ШШ-НЕ 5 is connected to the first input of the sixth an OR-NOT 6 element whose output is connected to the first input of the fifth IL element AND-NOT 5, the output of the seventh element OR-NOT 7 is connected to the first input of the eighth element ШШ-НЕ 8, the output of which is connected to the first input of the seventh: OR element-NE 7, the first input of the first element AND 10 is connected to the input of the pulse frequency divider six, the second input of the first element AND 10 is connected to the output of the third element OR NOT 3, the output of the first element AND 10 is connected to the second input of the first element OR NOT 1 and the first input of the second element 11, the second input and output of which are connected respectively to the output the sixth element OR NOT 6 and the second input the eighth element OR NOT 7, the output of which is connected to the first input of the third element AND 12, the output of which is connected to the second input of the fifth element OR NOT 5, the second input of the third element AND 12 connected to the first input of the third element OR NOT 3 and output the fourth element And 13, the first input of which is connected to the output of the second element SH-NOT 2, the second input of the fourth element And 13 is connected to the output of the inverter 9 and the first input of the fifth element And 14, the second and third inputs and outputs of which are connected respectively to the output of the first element OR NOT 1, you Odom eighth element Hilti NOR 8 and a second input of the sixth NOR element 6, the first and second inputs of the sixth AND gate 15 are connected respectively to the input 17 of the frequency divider and the output pulses of the fourth element

ИЛИ-НЕ 4, выход шестого элемента И 15 соединен с вторыми входами второго 2 и третьего 3 элементов ИЛИ-НЕ и первым входом седьмого элемента И 16, второй вход и вькод которого соединены соответственно с выходом п того элемента ИПИ-НЕ 5 и вторым входом восьмого элемента ИЛИ-НЕ 8. Пары элементов ИЛИ-НЕ образуют четыре триггера, причем первый триггер образован элементами ИЛИ-НЕ Г и 2, второй - элементами ИЛИ-НЕ 3 и 4, третий - элементами ИЛИ-НЕ 5 и 6 и четвертый элементами ИЛИ-НЕ 7 и 8.OR-NOT 4, the output of the sixth element AND 15 is connected to the second inputs of the second 2 and third 3 elements OR-NOT and the first input of the seventh element AND 16, the second input and code of which are connected respectively to the output of the fifth element IPI-HE 5 and the second input of the eighth element OR NOT 8. The pairs of elements OR-NOT form four triggers, the first trigger being formed by the elements OR-NOT G and 2, the second by the elements OR-NOT 3 and 4, the third by the elements OR-NOT 5 and 6 and the fourth by elements OR NOT 7 and 8.

(Триггеры в каждый из двух тактов при поступлении шести счетных импульсов на вход устройства.(Triggers in each of the two cycles when six counting pulses are input to the device.

Claims (1)

Формула изобретени Invention Formula Делитель частоты импульсов на шесть, содержащий восемь элементов ИЛИ-НЕ и инвертор, вход которого соединен с входом делител  частоты импульсов на шесть, выход первогоPulse frequency divider by six, containing eight elements OR-NOT and an inverter, the input of which is connected to the input of the pulse frequency divider by six, the output of the first Делитель частоты импульсов на шесть работает следующим образом.The pulse frequency divider by six works as follows. При поступлении первого импульса вначале по вл етс  единичный потенциал на входе 17 устройства. Пройд  элемент И 10 он измен ет состо ние первого триггера. Затем по вл етс  единичный потенциал на выходе инвертора 9 и, пройд  элементы И 13 и И 12j измен ет состо ние второго и третьего триггеров.When the first pulse arrives, a single potential at the input 17 of the device first appears. When the 10th element is passed, it changes the state of the first trigger. Then, a single potential appears at the output of the inverter 9, and elements 13 and 11j pass through changing the state of the second and third triggers. В дальнейшем устройство работает аналогично.In the future, the device works similarly. В таблице приводитс  последовательность состо ний, которые принимаютThe table lists the sequence of states that take элемента ИЛИ-НЕ соединен с первым входом второго элемента ИЛИ-НЕ, выход которого соединен с первым входом первого элемента ИЛИ-НЕ, выход третьего элемента ИЛИ-НЕ соединен с входом четвертого элемента ИЛИ-НЕ, выход п того элемента ИЛИ-НЕ соединен с первьд4 входом шестого элемента ИЛИ-Н Е, выход которого соединен с первым входом п того элемента ШШ-НЕ, выход седьмого элемента ИЛИ-НЕ соединен с первым входом восьмого элеelement OR is NOT connected to the first input of the second element OR NOT, the output of which is connected to the first input of the first element OR NOT, the output of the third element OR is NOT connected to the input of the fourth element OR NOT, the output of the fifth element OR is NOT connected to the first 4 input of the sixth element OR-H E, the output of which is connected to the first input of the fifth element SH-NOT, the output of the seventh element OR-NOT connected to the first input of the eighth ele
SU792705593A 1979-01-04 1979-01-04 Pulse frequency divider SU843251A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792705593A SU843251A1 (en) 1979-01-04 1979-01-04 Pulse frequency divider

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792705593A SU843251A1 (en) 1979-01-04 1979-01-04 Pulse frequency divider

Publications (1)

Publication Number Publication Date
SU843251A1 true SU843251A1 (en) 1981-06-30

Family

ID=20802274

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792705593A SU843251A1 (en) 1979-01-04 1979-01-04 Pulse frequency divider

Country Status (1)

Country Link
SU (1) SU843251A1 (en)

Similar Documents

Publication Publication Date Title
SU843251A1 (en) Pulse frequency divider
SU612414A1 (en) Frequency divider
SU860317A1 (en) Reserved pulse counter
SU928657A2 (en) Rate scaler
SU809579A1 (en) Pulse repetition frequency divider
SU479256A1 (en) Multi-input pulse counter
SU1483390A1 (en) Device for measuring frequency ratio
SU765970A1 (en) Four-cycle pulse distributor for control of stepping motor
SU479255A1 (en) Threshold logical element
SU657404A1 (en) Device for tolerance checking of time interval duration
SU798773A2 (en) Time interval shaping device
SU913604A1 (en) Counter
SU942254A1 (en) Pulse repetition period discriminator
SU985939A1 (en) Digital filter
SU513507A1 (en) Frequency divider with any integer division factor
SU372667A1 (en) DEVICE FOR CHANGING THE PERIODS OF THE FOLLOWING
SU843197A1 (en) Device for discriminating pulse train
SU613321A1 (en) Square rooting arrangement
SU790349A1 (en) Frequency divider with odd division coefficient
SU572925A1 (en) Switching unit
SU813754A1 (en) Pulse selector
SU436341A1 (en) DEVICE FOR SYNCHRONIZATION OF TWO TEAMS
SU1425867A1 (en) Demodulator of frequency-manipulated signals
SU824422A2 (en) Time delay device
SU744951A1 (en) Scaling device