(54) УСТРОЙСТВО ДЛЯ КЛАССИФИКАЦИИ ДВОИЧНЫХ ЧИСЕЛ к информационному входу коммутатора каналов, управл ющий вход которого соединен с выходом регистра адреса каналов, выход коммутатора каналов подключен к третвему входу первого элемента И и через элемент НЕ - к третьему входу второго элемента И, На чертеже представлена функциональна схема устройства дл классификации двоичных чисел. - . Устройство содержит регистр теку щего значени 1, коммутатор каналов 2f регистр адреса каналов 3,буферные запог.Ф1иан)щие блоки 4 и 5, элементы И 6f 7, элементы НЕ 8, шину записи 9f шину управлени 10. Устройство работает следующим образом. , В начале работы, на шину управлени :10 подаетс запрещающий потенциал, закрывающий элементы И 6 и 1, все разр ды регистра 1 устанавливаютс в нулевое состо ние, а в регистр 3 записьтзаетс число соответствующее адресу т-го канала, по значег-гига кода в котором будет произво,цитьск разделение мзссива информации, При этом коммутатор 2 Нсютраизаетс на анализ ill-гс раз р д а элемента NsaccnBa, (слова т.е. ао.цключают т-ый разр д регистра 1 к входам элемента НЕ о и элемента И ь. После этого устройство готово к рабО7;е, Работа устройства начинаетс поступлением на инфopмall;vIOHKыe входы рс-згистра. 1 первого двоичного числа исслелг.уеморо массива 1 и записьш его в регистр 1 сигналом зэ.писи, поступа 1иим Не) шину 9. После прохож,деник cni нала записи снимаетс залЕрещанэщий потенциал с управлени 10, Если анализируемый разр д числа содержит 1, то и соответствующий раз р д регистре 1 находитс : в единичном состо нии, которое через коммутатор каналов 2 открывает элемент И 6 и за ры.вает через элемаит HJ3 8 элемент И 7 по соответствующим входам. На этом все элементы устройства заканчи jjasoi: дикл работы. В следующем цикле работы сигнал приход щий через открытый элемент и б на вход записи буфераох о запогданающето блока 4 нерепйсывает первое число из регистра 1 в запоьинагощий блок 4, а в регистр i записывает второе двоичное число массива. Воли анализируемый разр д второго имеет нулевой иотенцкал, «о элемент И б оказывае-гс эакрыт потенциалом, а элемент И, 7 откры ед ннчиым потенциалом с выхода элемент НЕ 8., Вследствие этого в следующем цикле работы второе слово переписыва ета из регистра 1 в запо данающий блок 5 сигналом записи,доступающим через открытый эл.еменг И на аход записи блока 5. Одновременио е этим в регистр 1 записываетс аледующее слово массива. Устройство работает таким Образом до тех нор, пока не будет просмотрен весь массив информации . В процессе просмотра массива информации в буферном запоминающем блоке 4 накапливаютс слова, содержащие 1 в анализируемом разр де, а в буферном запоминающем блоке 5 - слова , содержащие О в том же разр де. Таким образом, цикл работы устройства по сравнению с прототипом сокращаетс в п раз, так как одно двоичное число исследуемого массива анализируетс не за п тактов, а за один. Устройство содержит малое количество оборудовани и требует дл своей реализации малых аппаратурных затрат. Кроме того, область применени устройства расшир етс ,, так как оно может классифицироватв) jM.a-cci-a-Jbi информации дзои-лпые c;ioi:)a которых икею;: раз-личную длину .Дл этого разр дность реГ ;стра 1 текущего энгишни выбираетс из расчета максимальной длины анализуёмых слов.СоответственБО этому выбираютс и буферные зап.оминаю дие блоки 4 и 5. При классификации чисел, имеющих длину меньшую, чем разр д-5ость регистра , свободные разр ды periic.cpa 1 не используютс и маскируютс , Фо 1эму л а и 3 о б ре т е и и Устройство Д.ЛЯ классификацит- двончi o значени , первый и .второй буферные запоминающие блоки, коммутатор кана- -- лов г элементы И, причем вход persiCTpa текущего значени подклю.ен к входу устройства, а выход - к информационным входам первого и второх о буферных запоминающих блоков, БХОДГЫ записи которых соедийеыы с sbixoдa m соответ-ственно первого и второго элементов И, первые входк которых соединены с шиной управлени устройства, вторые входы - с ШИР.ОЙ записи устройства и с входом aarfttcK регистра текущего значени , о т л: м ч а га щ е е с тем, что, с целью повышени быстродействи устройства и расширени области его применени з.а счет возможности классификации двоичных чисел, имеющих различную длину слов, устройство содержит регистр адреса каналов адреса каналов и элемент НЕ, причем выход регистра текущего значени подключен к информационному входу коммутатора каналов, управл ющий вход которого соединен с выходом регистра а,црвса каналов, выход коммутатора каналов подключен к третьему входу первого элемента И, и через элемент НЕ к третьему входу второго элемента И. Источники информации, прин тые во внимание при экспертизе 1. Патент Франции № 2052292, кл. Q 06 F 7/04, опублик. 1971. ..2.. Авторское свидетельство СССР ,кл.е 06 F 7/06,1975 (прототип).