SU731599A2 - Divider of pulse repetition frequency by six - Google Patents
Divider of pulse repetition frequency by six Download PDFInfo
- Publication number
- SU731599A2 SU731599A2 SU782673480A SU2673480A SU731599A2 SU 731599 A2 SU731599 A2 SU 731599A2 SU 782673480 A SU782673480 A SU 782673480A SU 2673480 A SU2673480 A SU 2673480A SU 731599 A2 SU731599 A2 SU 731599A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- pulse
- trigger
- counter
- Prior art date
Links
Landscapes
- Organic Low-Molecular-Weight Compounds And Preparation Thereof (AREA)
Description
1one
Изобретение относитс к области вычислительной и импульсной техники и может быть исиользовапо при реализации технических средств дискретной автоматики и вычислительной техники.5The invention relates to the field of computing and impulse technology and may be used when implementing technical means of discrete automation and computer technology.
Наиболее близким но технической сущности к изобретению вл етс делнтель частоты следовани имиульсов, содержащи триггеры, иивертор и элемент И 1J.The closest to the technical essence of the invention is an imulse tracking frequency delimit containing triggers, and a siver and an AND 1J element.
Недостатком данного устройства вл ет- ю с ограниченна функциоиальиа возможность , обусловленна выполнением только одной онерации - делени частоты и не позвол юща выполн ть умножение частоты следованн имиульсов.j5The disadvantage of this device is the limited functionality that is possible due to performing only one operation — frequency division and not allowing the frequency multiplication to be followed by the emulsions. J5
Цель изобретени - расщирение функциональных возмол-сностеИ делител .The purpose of the invention is the extension of functional vozmol-sosteI divider.
Эта цель достигаетс тем, что в делитель частоты повторени импульсов на щесть, содержащий триггеры с раздельными вхо- 2о дами, элемент И и инвертор, вход которого подключен к клемме источиика входных импульсов, иа входы четных триггеров и элемента И подаетс пр мой сигнал, а на входы нечетных триггеров - инвертирован- 25 ный, едииичный выход первого триггера соединен с нулевым входом второго триггера и с входом элемента И, а нулевой выход - с единичным входом второго триггера, единичный выход которого подключен к еди- ЗОThis goal is achieved by the fact that a pulse-to-pulse frequency divider containing triggers with separate inputs, an And element and an inverter, whose input is connected to the source terminal of the input pulses, And even triggers and an Element element are fed a direct signal, and to the inputs of odd triggers is an inverted 25, the single output of the first trigger is connected to the zero input of the second trigger and to the input of the element I, and the zero output to the single input of the second trigger, whose single output is connected to the single trigger
ничпому входу первого трпггера, а нулевой выход второго триггера - к нулевому входу первого триггера и к входу элемента И, единнчный выход третьего триггера соедннен с единичным входом второго триггера, с нулевым входом четвертого триггера и элемента И, а нулевой выход третьего трнггера - с нулевым входом второго триггера и с единичным входом четвертого триггера, единичный выход которого подключен к единичным входам первого н третьего триггеров, а нулевой выход - к нулевым входам первого н третьего трпггеров, введены счетчнки имиульсов, элемент сравнени , первые н вторые входы которого соедннены соответственно с выходамн нервого и второго счетчиков имиульсов, генератор импульсов и дополнительный элемент И, первый вход которого соедииен с выходом генератора импульсов, второй - с выходом элемента сравнени , а выход - с входами третьего счетчика импульсов, инвертора, четных трнггеров н элемента И, выход которого подключен к входу второго счетчика импульсов.the zero input of the first trgger, and the zero output of the second trigger - to the zero input of the first trigger and to the input of the element I, the single output of the third trigger connected to the single input of the second trigger, with zero input of the fourth trigger and the element And, and the zero output of the third trigger; the input of the second trigger and the unit input of the fourth trigger, the unit output of which is connected to the unit inputs of the first n and third triggers, and the zero output - to the zero inputs of the first n and the third trggers, are introduced imiulus, a comparison element, the first and second inputs of which are connected respectively to the outputs of the nerve and second imulse counters, the pulse generator and the additional element I, the first input of which is connected to the output of the pulse generator, the second to the output of the comparison element, and the output to the inputs of the third pulse counter, inverter, even trngers n element And, the output of which is connected to the input of the second pulse counter.
На чертеже нзобрал ;ена структурна электрнческа схема делнтел .The drawing is “assembled;” a structured electrical circuit delntel.
Он содержит первый 1, второй 2, третий 3 счетчики импульсов, элемент 4 сравненн , генератор 5 импульсов, элемент И 6, дополнительный элемент И 7, инвертор 8, триггеры 9-12, блок 13 делени часюты слсдоваин импульсов на шесть.It contains the first 1, second 2, third 3 pulse counters, element 4 compared, pulse generator 5, element 6, additional element 7, inverter 8, triggers 9-12, block 13 dividing the pulses into six pulses.
В исходном состо нии счетчики 1, 2 нгь ход тс в нулевом состо нии.In the initial state, the counters 1, 2 ng go in the zero state.
iipH это.ч на выходе элемента 4 также нуль, который закрывает элемент И У. Необходимым условием раооты устройства вл етс требование к частоте генератора импульсов и, котора доллсна быть в шесть раз больше частоты входной носледовательности имнульсов .iipH this.h at the output of element 4 is also zero, which closes the element AND Y. A necessary condition for the device to rotate is the requirement for the frequency of the pulse generator and which must be six times the frequency of the input impulse sequence.
Первый входной имнульс заинсывает единицу в первый двоичный счетчик 1. У.чемент 4 фиксирует неравенство кодов в счетчиках 1, 2 и выдает на свои выход еднннцу. Это приводит к открытию элемента И /, через которьп начнут .проходить нмпуо1ьсы от генератора 5.The first input impulse zainsyvayut unit in the first binary counter 1. Counting 4 captures the inequality of codes in the counters 1, 2 and issues on its output unitnntsu. This leads to the discovery of the element And /, through which the impedance of generator 5 will begin.
Так как ./и -б-/вх, то до прихода второго входного импульса с геиератора 5, через элемент И 7 проходит не менее шести нмпульсов , когорые идут на входы блока 1 и третьего счетчика ci.Since ./i-b- / in, then before the arrival of the second input pulse from the geerator 5, at least six impulses pass through the element 7 and go to the inputs of block 1 and the third counter ci.
Блок 13 работает следуюшим образом.Block 13 works as follows.
За исходное состо ние припнмаетс налпчие единичного иотеицнала на нулевых выходах трип еров 9-12 и на выходе ннвертора 8 и пулевого нотенцнала на единичных выходах триггеров 9-12 и на выходе блока 13. Первын импульс изменит состо ние триггера 12, затем но внтс едннкчнын нотепцнал на выходе инвертора Ь и из.меиит состо ние триггера И. Ьторои нмнульс вернет трипер 12 в исходное состо нию и нзмеиит состо ние триггера 1U, а затем по витс еднннчныи нотендиал на выходе иивертора Ь и вернет в исходное состо ние триггер 11. Третий импульс пзмеипт состо ние триггера 12, затем по витс единичный потенциал на выходе иниергора S, изменит состо ние триггеров 9 и и. четвертый имиульс вернет триггер 1 в исходное состо нне, затем ио внтс единичный нотенциал па выходе инвертора Ь н вернет триггер 11 в исходное состо нне. П тый импульс изменит состо ние триггера i2 и вернет триггер 10 в исходное состо ние, затем но витс еднничиьп нотенцнал на выходе ннвертора Ь и нзмеииг состо ние триггера 11. Шестой имнульс вернет тршгер 12 в исходиое состо нне и, пройд элемент И 6, ностуннт на выход блока 13, затем по витс единичный нотенциал на выходе ннвертора b н вернет триггеры 9 и 11 в исходное состо ние.For the initial state, the individual ioteitsnala presses at zero outputs of tripliers 9-12 and at the output of the inverter 8 and the bullet note at single outputs of triggers 9-12 and at the output of block 13. The first pulse will change the state of the trigger 12, but then only one pulse will change At the output of the inverter b and from the mea- sure, the state of the flip-flop i. pzmeipt with of the flip-flop 12, then Vits potential output unit iniergora S, changes the state of the flip-flops 9 and u. the fourth imiuls returns the trigger 1 to the initial state, then the single noticeable voltage on the output of the inverter b will return the trigger 11 to the initial state. Fifth pulse will change the state of trigger i2 and return trigger 10 to the initial state, then it will only indicate the output signal of the inverter b and trigger state 11. The sixth pulse will return three trigger 12 to the starting state and, the element 6 and nostunnt will return at the output of the block 13, then a single notional at the output of the inverter b n will return the triggers 9 and 11 to the initial state.
Когда нервые шесть нмпульсов от геператора 5 имнульсов пройдут через блок 13 делени частоты на шесть, на его выходе по витс один импульс, который н занншетс во втором счетчнке 2.When the first six pulses from the heater 5 pulses pass through block 13, dividing the frequency into six, the output of the pulse is one pulse, which is detected in the second counter 2.
Элемент 4 нри этом зафиксирует равеиство кодов в счетчнках 1, 2 (в но единнце) и выдаст на свой выход нулевоГ потенциал. Таким образом, носле нервогоElement 4, in this case, fixes the equality of codes in counters 1, 2 (but only) and gives out to its output a zero potential. So, wearing a nerve
входного имиульса в выходном счетчнке 3 занншетс шесть импульсов.the input emulsion in the output counter 3 transmits six pulses.
С приходом второго входного и.-Лнульса в первом двоичном счетчике 2 заи1ицетс число два. Элемент 4 выдаст на выход единичный потенциал, нри этом снова откроетс элемент н от геиератора 5 снова ироидет шесть имнульсов, которые добав тс к числу , занисаппому в третьем счетчнке 3, а также нройдут через блок 13. Па выходеWith the arrival of the second input and. -Lnulsa in the first binary counter 2, the number two is signified. Element 4 will give out a single potential output, again element N from the geerator 5 will open again and six six pulses will be added, which will be added to the number in the third counter 3, and also passed through block 13. Pa
иоследиего но витс импульс, которьи н добавитс к единице, заннсанно) во втором счетчнке 2, т. е. в нем устаноыггс чнсло- два. Элемент 4 нри этом фнкснрует равенство кодов в счетчиках 1, 2 (в обоих ноand subsequently, the Wits impulse, which is added to the unit, is attributed to the second counter 2, i.e., it has a set of two. Element 4 in this case equals the equality of codes in counters 1, 2 (in both but
чнслу два). Таким образом, иосле второго входного нмнульса в счетчнке 3 занишетс двенадцать импульсов.Two things). Thus, after the second input pulse in counter 3, there are twelve pulses.
В дальиейшем устройство работает аналогично , т. е. на каждый входной и.мнульсIn the future, the device works in a similar way, i.e., for each input signal.
от геиератора о проходит шесть имнульсов, которые суммируютс в счетчике 3 с ранее занисанпым числом, т. е. формируетс код N1X6.From the geyirator about six passes pass, which are summarized in the counter 3 with the previously insufficient number, i.e. the code N1X6 is formed.
К, генератору 5 нри этом не нредъ вл ютс требовани к стаби;1ьпости частоты и синхронизации с входной носледовательностью импульсов.To generator 5, these are not the requirements for frequency stability and synchronization with the input pulse train.
Предложенное устройство позвол ет выполн ть две операции-умиожение н деление на шесть частоты нмнульсов, вновь добавленные блокн в пасто шее врем выиускаютс в виде больших интегральных схем, иоэтому габариты устройства возрастут иезначнтельно .The proposed device allows two operations to be performed by dividing and dividing into six frequencies of nm pulses, the newly added blocks are being pasted out in the form of large integrated circuits in past time, and therefore the dimensions of the device will increase significantly.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782673480A SU731599A2 (en) | 1978-10-13 | 1978-10-13 | Divider of pulse repetition frequency by six |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782673480A SU731599A2 (en) | 1978-10-13 | 1978-10-13 | Divider of pulse repetition frequency by six |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU531287 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU731599A2 true SU731599A2 (en) | 1980-04-30 |
Family
ID=20789052
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782673480A SU731599A2 (en) | 1978-10-13 | 1978-10-13 | Divider of pulse repetition frequency by six |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU731599A2 (en) |
-
1978
- 1978-10-13 SU SU782673480A patent/SU731599A2/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
ES357212A1 (en) | Method of producing tones of an equally tempered scale | |
SU731599A2 (en) | Divider of pulse repetition frequency by six | |
SU532965A1 (en) | Pulse frequency divider by fifteen | |
SU966864A1 (en) | Device for shaping biased copies of pseudorandom sequencies | |
SU661833A1 (en) | Clock synchronization device | |
SU847517A1 (en) | Repetition rate scaler with 8:1 countdown | |
SU853635A1 (en) | Device for forming synchronization pulses in data reading | |
SU575767A1 (en) | Pulse shaper | |
SU944105A1 (en) | Switching apparatus | |
SU616262A1 (en) | Information input device | |
SU930324A1 (en) | Analogue-digital device for square rooting | |
SU851754A1 (en) | Pulse shaper | |
SU667966A1 (en) | Number comparing device | |
SU928345A2 (en) | Discrete pulse repetition frequency multiplier | |
SU540363A1 (en) | Periodic pulse frequency multiplier | |
SU648976A1 (en) | Discrete null-indicator | |
SU633152A1 (en) | Synchronizing arrangement | |
SU798833A1 (en) | Multiplying-dividing device | |
SU594585A1 (en) | Controllable frequency divider | |
SU444317A1 (en) | Minimum selector | |
SU611217A1 (en) | Voltage divider | |
SU686029A1 (en) | Device for determining the difference of two numbers | |
SU822248A1 (en) | Device for converting acoustic signals | |
SU839068A1 (en) | Repetition rate scaler with n and n+1 countdown ratio | |
JPS5938614B2 (en) | pulse multiplier |