SU675424A1 - Control device - Google Patents
Control deviceInfo
- Publication number
- SU675424A1 SU675424A1 SU782568672A SU2568672A SU675424A1 SU 675424 A1 SU675424 A1 SU 675424A1 SU 782568672 A SU782568672 A SU 782568672A SU 2568672 A SU2568672 A SU 2568672A SU 675424 A1 SU675424 A1 SU 675424A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- elements
- control device
- decoder
- output
- Prior art date
Links
Landscapes
- Executing Machine-Instructions (AREA)
Description
Изобретение относитс к вычислительной тех-; лике и может быть использовано в управл ющих устройствах электронной аппаратуры. .This invention relates to computing technology; and can be used in control devices of electronic equipment. .
Известен автомат дл управлени ЭВМ, содержащий два р да элементов пам ти (регистров на триггерах), св занных с источниками тактовых импульсов. Два р да триггеров используютс дл устранени ложных импульсов за счет различного времени срабатывани триггеров нижнего регистра. Перепись информации в верхний ретмстр осуществл етс при отсутствии тактовых импульсов 1.A known machine for controlling a computer containing two rows of memory elements (registers on flip-flops) connected with clock sources. Two rows of triggers are used to eliminate spurious pulses due to the different response times of lower register triggers. The overwriting of information into the upper retmaster is carried out in the absence of clock pulses 1.
Недостатком такого устройстаа вл етс увеличение используемого оборудовани .The disadvantage of such a device is an increase in the equipment used.
Наиболее близким к изобретению по технической сущности и достигаемому результату вл етс устройство управлени , содержащее регистр на ОС триггерах, блок формировани сигналов возбуждени , дешифратор, триггеры объектов управлени и генератор синхроимпульсов, причем выход последнего подсоединен к С входам DC триггеров регистра, D входы которых подключень к соответствующим выходам блока формировани сигналов возбуждени , а выходы - к соответствзтощим входам дешифратора, при этом выходы дешифратора подключены к первой группе входов блока формировани сигналов возбуждени , втора группа входов которого вл етс входами устройства 2.The closest to the invention in technical essence and the achieved result is a control device containing a register on the operating system, triggering unit, decoder, triggers of control objects and a clock generator, the output of the latter being connected to the C inputs of the trigger register D, the inputs of which are connected to the corresponding outputs of the block forming the excitation signals, and the outputs to the corresponding inputs of the decoder, while the outputs of the decoder are connected to the first group of inputs The formation of the excitation signals, the second group of inputs of which are the inputs of the device 2.
Недостатком устройства вл етс возможность по влени ложных импульсов на выходе дешифратора из-за разного быстродействи триггеров регистра.The disadvantage of the device is the possibility of the appearance of spurious pulses at the output of the decoder due to the different speed of the register triggers.
Например, автомат переходит из состо ни 100 в 001, из-за разного быстродействи возможны переходы 100 000 011 или 100 010 011 и т.д. Если на выходе дешифратора стоит триггер, то он может сработать.For example, an automaton goes from state 100 to 001, due to different speeds, transitions 100 000 011 or 100 010 011 etc. are possible. If there is a trigger on the output of the decoder, then it may work.
Цель Изобретени - повышение надежности устройства.The purpose of the invention is to increase the reliability of the device.
Это достигаетс тем, что в устройство введены элементы И и 2п последовательно соединенных элементов НЕ, причем первые входы элементов И подключены к соответствующим выходам дешифраторов, а вторые входы элементов И подключены к выходу последнего из 2п последовательно соединенных элементов НЕ, а выход каждого элемента И вл етс выходом устThis is achieved by inserting And and 2n elements of series-connected NOT elements into the device, with the first inputs of And elements connected to the corresponding outputs of the decoders, and the second inputs of And elements connected to the output of the last 2n series connected elements NOT, and the output of each element And comes out of the mouth
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782568672A SU675424A1 (en) | 1978-01-06 | 1978-01-06 | Control device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782568672A SU675424A1 (en) | 1978-01-06 | 1978-01-06 | Control device |
Publications (1)
Publication Number | Publication Date |
---|---|
SU675424A1 true SU675424A1 (en) | 1979-07-25 |
Family
ID=20744115
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782568672A SU675424A1 (en) | 1978-01-06 | 1978-01-06 | Control device |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU675424A1 (en) |
-
1978
- 1978-01-06 SU SU782568672A patent/SU675424A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
ATE224576T1 (en) | METHOD AND SYSTEM FOR PROCESSING COMMANDS IN STORAGE SYSTEMS WORKING ON THE ASSEMBLY BELT PRINCIPLE | |
KR870004308A (en) | Speed detector | |
SU675424A1 (en) | Control device | |
SU1195428A1 (en) | Device for generating pulse trains | |
JPS5571978A (en) | Electronic multiple function watch | |
SU1429122A2 (en) | Device for interfacing n sensors with computer | |
SU1522383A1 (en) | Digital pulse generator | |
SU697990A1 (en) | Random number generator | |
SU1405066A2 (en) | Device for interfacing n sensors with computer | |
SU934510A1 (en) | Image recognition device | |
SU1280600A1 (en) | Information input device | |
SU1347162A1 (en) | Pulse sequence generator | |
SU853635A1 (en) | Device for forming synchronization pulses in data reading | |
SU697992A2 (en) | Information registering device | |
SU1223352A2 (en) | Device for eliminating contact chatter effect | |
SU1387004A2 (en) | N-sensors-to-computer interface | |
SU1091146A1 (en) | Generator of sequnce of p fibonacci numbers | |
SU805294A1 (en) | Information input device | |
SU1338027A2 (en) | Device for separating single n-pulse | |
SU1410054A1 (en) | Device for determining feasibility matrix of graph | |
JPS55124806A (en) | Sequencing circuit of microcomputer | |
SU788056A1 (en) | Pulse train monitoring device | |
SU1758844A1 (en) | Former of pulse sequence | |
SU1226627A1 (en) | Device for eliminating contact chatter effects | |
SU1336025A1 (en) | Device for separating maximum internally-stable subsets of graph |