SU788056A1 - Pulse train monitoring device - Google Patents

Pulse train monitoring device Download PDF

Info

Publication number
SU788056A1
SU788056A1 SU792714437A SU2714437A SU788056A1 SU 788056 A1 SU788056 A1 SU 788056A1 SU 792714437 A SU792714437 A SU 792714437A SU 2714437 A SU2714437 A SU 2714437A SU 788056 A1 SU788056 A1 SU 788056A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
pulse
trigger
sequence
Prior art date
Application number
SU792714437A
Other languages
Russian (ru)
Inventor
Макбет Арутюнович Минасян
Сергей Айрапетович Мадоян
Original Assignee
Предприятие П/Я В-2061
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2061 filed Critical Предприятие П/Я В-2061
Priority to SU792714437A priority Critical patent/SU788056A1/en
Application granted granted Critical
Publication of SU788056A1 publication Critical patent/SU788056A1/en

Links

Landscapes

  • Control Of Conveyors (AREA)

Description

1one

Изобретение относитс  к электроизмерительной технике и может быть использовано дл  контрол  прохождени  импульсов, несущих различную ий- формацию в строгой последовательности, например при стыковке многофункциональных датчиков с электронно-вычислительной машиной.The invention relates to electrical measuring technology and can be used to control the passage of pulses carrying different information in a strict sequence, for example, when docking multi-functional sensors with an electronic computer.

Наиболее близким по технической . сущности к предлагаемому  вл етс  устройство дл  контрол  последовательности импульсов, содержащее формирователь , линии задержки, т риггеры, элемент И, и элемент ИЛИ 1. 15The closest technical. Essentially, a device for controlling a sequence of pulses, comprising a driver, delay lines, riggers, an AND element, and an OR 1 element. 15

Недостатки этого устройства заключаютс  в его сложности и низке быстродействии .The drawbacks of this device are its complexity and low speed.

Цель изобретени  - упрощение и повышение быстродействи .20The purpose of the invention is to simplify and improve speed .20

Цель достигаетс  тем, что в устройство , содержащее линию задержки выход которой соединен с первым входом элемента И, выход которого соединен с единичным входом триггера,  улвъой 25 вход которого соединен со входом устройства и со входом линии задержки, введен элемент НЕ, вход которого соединен с нулевым входом триггера, а выход - со вторым входом элемента И, 30The goal is achieved by the fact that the device containing a delay line whose output is connected to the first input of the element I, the output of which is connected to a single trigger input, the street 25 which is connected to the input of the device and to the input of the delay line is entered zero input of the trigger, and the output - with the second input of the element And, 30

На фиг. 1 приведена структурна  схема устройства на фиг. 2 - временные диаграклал, иллюстрирукицие его работу.FIG. 1 shows a block diagram of the device in FIG. 2 - temporary diagrams, illustrating his work.

Устройство содержит линию 1 задержки , триггер 2, элемент НЕ 3 и элемент И 4.The device contains a line 1 delay, trigger 2, the element is NOT 3 and the element And 4.

Устройство работает следующим об ,разом. .The device works as follows, at once. .

В исходном состо нии триггер 2 находитс  в нулевом состо нии, элемент И 4 закрыт запрещающим (низким) потенциалом , поступающим с выхода линии 1 задержки.In the initial state, the trigger 2 is in the zero state, the element And 4 is closed by the inhibitory (low) potential coming from the output of the delay line 1.

Claims (1)

Когда на вход устройства приходит контролируема  последовательность импульсов , то первый импульс этой последовательности поступает на нулевой вход триггера 2, подтверждающий его нулевое состо ние, кроме того, проход  через линию 1 задержки, первый импульс задерживаетс  на врем  Т и поступает на соответствующий вход элемента И 4. К этому моменту на другой вход элемента И 4 поступает запрещакхций сигнал с выхода элемента НЕ 3 образованный вторым импульсом контролируемой последовательности. В результате на выходе элемента И 4 сигнал о гсутствует и-триггер 2 остаетс  в исходном нулевом состо нии. При пропуске одного или нескольких импульсов контролируемой последовательности на выходе триггера 2 по вл етс  сигнал ошибки, длительность которого равна количеству периодов пропущенных импульсов. Пример. Отсутствуют третий, п тый и шестой импульсы (на-фиг. 2 показаны пунктиром). В момент пропуска третьего импульс на выходе элемента НЕ 3 поддерживаетс  высокий потенциал и поэтому згвдержанный второй импульс, пройд  через элемент И 4, перебрасывает триггер 2 в единичное состо ние. Четвертый импульс, поступа  непосредственно на нулевой вход триггера 2,восстанавливает его исходное сбсто ние. В момент пропуска п того импульса на выходе элемента НЕ 3 вновь поддер живаетс  высокий потенциал и задержа ный четвертый импульс, пройд  через элемейт И 4, перебрасывает триггер 2 в единичное состо ние. Это состо ние триггера 2 поддерживаетс  до при хода седьмого импульса, так как при отсутствии шестого импульса на выход элемента НЕ 3 поддерживаетс  высокий потенциал, и к тому же отсутствует сигнал на выходе линии 1 задержки (отсутствующий п тый импульс). Устройство обладает высоким быстродействием , так как сигнал ошибки на его выходе по вл етс  без задержки в момент пропуска импульсов контролируемой последовательности. Формула изобретени  .. Устройство дл  контрол  последовательности импульсов, содержащее линию задержки, выход которой соединен с первым входом элемента И, выход кото-1 рого соединен с единичным входом триггера , нулевой вход которого соединен со входом устройства и со входом линии задержки,о тличающеес  тем, что, с целью упрощени  и повышени  быстродействи , в него введен элемент НЕ, вход которого соединен с нулевым входом триггера, а выход - со вторым входом элемента И. Источники информации, прин тые во внимание при экспертизе Авторское свидетельство СССР № 612210, кл. G 05 В 23/02, 1976 (прототип).When a controlled pulse sequence arrives at the device input, the first pulse of this sequence arrives at the zero input of trigger 2, confirming its zero state, besides passing through delay line 1, the first pulse is delayed by time T and arrives at the corresponding input of the AND 4 element At this point, the signal from the output of the element HE 3 formed by the second pulse of the controlled sequence is prohibited by the other input of the element AND 4. As a result, at the output of the element And 4 a signal about a present and the trigger 2 remains in the initial zero state. When one or several pulses of the monitored sequence are skipped, an error signal appears at the output of trigger 2, the duration of which is equal to the number of periods of missed pulses. Example. The third, fifth and sixth pulses are absent (in Fig. 2 they are shown by dotted lines). At the moment of passing the third impulse at the output of the element HE 3, a high potential is maintained and therefore the sustained second impulse, having passed through the element 4, throws trigger 2 into one state. The fourth pulse, arriving directly at the zero input of trigger 2, restores its initial state. At the moment of passing the fifth pulse at the output of the HE 3 element, a high potential is again maintained and the delayed fourth pulse, having passed through the AND 4 element, flips trigger 2 into a single state. This state of flip-flop 2 is maintained until during the run of the seventh pulse, since in the absence of the sixth pulse the high potential is maintained at the output of the element HE 3, and there is also no signal at the output of the delay line 1 (the fifth pulse does not exist). The device has a high speed, since the error signal at its output appears without delay at the moment of passing the pulses of the controlled sequence. An apparatus for controlling a pulse sequence comprising a delay line, the output of which is connected to the first input of an element, the output of which is connected to a single trigger input, the zero input of which is connected to the input of the device and to the input of a delay line that, in order to simplify and increase speed, an element is introduced into it, NOT, the input of which is connected to the zero input of a trigger, and the output - to the second input of element I. Information sources taken into account during the examination Videelstvo USSR № 612210, cl. G 05 23/02, 1976 (prototype). иand Sw.fSw.f бых.З 3.byk.Z 3. . " ПП гт п МItIILJII /PP rm n MItIILJII / I II 1ГI II 1G II IIII II ILIL  
SU792714437A 1979-01-10 1979-01-10 Pulse train monitoring device SU788056A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792714437A SU788056A1 (en) 1979-01-10 1979-01-10 Pulse train monitoring device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792714437A SU788056A1 (en) 1979-01-10 1979-01-10 Pulse train monitoring device

Publications (1)

Publication Number Publication Date
SU788056A1 true SU788056A1 (en) 1980-12-15

Family

ID=20805881

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792714437A SU788056A1 (en) 1979-01-10 1979-01-10 Pulse train monitoring device

Country Status (1)

Country Link
SU (1) SU788056A1 (en)

Similar Documents

Publication Publication Date Title
SU788056A1 (en) Pulse train monitoring device
SU667966A1 (en) Number comparing device
SU1525885A1 (en) Pulse shaper
SU1582175A1 (en) Apparatus for measuring small time intervals between sequences of pulses of rectangular form
SU675424A1 (en) Control device
SU628630A1 (en) Phase starting recurrent signal analyzer
SU855997A1 (en) Decoding device
SU1084980A1 (en) Device for converting pulse train to rectangular pulse
SU1005287A1 (en) Device for delay of pulse signals
SU1322441A1 (en) Device for delaying pulses
SU1275447A2 (en) Device for checking source of sequential pulses
SU1348809A1 (en) Information input multichannel device
SU1441402A1 (en) Apparatus for majority selection of signals
SU1529425A1 (en) Device for gating delayed sampled signals
SU1169154A1 (en) Device for generating pulse train
SU687570A1 (en) Device for the conversion of pulse trains
SU1272491A1 (en) Device for checking pulse sequence
SU864546A1 (en) Adaptive register
SU575645A2 (en) Device for comparing numbers following one by one
SU748398A1 (en) Generator of cyclic pulse train
SU1367143A1 (en) Apparatus for delaying square pulses
SU1280600A1 (en) Information input device
SU871327A1 (en) Pulse-phase modulator
SU1394224A1 (en) Device for simulating process of reflex forming in animals
SU853814A1 (en) Device for monitoring pulse distributor