SU661814A1 - Ring counter - Google Patents
Ring counterInfo
- Publication number
- SU661814A1 SU661814A1 SU772477145A SU2477145A SU661814A1 SU 661814 A1 SU661814 A1 SU 661814A1 SU 772477145 A SU772477145 A SU 772477145A SU 2477145 A SU2477145 A SU 2477145A SU 661814 A1 SU661814 A1 SU 661814A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- ring
- inputs
- outputs
- decoder
- divider
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
Description
Изобретение относитс к области вычислительной техники и автоматики и может быть использовано в различных устройствах дискретной обработки информации.The invention relates to the field of computing and automation and can be used in various devices for discrete information processing.
Известны кольцевые счетчики, содержащие кольцевые делители частоты 1.Known ring counters containing ring frequency dividers 1.
Недостатком таких кольцевых счетчиков вл ютс ограниченные функциональные возможности.The disadvantage of such ring meters is limited functionality.
Известен также кольцевой счетчик, содержащий кольцевой делитель, выходь которого соединены с входами блока контрол начальных состо ний 2.Also known is a ring counter containing an annular divider, the output of which is connected to the inputs of the control unit for initial states 2.
Недостатком этого кольцевого счетчика также вл ютс ограниченные функциональные возможности.The disadvantage of this ring counter is also its limited functionality.
Целью изобретени вл етс расширение функциональных возможностей., The aim of the invention is to expand the functionality.
Поставленна цель достигаетс тем, что в кольцевой счетчик, содержащий кольцевой делитель, выходы которого соединены с входами блока контрол начальных состо ний , дополнительно введены дещифратор, блок управлени переносом и блок кольцевой св зи, причем пр мые и инверсные выходы кольцевого делител соединены с входами дешифратора, выходы которого соединеныThe goal is achieved in that a ring counter, which contains a ring divider, the outputs of which are connected to the inputs of the initial state control unit, is additionally entered a descriptor, a transfer control unit and a ring communication unit, with the forward and inverse outputs of the annular divider connected to the decoder inputs whose outputs are connected
ТT
с входами блока управлени переносом, управл ющие входы которого соединены с шинами сложени и вычитани , а выходы,блока управлени переносом соединены с входами кольцевого делител , выход блока контрол начальных, состо ний соединен с уп ,;: .равл ющим ВХОДОМ блока кольцевой св зи, информационный вход которого соединен с последним выходом кольцевого делител , а вспомогательные входы блока кольцевой св зи соединены с выходами дешифратора и тиной вычитани , выходы блока кольцевой св зи соединены с управл ющи.ми входами кольцевого делител .with the inputs of the transfer control unit, the control inputs of which are connected to the addition and subtraction buses, and the outputs of the transfer control unit are connected to the inputs of the ring splitter, the output of the initial control, the states connected to the yn,:: control input of the ring communication unit The information input of which is connected to the last output of the annular divider, and the auxiliary inputs of the annular communication unit are connected to the outputs of the decoder and the subtraction tin, the outputs of the annular communication unit are connected to the control inputs of the annular division it is
На чертеже показана структурна схема кольцевого счетчика.The drawing shows a block diagram of a ring counter.
Кольцевой счетчик содержит кольцевой The ring counter contains a ring
5 делитель 1, выходы которого соединены с входами блока контр1ол начальных состо ний 2, пр мые и инверсные, выходы кольцевого делител 1 соединены с входами дешифратора 3, выходы которого соединены с входами блока управлени , переносом 5 divider 1, the outputs of which are connected to the inputs of the control unit 1 of the initial states 2, direct and inverse, the outputs of the annular divider 1 are connected to the inputs of the decoder 3, the outputs of which are connected to the inputs of the control unit, by transfer
0 4, управл ющие входы которого соединены с шинами сложени 5 и вычитани 6, а выходы блока управлени переносом 4 соединены с входами кольцевого делител 1, выход блока контрол начальных состо ний 2 соединен с управл ющим входом блока кольцевой св зи 7, информационный вход которого соединен с последним вьтходом коль цевого делител 1, а вспомогательные входы блока кольцевой св зи 7 соединены с выходами дешифратора 3 и шиной вычитани 6, выходы блока кольцевой св зи 7 соединены с управл ющими входами кольцевого делител 1. В основу устройства положен кольцевой делитель 1, пр мые и инверсные выходы которого подключены к дешифратору 3. Получение весовых коэффициентов от «О до «2л- 1 в дешифраторе 3 иллюстрируетс табл. 1. С дешифратора 3 весовые коэффициенты от «О до «2 подаютс на блок 4 управлени . переносом в соответствии с табл. 2. В табл. 2 приведены состо ни ; выходов кольцевого делител в пределах полного цикла сложени (слева направо) и вычитани (справа налево). К блоку 4 управлени переносом подвод тс шина сложени 5 и щина вычитани 6. Выходы блока 4 соединены с входами кольцевого делител 1. Инверсные выходы кольцевого делител 1,завод тс на блок 2 контрол начальных, состо ний, выход которого подаетс на блок кольцевой св зи. На блок 7 кольцевой св зи подаютс коэффициенты веса «Ь и «п+ 1 с дешифратоКольцевой счетчик работает следующим образом. В начальный момент все выходы кольцевого делител 1 наход тс в «О состо нии и с выхода дешифратора 3 на блок 4 управлени переносом поступает разрещающий уровень, соответствующий весовому коэффициенту «О. Одновременно с блока 2 контрол начальных состо ний через блок 7 кольцевой св зи поступает разрешающий уровень на управл ющие входы первой и последней триггерной чейки кольцевого делител 1. В режиме сложени по шине 5 импульс через блок 4 управлени переносом поступает на первый счётный вход кольцевого делител 1, который измен ет свое состо ние, и с выхода дешифратора 3 на блок 4 управ661814 лени переносом поступает разрешающий уровень, соответствующий весовому коэффициенту «1. С приходом следующих импульсов на вход щины 5 процесс повтор етс дл всех весовых коэффициентов. При завершении цикла сложени блок 4 управлени переносом выдел ет импульс «2п по шине 8 дл следующей группы пересчетных схем. В режиме вь1читани . при положении, соответствующем весовому коэффициенту «О дешифратора 2, по шине 6 импульс через блок 4 управлени переносом поступает на счетный вход кольцевого делител 1, который измен ет свое состо ние и с выхода дешифратора 3 на блок 4 управлени переносом поступает разрешаюший уровень, соответствующий весовому коэффициенту «2п- 1. Одновременно формируетс импульс заема по щине 9 из следующей группы пересчетных схем. Если в режиме сложени с приходом последующих импульсов на вход щины 5 процесс повтор етс дл всех весовых коэффициентов , то в режиме вычитани при формировании весовых коэффициентов. «О, «и и «2п- 1 из весовых коэффициентов «1, «п + 1 и «2ff соответственно счетчик работает следующим образом. Импульс вычитани с шины 6 проходит через блок 4 управлени переносом на счет-.; ные входы кол ьцевого делител 1 и одновременно на блок 7 кольцевой св зи.. На блок 7 кольцевой св зи с дешифратора 3 подаютс разрещающие уровни, соответствующие весовым коэффициентам «1 или «N+ 1, которые, попада на управл ющие первый и последний входы кольцевого делител 1, дают разрешение на .прохождение импульса вычитани . Применение реверсивного управлени дещифрацией состо ний разр дов кольевого делител обеспечивает главное премущество данных счетчиков - простоту ещифрации и быстродействие, что расши ет функциональные возможности кольцеых делителей..,Использование реверсивного правлени увеличивает нагрузочную спообность триггерных чеек кольцевого делиел и дает возможность использовать веоые коэффициенты как управл ющие сигнаы дл дальнейшей обработки информации.0 4, the control inputs of which are connected to the addition and 5 subtraction buses 6, and the outputs of the transfer control unit 4 are connected to the inputs of the ring splitter 1, the output of the initial states 2 control unit is connected to the control input of the ring communication unit 7, whose information input connected to the last input of the ring splitter 1, and the auxiliary inputs of the ring communication unit 7 are connected to the outputs of the decoder 3 and the subtraction bus 6, the outputs of the ring communication unit 7 are connected to the control inputs of the ring splitter 1. An annular divider 1 is placed, the forward and inverse outputs of which are connected to the decoder 3. The table below shows the obtaining of weights from "O to" 2L-1 in the decoder 3. 1. From the decoder 3, the weighting factors from "O to" 2 are fed to control unit 4. transfer in accordance with the table. 2. In table. 2 shows the states; the outputs of the annular divider within the full cycle of addition (from left to right) and subtraction (from right to left). The transfer control unit 4 is supplied with an addition bus 5 and a subtraction layer 6. The outputs of block 4 are connected to the inputs of the annular divider 1. The inverse outputs of the annular divider 1 are inputted to the unit 2 of the control of initial states, the output of which is fed to the annular communication unit . To the ring communication unit 7, the weight coefficients " b and n & n + 1 are supplied with descrambled Ring counter operates as follows. At the initial moment, all the outputs of the ring splitter 1 are in the "On state" and from the output of the decoder 3 to the transfer control unit 4, the resolution level is received, corresponding to the weighting factor "O." Simultaneously from block 2, the control of the initial states through block 7 of the ring link enters the permitting level at the control inputs of the first and last trigger cell of the ring divider 1. In addition mode on bus 5, the pulse goes through block 4 of the transfer control to the first counting input of the ring divider 1 which changes its state, and from the output of the decoder 3 to the transfer control unit 4661814, the resolution level arrives corresponding to the weighting factor "1. With the arrival of the following pulses at the entrance of region 5, the process is repeated for all weights. At the end of the addition cycle, the transfer control unit 4 allocates a 2n pulse via bus 8 for the next group of scaling circuits. In read mode. at the position corresponding to the weighting factor "O decoder 2, bus 6 drives the pulse through the transfer control unit 4 to the counting input of the ring divider 1, which changes its state, and from the output of the decoder 3 to the transfer control unit 4 the permitting level corresponding to the weighting factor 2p-1. At the same time, a loan impulse is formed along the bus 9 from the next group of scaling circuits. If the process is repeated for all weights in the addition mode with the arrival of subsequent pulses at the entrance of section 5, then in the subtraction mode when weighting coefficients are formed. "O," and and "2n-1 of the weighting factors," 1, "n + 1 and" 2ff, respectively, the counter works as follows. The subtraction pulse from the tire 6 passes through the transfer control unit 4 to the counting; The ring-splitter 1 inputs simultaneously and simultaneously to the ring coupling unit 7. The ring coupling block 7 from the decoder 3 is supplied with resolution levels corresponding to the weighting factors "1 or" N + 1, which fall on the control first and last inputs of the ring divider 1, give permission for the passage of the subtraction pulse. The use of reversible control of the decompression state of the bits of the ring divider provides the main advantage of these counters - the simplicity of resolution and speed, which expands the functionality of annular dividers. The use of the reversing board increases the load utilization of the trigger cells of the ring division and makes it possible to use a number of coefficients as controllers. signals for further processing of information.
661814 Таблица661814 Table
nn
п +1n +1
2«-l2 "-l
ВыходыOutputs
Номер входного импульсаInput pulse number
О1O1
ООOO
ООOO
ООOO
ООOO
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772477145A SU661814A1 (en) | 1977-04-18 | 1977-04-18 | Ring counter |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772477145A SU661814A1 (en) | 1977-04-18 | 1977-04-18 | Ring counter |
Publications (1)
Publication Number | Publication Date |
---|---|
SU661814A1 true SU661814A1 (en) | 1979-05-05 |
Family
ID=20705424
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772477145A SU661814A1 (en) | 1977-04-18 | 1977-04-18 | Ring counter |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU661814A1 (en) |
-
1977
- 1977-04-18 SU SU772477145A patent/SU661814A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU661814A1 (en) | Ring counter | |
FR2285023A1 (en) | Counting of electrical pulses caused by radioactive source - involves use of microprogrammed system to process count and time | |
SU822376A1 (en) | Reversing counting device | |
SU721842A1 (en) | Displacement measuring device | |
SU597986A1 (en) | Digital phase meter | |
SU1120321A1 (en) | Device for extracting 7-th root of number | |
SU411453A1 (en) | ||
SU1024899A1 (en) | Device for data input from transducers | |
SU1266008A1 (en) | Converter of binary code to binary-coded decimal code of angular units | |
SU943598A1 (en) | Digital correlation phase meter | |
SU622070A1 (en) | Digital function generator | |
SU828391A1 (en) | Device for controllable delay of pulses | |
SU690475A1 (en) | Converter of binary code into binary-decimal code of degrees and minutes | |
SU758473A1 (en) | Frequency multiplier | |
SU531158A1 (en) | Device for processing and compressing information | |
SU758164A1 (en) | Computer of exponential fuctions | |
SU922706A2 (en) | Timer | |
SU679985A1 (en) | Device for correcting arythmetic errors | |
SU748419A1 (en) | Device for determining arithmetic mean | |
SU888111A1 (en) | Sine-cosine function generator | |
SU725038A1 (en) | Digital follow-up period meter | |
SU830378A1 (en) | Device for determining number position on nimerical axis | |
SU362490A1 (en) | REVERSIBLE COUNTER | |
SU949823A1 (en) | Counter | |
SU1547072A2 (en) | Device for determining number of units in binary number |