SU653747A2 - Двоичный счетчик - Google Patents

Двоичный счетчик

Info

Publication number
SU653747A2
SU653747A2 SU762424199A SU2424199A SU653747A2 SU 653747 A2 SU653747 A2 SU 653747A2 SU 762424199 A SU762424199 A SU 762424199A SU 2424199 A SU2424199 A SU 2424199A SU 653747 A2 SU653747 A2 SU 653747A2
Authority
SU
USSR - Soviet Union
Prior art keywords
output
elements
zero
trigger
logical
Prior art date
Application number
SU762424199A
Other languages
English (en)
Inventor
Владимир Алексеевич Грехнев
Виктор Александрович Шлыков
Original Assignee
Предприятие П/Я В-2097
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2097 filed Critical Предприятие П/Я В-2097
Priority to SU762424199A priority Critical patent/SU653747A2/ru
Application granted granted Critical
Publication of SU653747A2 publication Critical patent/SU653747A2/ru

Links

Landscapes

  • Transmission And Conversion Of Sensor Element Output (AREA)

Description

Изобретение отноомтс  к автоматике и вычислительной технике и может быть исполыювано в устройствах измерени  временных интервалов, а также в устройствах оиреле .юии  координат.
В основном авт. св. Хй 418982 онисано устройство, содержан1ее четыре разр да, каждый из которых содержит триггер пам ти , ком.мутациоиный триггер и элемент И-НЕ, причем единичный выход триггера нам ти соединен с единичным входом коммутационного триггера, единичный выход которого соединен с входом элемента И-НЕ, а нулевой выход соединен с едикичным входом триггера пам ти данного разр да, с нулевыми входами коммутационных триггеров и триггеров пам ти всех предыдущих разр дов и с входом элемента И-НЕ предыдущего разр да, выходы элементов И-НЕ первого и второго разр дов соединены с обоими входами коммутационных триггеров соответственно второго и третьего разр дов, выход элемента И-НЕ третьего разр да соединен с нулевым входом коммутационного триггера четвертого разр да, выход элемента И-НЕ четвертого разр да соединен с
входом дополнительного элемента И-НЕ, выход которого соединен с входом элемента И-НЕ четвертого разр да и с нулевыми входами всех триггеров пам ти и коммутационных триггеров делител  1. Однако известное устройство недостаточно надежно.
Цель изобретени  - повышение надежности устройства в работе.
Это достигаетс  тем, что в двоичном счетчике , содержащем четыре разр да, каждый из которых содержит триггер пам ти, коммутационный триггер и элемент И - НЕ, выход элемента И-НЕ второго разр да подключен к единичному входу коммутационного триггера четвертого разр да.
На чертеже изображена структурна  электрическа  схема двоичного счетчика.

Claims (1)

  1. Двоичный счетчик содержит тину 1 тактируемого сигнала, элементы И-НЕ 2-5 cootBeTCTBCHHo первого-четвертого разр дов, дополнительный элемент И - НЕ 6, элементы И-НЕ 7-14, попарно образующие коммутационные триггеры соответственного первого-четвертого разр дов, элементы И-НЕ 15-22, попарно образующие триггеры пам ти соответственно первого-четвертого разр дов . Устройство работает следующим образом . В исходном состо нии все триггеры пам ти наход тс  в нулевом состо нии, а тактирующий сигнал, поступающий на шину 1, отсутствует (равен логическому нулю). В этом случае на выходах элементов И-НЕ 2, 3, 4, 5, 15, 17, 19, 21 - логический нуль, на выходах остальных элементов И-НЕ - логическа  единица, поэтому с приходом первого тактирующего импульса срабатывает только элемент И-НЕ 8, устанавлива  триггер пам ти первого разр да в единицу. По окончании действи  тактирующего импульса на выходе элемента И-НЕ 2 по вл етс  логическа  единица. С приходом следующего тактирующего сигнала срабатывает элемент И-НЕ 10, устанавлива  триггер пам ти второго разр да в единицу, а триггер пам ти первого разр да в нуль. Чтобы не сработал элемент И-НЕ 8 в момент действи  тактирующего сигнала, после того, как триггер пам ти первого разр да установитс  в нуль, а также дл  обеспечени  устойчивой работы элемента И-НЕ 10, .выход этого элемента соединен с входами элементов И-НЕ 2, 8, 9. С приходом третьего тактирующего импульса срабатывает только элемент И-НЕ 8, так как на выходах элементов И-НЕ 2-5 - логические нули. По окончании действи  тактирующего импульса на выходе элемента И-НЕ 2 по вл етс  логическа  единица, а так как и триггер пам ти второго разр да находитс  в единичном состо нии, то на выходе элемента И-НЕ 3 также по вл етс  логическа  единица. Очевидно, что элементы И-НЕ 4, 11, 3, 9, 2, 7 работают как полусумматор , складыва  единицы переноса на разр д с состо нием триггера пам ти разр да , причем сигнал на выходах элементов И-НЕ 2-5 может изменитьс  лишь по окончании действи  тактического импульса. Таким образом, с приходом четвертого тактического импульса срабатывает элемент И-НЕ 12, устанавлива  триггер пам ти третьего разр да в единичное состо ние, а триггеры пам ти .младщих разр дов - в нуль. Наличие св зи с выхода элемента И-НЕ 12 на входы элементов И-НЕ 3, 8, 10, 11 оп ть преп тствует неправильной работе счетчика. Аналогично элемент И -НЕ 14 срабатывает лишь тогда, когда триггер пам ти четвертого разр да находитс  на нуле и на выходе элемента И-НЕ 4 логическа  единица (это значит, что триггеры пам ти предыдущих младших разр дов наход тс  в единице). Равный логическому нулю сигнал , по вившийс  на выходе элемента И-НЕ 14, устанавливает триггер пам ти четвертого разр да в единицу, а триггеры пам ти младших разр дов - в нуль. Далее счет продолжаетс  аналогично до тех пор, пока после прихода одиннадцатого тактирующего импульса в делителе не установитс  код 1011. При этом на выходе элемента И-НЕ 3 по вл етс  логическа  единица, следовательно на выходе элемента И-НЕ 13 по вл етс  логический нуль, а на выходе элемента 5 - логическа  единица. Поэтому с приходом двенадцатого тактирующего импульса срабатывает дополнительный элемент И-НЕ 6, устанавлива  счетчик импульсов в исходное состо ние. Формула изобретени  Двоичный счетчик по авт. св. № 418982, отличающийс  тем, что-, с целью повыщени  надежности устройства в работе, выход элемента И-НЕ второго разр да подключен к единичному входу коммутационного триггера четвертого разр да. Источники информации, прин тые во внимание -при экспертизе 1. Авторское свидетельство СССР № 418982, кл. Н 03 К 23/02, 1972.
SU762424199A 1976-12-03 1976-12-03 Двоичный счетчик SU653747A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762424199A SU653747A2 (ru) 1976-12-03 1976-12-03 Двоичный счетчик

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762424199A SU653747A2 (ru) 1976-12-03 1976-12-03 Двоичный счетчик

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU418982 Addition

Publications (1)

Publication Number Publication Date
SU653747A2 true SU653747A2 (ru) 1979-03-25

Family

ID=20684401

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762424199A SU653747A2 (ru) 1976-12-03 1976-12-03 Двоичный счетчик

Country Status (1)

Country Link
SU (1) SU653747A2 (ru)

Similar Documents

Publication Publication Date Title
US3091737A (en) Computer synchronizing circuit
SU653747A2 (ru) Двоичный счетчик
US3371282A (en) Plural, modified ring counters wherein each succeeding counter advances one stage upon completion of one cycle of preceding counter
US3091392A (en) Binary magnitude comparator
SU818022A1 (ru) Делитель частоты следовани импуль-COB HA 15
SU1497743A1 (ru) Пересчетное устройство в @ -кодах Фибоначчи
US3084286A (en) Binary counter
US3308286A (en) Statistical decision circuit
SU425177A1 (ru)
SU1338059A1 (ru) Счетчик импульсов
SU402154A1 (ru) Ан ссср
SU1218386A1 (ru) Устройство дл контрол схем сравнени
SU1203502A1 (ru) Устройство дл ввода информации
SU1649577A1 (ru) Многоканальный счетчик импульсов
SU729586A1 (ru) Устройство дл сравнени чисел
SU983566A1 (ru) Частотно-цифровое измерительное устройство
SU902074A1 (ru) Кольцевой сдвигающий регистр
SU1654826A1 (ru) Устройство дл контрол последовательностей сигналов
SU1211876A1 (ru) Управл емый делитель частоты
SU1201855A1 (ru) Устройство дл сравнени двоичных чисел
SU587628A1 (ru) Делитель частоты следовани импульсов
SU379054A1 (ru) КОМЛгУТИРУЮЩЕЕ УСТРОЙСТВОtJViU»I _^7»».^«^--
SU1413622A1 (ru) Устройство дл сортировки чисел
SU1001495A1 (ru) Устройство дл контрол последовательности импульсов
SU1298732A1 (ru) Устройство дл ввода информации