SU600617A1 - Analogue storage - Google Patents

Analogue storage

Info

Publication number
SU600617A1
SU600617A1 SU762402523A SU2402523A SU600617A1 SU 600617 A1 SU600617 A1 SU 600617A1 SU 762402523 A SU762402523 A SU 762402523A SU 2402523 A SU2402523 A SU 2402523A SU 600617 A1 SU600617 A1 SU 600617A1
Authority
SU
USSR - Soviet Union
Prior art keywords
comparator
input
output
generator
capacitor
Prior art date
Application number
SU762402523A
Other languages
Russian (ru)
Inventor
Юрий Иванович Белоносов
Эдуард Иовович Подольный
Виталий Евгеньевич Ямный
Original Assignee
Белорусский ордена Трудового Красного Знамени государственный университет им. В.И.Ленина
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Белорусский ордена Трудового Красного Знамени государственный университет им. В.И.Ленина filed Critical Белорусский ордена Трудового Красного Знамени государственный университет им. В.И.Ленина
Priority to SU762402523A priority Critical patent/SU600617A1/en
Application granted granted Critical
Publication of SU600617A1 publication Critical patent/SU600617A1/en

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

Изобретение относитс  к автоматике и вычислительной технике, в частности к аналоговым заноминающим устройствам.The invention relates to automation and computing, in particular to analog memory devices.

Известно аналоговое запоминающее устройство , содерл-:ащее пакопительный элемент, нанример конденсатор, управл емый генератор тока, схему сравнени  и схему управлени  1.An analog storage device is known, comprising: a common pack element, a capacitor, a controlled current generator, a comparison circuit and a control circuit 1.

Недостатком этого устройства  вл етс  ошибка, возникающа  вследствие перекомпенсации .A disadvantage of this device is an error resulting from overcompensation.

Известно также наиболее близкое по технической сущности к изобретению аналоговое заномииающее устройство, содержащее накопительный элемент, например конденсатор, подключенный к выходному повторителю напр жени , разр дному блоку, выходу генератора тока и через входной повторитель напр жени  к первым входам компараторов, вторые входы которых подсоединены к входной шине, выход первого компаратора подключен к управл ющему входу генератора тока 2.It is also known that the analog zanomiyu device is the closest to the invention in technical terms. the input bus, the output of the first comparator is connected to the control input of the current generator 2.

Недостаток такого устройства состоит в резком сужении динамического диапазона нри увеличении быстродействи  и точности, носкольку точность должна быть не хуже а, где а - коэффициент установки порога компаратора , управл ющего режимом быстрого зар да конденсатора.The disadvantage of such a device is a sharp narrowing of the dynamic range with an increase in speed and accuracy, so far the accuracy should be no worse than a, where a is the coefficient setting of the comparator threshold controlling the fast charge mode of the capacitor.

Цель изобретени  - повыщеппе точности аналогового запоминающего устройства.The purpose of the invention is to improve the accuracy of an analog storage device.

Это достигаетс  тем, что аналоговое запоминающее устройство содержит донолнительный генератор тока, выход которого нодключен к накопительному элементу, управл ющий вход - к выходу второго компаратора, третий вход которого соединен с выходом первого компаратора.This is achieved by the fact that the analog storage device contains a secondary current generator, the output of which is connected to the storage element, the control input to the output of the second comparator, the third input of which is connected to the output of the first comparator.

На фиг. 1 приведена схема предлагаемого аналогового запоминающего устройства.FIG. 1 shows a diagram of the proposed analog storage device.

Устройство включает в себ  компараторы 1 и 2, причем однн входы первого компаратора . 1 и второго компаратора 2 св заны собой, а другие входы этих компараторов соединены между собой и с выходом входного иовторнтел  3 напр жени . Вход повторител  3 напр жени  соединен с выходом генератора 4 тока и донолнительного генератора 5 тока , с выходом разр дного блока б, с входом выходного повторител  7 напр жени , с накопительным элементом, выполненным на конденсаторе 8. Выход компаратора 1 подключен к управл ющему входу генератора 4 тока и управл ющему входу компаратора 2, выход компаратора 2 - к управл ющему входу дополнительного генератора 5 тока и входу блока 9 управлени , выход которого соединен сThe device includes comparators 1 and 2, with one input of the first comparator. 1 and the second comparator 2 are connected to each other, and the other inputs of these comparators are connected to each other and to the output of the input voltage of the voltage 3. The input of the voltage follower 3 is connected to the output of the current generator 4 and the additional current generator 5, to the output of the discharge unit b, to the input of the output voltage follower 7, with a storage element made on the capacitor 8. The output of the comparator 1 is connected to the generator control input 4 current and the control input of the comparator 2, the output of the comparator 2 - to the control input of the additional current generator 5 and the input of the control unit 9, the output of which is connected to

управл ющим в.ходом компаратора 1, а второй вход - с шиной 10 управлени . Вход компаратора 1 соединен с входной шиной И.the control input of the comparator 1, and the second input with the control bus 10. The input of the comparator 1 is connected to the input bus I.

На фиг. 2 приведены временные диаграммы .FIG. 2 shows time diagrams.

Устройство работает следуюшим образом.The device works as follows.

В исходном состо нии конденсатор 8 разр жен разр дным блоком, а компаратор 1 блокирован схемой 9 управлени .In the initial state, the capacitor 8 is discharged by the discharge unit, and the comparator 1 is blocked by the control circuit 9.

При поступлении импульса разрешени  на П.1ИНУ 10 управлени  блок 9 снимает блокировку с управл ющего входа компаратора 1 и его выходной потенциал открывает генератор 4. Запоминаюш,ий конденсатор 8 быстро зар жаетс  большим посто нным током от генератора 4. В момент равенства входного напр жени  н напр жени  на конденсаторе выключаетс  компаратор 1, закрыва  генератор 4 тока. Однако выключение генератора 4 происходит с задержкой и на конденсаторе 8 наир жение всегда превышает значение входного напр жени  на еличину Д6 (см. фиг. 2), причем величина At/ тем больше, чем больше ток генератора 4 и чем больше величина задержки . Р1мпульс выключени  компаратора 1 включает компаратор 2, который срабатывает, если напр жение на конденсаторе 8 больше, чем входное, т. е. .When a resolution pulse arrives at control station 1INU 10, block 9 unlocks the control input of comparator 1 and opens the output potential of the generator 4. The memory of the capacitor 8 is quickly charged with a large direct current from the generator 4. At the moment the input voltage is equal The voltage on the capacitor is turned off by the comparator 1, closing the current generator 4. However, the generator 4 is turned off with a delay and on the capacitor 8 the decay always exceeds the value of the input voltage on the value D6 (see Fig. 2), and the value of At / is greater, the greater the current of the generator 4 and the greater the value of the delay. The turn-off pulse of the comparator 1 turns on the comparator 2, which is triggered if the voltage on the capacitor 8 is greater than the input, i.e..

Выходной импульс компаратора 2 включает геиератор 5 тока, который создает ток, значительно меньший тока генератора 4 и направленный в противоположную сторону. Малым током генератора 5 потенциал конденсатора 8 «дот гиваетс  до уровн  входиого иапр жени .The output pulse of the comparator 2 includes a current geerator 5, which generates a current much less than the current of the generator 4 and directed in the opposite direction. With a small current of the generator 5, the potential of the capacitor 8 "is reached to the level of the input voltage.

В момент уравнивани  входного напр жени  с напр жением на конденсаторе компаратор 2 выключаетс  н выключает геиератор 5. Одновременно срабатывает и схема управлени , котора  блокирует компаратор 1.When the input voltage is equalized with the voltage on the capacitor, the comparator 2 turns off and turns off the geyrator 5. At the same time, the control circuit that blocks the comparator 1 is triggered.

Данное устройство обеспечивает высокую точность запоминани  нанр жени  при высоком быстродействии.This device provides high accuracy of memory storage at high speed.

Claims (2)

1.Патент США JV 3659117, кл. Н ОЗК 17/00, 1974.1. US Patent JV 3659117, cl. N OZK 17/00, 1974. 2.Патент США N° 3862437, кл. Н ОЗК 17/00, 1975.2. US patent N ° 3862437, cl. N OZK 17/00, 1975.
SU762402523A 1976-09-07 1976-09-07 Analogue storage SU600617A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762402523A SU600617A1 (en) 1976-09-07 1976-09-07 Analogue storage

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762402523A SU600617A1 (en) 1976-09-07 1976-09-07 Analogue storage

Publications (1)

Publication Number Publication Date
SU600617A1 true SU600617A1 (en) 1978-03-30

Family

ID=20676333

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762402523A SU600617A1 (en) 1976-09-07 1976-09-07 Analogue storage

Country Status (1)

Country Link
SU (1) SU600617A1 (en)

Similar Documents

Publication Publication Date Title
US4174696A (en) Ignition system
SU600617A1 (en) Analogue storage
SU635620A1 (en) Timer
SU1046918A1 (en) Pulse generator
SU847374A1 (en) Analogue storage
SU1425726A1 (en) Logarithmic a-d converter
SU428559A1 (en) FREQUENCY DIVIDER
SU541269A1 (en) Square pulse generator
JPS587725Y2 (en) pulse delay circuit
SU430393A1 (en) LINENB1Y INTERPOLATOR
SU421102A1 (en) PULSE PHASE DETECTOR
SU535733A1 (en) Time relay
SU421113A1 (en) PULSE GENERATOR
SU1091353A2 (en) Pulse frequency divider
JPS5694835A (en) A/d converter
SU384189A1 (en) EXTENDER RECTANGULAR PULSE
SU442489A1 (en) Functional DC / DC converter to oscillation period with memory
SU1045355A1 (en) Pulse generator
SU1566412A1 (en) Analog memory device
SU841057A1 (en) Analogue storage device
SU571859A1 (en) Device for controlling thyristor
SU1554090A1 (en) Method of artificial switching of current in controlled thyratron converter
SU494749A1 (en) Analog Pulse Inverter
SU718923A1 (en) Arrangement for setting logic elements to original state
SU676989A2 (en) Integrator