SU428559A1 - FREQUENCY DIVIDER - Google Patents
FREQUENCY DIVIDERInfo
- Publication number
- SU428559A1 SU428559A1 SU1767974A SU1767974A SU428559A1 SU 428559 A1 SU428559 A1 SU 428559A1 SU 1767974 A SU1767974 A SU 1767974A SU 1767974 A SU1767974 A SU 1767974A SU 428559 A1 SU428559 A1 SU 428559A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- frequency divider
- output
- trigger
- threshold device
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
II
Изобретение относитс к автоматике и вычислительной технике. Делитель частоты может быть использован в качестве элемента дискретной техники.This invention relates to automation and computing. The frequency divider can be used as an element of a discrete technique.
Известен делитель частоты с регулируемым коэффидиентом делени , содержащий емкостный накопитель с разр дной цепью, выход которого подключен к входу порогового устройства. Этот делитель частоты обладает узким диапазоном регулировани .A known frequency divider with an adjustable division ratio, containing a capacitive drive with a discharge circuit, the output of which is connected to the input of the threshold device. This frequency divider has a narrow control range.
Цель изобретени - расширение диалазона регулирова-ни делител частоты. Дл этого в него введен триггер, один вход которого соеди.нен с источником входных имлульоов, другой - с выходом порогового устройства, при этом один БЫ.ход триггера подключен к в.ходу з правлени разр дной цепью, а другой - к импульсно.му входу е.мкостного накопител .The purpose of the invention is the expansion of the dialazon frequency divider. For this purpose, a trigger is introduced into it, one input of which is connected to the source of input signals, the other to the output of the threshold device, with one WAY. Trigger output is connected to the output drive of the discharge circuit, and the other to the pulse. input capacitive drive.
На чертеже показана функциональна блок-схема предлагаемого делител частоты, который содержит емкостный накопитель /, разр дную цапь 2, пороговое устройство 3 и триггер 4. Выход емкостного накопител соединен с входом порогового устрой,ст|Ва. Один вход триггера соединен с источником 5 входных илгпульсов, другой - с выходом парогового устройства. Один выход триггера подключен к входу управлени разр дной цепью, другой - к имлульоному входу емкостного цакопител . The drawing shows a functional block diagram of the proposed frequency divider, which contains a capacitive drive /, bit 2, threshold device 3 and trigger 4. The output of the capacitive drive is connected to the input of the threshold device, St | Ba. One trigger input is connected to a source of 5 input pulses, the other is connected to the output of a vapor-signal device. One output of the trigger is connected to the control input of the bit circuit, the other to the multi-input input of the capacitive accumulator.
Входные .имлульсы через триггер подаютс на емкостной накопитель интегрирующего тиПа. Зар д его на.коплтельного конденсатора осуществл етс от источника посто шюго тока и дозируетс частотой синхронизирующих идшульсов и переменным рез.нстаром (иа чертеже не .показаны). Конденсатор накопител зар жаетс до напр жени срабатыва1Н1ИЯ порогового устройства. При срабатываНИИ порогового устройства л-ый и.мнульс (п - .регулируемый коэффициент делени ) подаетс на нагрузку деллтел частоты (на выход 6} и на вход разр дной цвпл, шунтирующей конденсатор накопител . Этот конденсатор зар жаетс во врем паузы, и с приходом следующего .и.мпульса процесс повтор етс . Введение обратной св зи в виде порогового устройства улучшает стабильность работы Схемы.Input signals are triggered through a trigger to a capacitive integrator type drive. The charge of its capacitor capacitor is carried out from a source of constant current and is metered by the frequency of synchronizing pulses and the alternating power source (not shown in the drawing). The storage capacitor is charged before the voltage trips the threshold device. When the threshold device is triggered, the first impulse (n is the adjustable division factor) is applied to the load of the frequency split (at output 6} and at the input of the dvdp bypass capacitor of the storage capacitor. This capacitor is charged during pause and with arrival the next .and pulse process is repeated. The introduction of feedback in the form of a threshold device improves the stability of the Scheme.
2525
Делитель имеет хорошее согласование с .источником импульсов за счет нелинейности характеристики триггера, обладает высокой помехоустойчивостью и дает малые фазовые погрещлостн.The divider has good agreement with the source of pulses due to the nonlinearity of the trigger characteristics, has high noise immunity and gives a small phase perchloshchlostn.
Предмет изобретени Subject invention
Делитель частоты с регулируемым коэф-, фициентом делени , содержащий емкостный накопитель с разр диой цепью, выход которого падключен .к входу порогового устройства , отличающийс тем, что, с целью расширени диапазона регулировани , в него введен триггер, один вход которого соединен с источником входных импульсов, другой - с выходом порогового устройства, .при этом .один выход трипгера подключен к входу управлбн-и разр дной цепью, а другой - к импульсному входу емкостного «аколител .A frequency divider with an adjustable dividing ratio, containing a capacitive drive with a discharge circuit, the output of which is connected to the threshold device, characterized in that, in order to expand the control range, a trigger is inserted into it, one input of which is connected to the input source pulses, the other with the output of the threshold device. At this, one output of the tripper is connected to the input of the control and discharge circuit, and the other to the pulse input of the capacitive acolite.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1767974A SU428559A1 (en) | 1972-04-03 | 1972-04-03 | FREQUENCY DIVIDER |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1767974A SU428559A1 (en) | 1972-04-03 | 1972-04-03 | FREQUENCY DIVIDER |
Publications (1)
Publication Number | Publication Date |
---|---|
SU428559A1 true SU428559A1 (en) | 1974-05-15 |
Family
ID=20509177
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1767974A SU428559A1 (en) | 1972-04-03 | 1972-04-03 | FREQUENCY DIVIDER |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU428559A1 (en) |
-
1972
- 1972-04-03 SU SU1767974A patent/SU428559A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3337814A (en) | Phase comparator for use in frequency synthesizer phase locked loop | |
US2794123A (en) | Electrical delay circuits | |
GB1475101A (en) | Method of and apparatus for producing a subnanosecond pulse | |
SU428559A1 (en) | FREQUENCY DIVIDER | |
GB1347776A (en) | Pulse charge to voltage converter | |
US3014181A (en) | Generator of pulses with sequentially increasing spacing | |
US4604536A (en) | Timing circuits | |
SU381158A1 (en) | ||
SU421102A1 (en) | PULSE PHASE DETECTOR | |
US3155920A (en) | Two interconnected blocking oscillators | |
US2561897A (en) | Rotary contact modulator circuit | |
SU136910A1 (en) | Device for differentiating the voltage envelope | |
SU430393A1 (en) | LINENB1Y INTERPOLATOR | |
SU493905A1 (en) | Pulse current divider | |
SU1083330A1 (en) | Frequency multiplier | |
SU517149A1 (en) | Pulse expansion device | |
SU424305A1 (en) | PULSE GENERATOR | |
GB1272422A (en) | An electrical digital readout device for position measuring apparatus | |
SU395860A1 (en) | USSR Academy of Sciences | |
SU432525A1 (en) | TIME-PULSE MULTI-PURPOSE DEVICE | |
SU515268A1 (en) | Pulse converter | |
SU434593A1 (en) | FOLLOWING INTEGRATING ANALOG-DIGITAL CONVERTER | |
SU370711A1 (en) | PULSE GENERATOR | |
SU450320A1 (en) | Multivibrator | |
SU982016A1 (en) | Device for determining voltage increment |