SU600557A1 - Устройство приоритета - Google Patents

Устройство приоритета

Info

Publication number
SU600557A1
SU600557A1 SU762343114A SU2343114A SU600557A1 SU 600557 A1 SU600557 A1 SU 600557A1 SU 762343114 A SU762343114 A SU 762343114A SU 2343114 A SU2343114 A SU 2343114A SU 600557 A1 SU600557 A1 SU 600557A1
Authority
SU
USSR - Soviet Union
Prior art keywords
trigger
register
elements
input
priority
Prior art date
Application number
SU762343114A
Other languages
English (en)
Inventor
Валентина Андреевна Грищенко
Original Assignee
Предприятие П/Я А-3327
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3327 filed Critical Предприятие П/Я А-3327
Priority to SU762343114A priority Critical patent/SU600557A1/ru
Application granted granted Critical
Publication of SU600557A1 publication Critical patent/SU600557A1/ru

Links

Landscapes

  • Multi Processors (AREA)

Description

на левый крайний триггер,- самый приоритетный и соответственно запрос, ионадаюш,и11 на правый крайний триггер регистра индикации , менее приоритетный. Врем  выделени  приоритетного сигнала обслул иваетс  временем срабатывани  элементов цепочки прохождени  сигнала запроса до соответствующего триггера вспомогательного регистра. При такой выборке приоритетного сигнала выделение значительно более приоритетного абонен- 10 та или значительно менее приоритетного абонента ведет к увеличению ооорудовани  из-за введени  дополнительных разр дов регистров и соедии ющих их схем. Таким образом, недостатками устройства 15  вл ютс  затраты оборудованп  и недостаточные функциопальные возможности. Цель изобретени  - сокращение оборудовани  устройства. Это достигаетс  тем, что устройство содер- 20 жит блок управлени , выполненный в виде первого и второго элементов И, первого и второго элементов ИЛИ, элемента задержки. Нулевые выходы триггеров вспомогательного регистра через первый элемент И блока уп- 25 равлени  соединены с первым входом второго элемента И блока управлени , второй вход второго элемента И блока уиравлени  через первый элемеит ИЛИ блока управлени  - с запросными и первым управл ющим входами ЗО устройства, а первый и второй управл юпд,ие входы устройства через .второй элемент ИЛИ блока управлени  - с нулевыми входами триггеров всиомогательного регистра. Выход второго элемента И блока управлени  подклю- 35 чей к входу элемента задержки, один выход которого соединен с вторыми входами элементов И вспомогательного регистра, другие выходы элемента задержки-с соответствующим разрещающим входом элементов И ре- 40 гистра индикации запросов. Иулевой выход каждого триггера вспомогательного регистра соединен с блокирующими входами элементов И неодноименных разр дов регистра индикации запросов, а выход каждого элемента И 45 разр да вспомогательного регистра - с иулевым входом триггера одноименного разр да регистра индикации запросов. Структурна  схема устройства представлена на чертеже. Устройство приоритета содержит регистр 1 индикации запросов с триггерами 2-4 и элементами И 5-7, вспомогательный регистр 8 с триггерами 9-11 и элементами И 12-14, блок 15 управлени  с элементами И 16, 17, 55 элементами ИЛИ 18, 19 и элементом 20 задерЖКИ . Устройство имеет запросные входы 21-23, управл ющие входы 24, 25, выходы 26-28. Позици ми 29-32 обозначены выходы элемента задержки. Работа устройства по сн етс  на примера одновременного поступлени  запросов по входам 22 и 23. Перед началом работы необходимо произнести установку в «нулевое состо ние триг5 50 60 в  геров 9-11 вспомогательного регистра 8. При поступлении запросов по входам 22, 23 триггеры 3 и 4 регистра 1 индикации запросов устанавливаютс  в единичное состо ние и через элементы ИЛИ 18 и И 17 происходит запуск элемента 20 задержки. С выхода 30 сигнал проходит через элемент И 6, открытый по всем входам, и устанавливает в единичное состо ние триггер 10 вспомогательного регистра 8, тем самым, с одной стороны, через элемент И 16 он запрещает повторный запуск элемента 20 задержки, а с другой стороны,- прохождение занроса, поступившего на вход 23 через элемент И 7. Считаетс  в данном примере, что пор док по влени  импульсов соответствует пор дку нумерации выходов элемента 20 задержки, т. е. самым приоритетным  вл етс  запрос абонента, поступивший по входу 21. Временной приоритет может быть расиределен любым, необходимым дл  каждого конкретного случа  образом. По сигналу с выхода 32 элемента 20 за держки на выход 27 устройства поступает сигнал от наиболее ириоритетного абонента из всех пославших запрос. Этот же сигнал сбрасывает в нулевое состо ние триггер 3 регистра 1 индикации запросов, дава  возможность дл  запоминани  следующего запроса от этого же абонента. Триггер 10 находитс  в единичном состо нии до окончани  работы между абонентом, пославшим запрос по входу 22, и обслуживающим блоком (не показан ). Сигнал на вход 25, свидетельствующий об окончании работы абонента по входу 22, сбрасывает в нулевое состо ние триггер 10 п запускает элемент 20 задержки, сигнал с выхода 31 которого через элемент И 7 устанавливает в единичное состо ние триггер 11 вспомогательного регистра 8. Сигнал с выхода 32 элемента 20 задержки проходит через элемент И 14. Сигнал на выходе 28 свидетельствует о подключении абонента по входу 23 к блоку обслуживани  и устанавливает в нулевое состо ние триггер 4 регистра 1 индикации запросов. Сигнал окопчани  работы абонента, пославшего запрос по входу 23 через элемент ИЛИ 19, устанавливает в нулевое состо ние триггер И всиомогательного регистра 8 и через элементы ИЛИ 18 и И 17 оп ть запускает элемент 20 задержки дл  вы влени  запросов абонентов, зафиксироваииых на триггерах 2-4 регистра 1 индикации запросов. При обнаружении запроса какого-либо абонента работа устройства повтор етс , пропуска  в первую очередь запросы абонентов, обладающих более высоким приоритетом. Применение изобретени  в вычислительных машинах и особенно в системах автоматизированного управлени  в случа х наличи  значительно более важных (приоритетных) абонентов позвол ет уменьшить количество оборудовани  за счет исключени  межразр дных элементов ИЛИ и тем самым повысить надежность системы и понизить ее себестоимость .
Предлагаемое устройство обеспечивает также повышение качества запрашиваемой информации , подлежаш,ей дальнейшей обработке . Оно обладает более широкими функциональными возможност ми, так как позвол ет измен ть пор док обслуживани  абонентов.

Claims (4)

1.Авторское свидетельство СССР №475622, кл. G 06F 9/18, 1975.
2.Авторское свидетельство СССР №474807, кл. G 06F 9/18, 1975.
3.Авторское свидетельство СССР ЛЬ 332461, кл. G 06F 9/18, 1972.
4.Авторское свидетельство СССР ЛЬ 425177, кл. G 06F 9/18, 1972.
28
27
SU762343114A 1976-04-02 1976-04-02 Устройство приоритета SU600557A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762343114A SU600557A1 (ru) 1976-04-02 1976-04-02 Устройство приоритета

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762343114A SU600557A1 (ru) 1976-04-02 1976-04-02 Устройство приоритета

Publications (1)

Publication Number Publication Date
SU600557A1 true SU600557A1 (ru) 1978-03-30

Family

ID=20655320

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762343114A SU600557A1 (ru) 1976-04-02 1976-04-02 Устройство приоритета

Country Status (1)

Country Link
SU (1) SU600557A1 (ru)

Similar Documents

Publication Publication Date Title
US3947824A (en) Priority control circuit
GB1217354A (en) Electronic service request system
SU600557A1 (ru) Устройство приоритета
KR960028571A (ko) 절단 에러 보상 장치
US4096471A (en) Method and apparatus for transfer of asynchronously changing data words
KR960002032A (ko) 인터페이스 장치
US3710326A (en) Preferential offering signal processing system
SU798840A1 (ru) Устройство приоритета
SU590800A1 (ru) Устройство дл передачи асинхронных сигналов
SU805310A1 (ru) Многоканальное устройство приоритета
USRE34282E (en) Memory control system
JPH02143361A (ja) 処理順序決定回路
SU550631A1 (ru) Устройство дл обмена информацией
SU1176329A1 (ru) Устройство дл динамического приоритета
SU1543403A1 (ru) Устройство дл распределени запросов
SU636602A1 (ru) Устройство дл ввода сигналов управлени из цвм
SU840908A1 (ru) Многоканальное устройство приоритета
SU1471192A1 (ru) Устройство дл приоритетного обслуживани запросов
SU1633408A1 (ru) Устройство дл обслуживани запросов с формированием адреса инициатора запроса
SU1578712A1 (ru) Многоканальное устройство приоритета
SU1290324A1 (ru) Устройство дл распределени заданий процессорам
SU1181121A1 (ru) Устройство дл формировани последовательностей импульсов
SU822184A1 (ru) Устройство приоритета
SU1487041A1 (ru) Устройство динамического приоритета
SU1168942A1 (ru) Устройство дл приоритетного поключени источников информации