SU600557A1 - Priority device - Google Patents

Priority device

Info

Publication number
SU600557A1
SU600557A1 SU762343114A SU2343114A SU600557A1 SU 600557 A1 SU600557 A1 SU 600557A1 SU 762343114 A SU762343114 A SU 762343114A SU 2343114 A SU2343114 A SU 2343114A SU 600557 A1 SU600557 A1 SU 600557A1
Authority
SU
USSR - Soviet Union
Prior art keywords
trigger
register
elements
input
priority
Prior art date
Application number
SU762343114A
Other languages
Russian (ru)
Inventor
Валентина Андреевна Грищенко
Original Assignee
Предприятие П/Я А-3327
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3327 filed Critical Предприятие П/Я А-3327
Priority to SU762343114A priority Critical patent/SU600557A1/en
Application granted granted Critical
Publication of SU600557A1 publication Critical patent/SU600557A1/en

Links

Landscapes

  • Multi Processors (AREA)

Description

на левый крайний триггер,- самый приоритетный и соответственно запрос, ионадаюш,и11 на правый крайний триггер регистра индикации , менее приоритетный. Врем  выделени  приоритетного сигнала обслул иваетс  временем срабатывани  элементов цепочки прохождени  сигнала запроса до соответствующего триггера вспомогательного регистра. При такой выборке приоритетного сигнала выделение значительно более приоритетного абонен- 10 та или значительно менее приоритетного абонента ведет к увеличению ооорудовани  из-за введени  дополнительных разр дов регистров и соедии ющих их схем. Таким образом, недостатками устройства 15  вл ютс  затраты оборудованп  и недостаточные функциопальные возможности. Цель изобретени  - сокращение оборудовани  устройства. Это достигаетс  тем, что устройство содер- 20 жит блок управлени , выполненный в виде первого и второго элементов И, первого и второго элементов ИЛИ, элемента задержки. Нулевые выходы триггеров вспомогательного регистра через первый элемент И блока уп- 25 равлени  соединены с первым входом второго элемента И блока управлени , второй вход второго элемента И блока уиравлени  через первый элемеит ИЛИ блока управлени  - с запросными и первым управл ющим входами ЗО устройства, а первый и второй управл юпд,ие входы устройства через .второй элемент ИЛИ блока управлени  - с нулевыми входами триггеров всиомогательного регистра. Выход второго элемента И блока управлени  подклю- 35 чей к входу элемента задержки, один выход которого соединен с вторыми входами элементов И вспомогательного регистра, другие выходы элемента задержки-с соответствующим разрещающим входом элементов И ре- 40 гистра индикации запросов. Иулевой выход каждого триггера вспомогательного регистра соединен с блокирующими входами элементов И неодноименных разр дов регистра индикации запросов, а выход каждого элемента И 45 разр да вспомогательного регистра - с иулевым входом триггера одноименного разр да регистра индикации запросов. Структурна  схема устройства представлена на чертеже. Устройство приоритета содержит регистр 1 индикации запросов с триггерами 2-4 и элементами И 5-7, вспомогательный регистр 8 с триггерами 9-11 и элементами И 12-14, блок 15 управлени  с элементами И 16, 17, 55 элементами ИЛИ 18, 19 и элементом 20 задерЖКИ . Устройство имеет запросные входы 21-23, управл ющие входы 24, 25, выходы 26-28. Позици ми 29-32 обозначены выходы элемента задержки. Работа устройства по сн етс  на примера одновременного поступлени  запросов по входам 22 и 23. Перед началом работы необходимо произнести установку в «нулевое состо ние триг5 50 60 в  геров 9-11 вспомогательного регистра 8. При поступлении запросов по входам 22, 23 триггеры 3 и 4 регистра 1 индикации запросов устанавливаютс  в единичное состо ние и через элементы ИЛИ 18 и И 17 происходит запуск элемента 20 задержки. С выхода 30 сигнал проходит через элемент И 6, открытый по всем входам, и устанавливает в единичное состо ние триггер 10 вспомогательного регистра 8, тем самым, с одной стороны, через элемент И 16 он запрещает повторный запуск элемента 20 задержки, а с другой стороны,- прохождение занроса, поступившего на вход 23 через элемент И 7. Считаетс  в данном примере, что пор док по влени  импульсов соответствует пор дку нумерации выходов элемента 20 задержки, т. е. самым приоритетным  вл етс  запрос абонента, поступивший по входу 21. Временной приоритет может быть расиределен любым, необходимым дл  каждого конкретного случа  образом. По сигналу с выхода 32 элемента 20 за держки на выход 27 устройства поступает сигнал от наиболее ириоритетного абонента из всех пославших запрос. Этот же сигнал сбрасывает в нулевое состо ние триггер 3 регистра 1 индикации запросов, дава  возможность дл  запоминани  следующего запроса от этого же абонента. Триггер 10 находитс  в единичном состо нии до окончани  работы между абонентом, пославшим запрос по входу 22, и обслуживающим блоком (не показан ). Сигнал на вход 25, свидетельствующий об окончании работы абонента по входу 22, сбрасывает в нулевое состо ние триггер 10 п запускает элемент 20 задержки, сигнал с выхода 31 которого через элемент И 7 устанавливает в единичное состо ние триггер 11 вспомогательного регистра 8. Сигнал с выхода 32 элемента 20 задержки проходит через элемент И 14. Сигнал на выходе 28 свидетельствует о подключении абонента по входу 23 к блоку обслуживани  и устанавливает в нулевое состо ние триггер 4 регистра 1 индикации запросов. Сигнал окопчани  работы абонента, пославшего запрос по входу 23 через элемент ИЛИ 19, устанавливает в нулевое состо ние триггер И всиомогательного регистра 8 и через элементы ИЛИ 18 и И 17 оп ть запускает элемент 20 задержки дл  вы влени  запросов абонентов, зафиксироваииых на триггерах 2-4 регистра 1 индикации запросов. При обнаружении запроса какого-либо абонента работа устройства повтор етс , пропуска  в первую очередь запросы абонентов, обладающих более высоким приоритетом. Применение изобретени  в вычислительных машинах и особенно в системах автоматизированного управлени  в случа х наличи  значительно более важных (приоритетных) абонентов позвол ет уменьшить количество оборудовани  за счет исключени  межразр дных элементов ИЛИ и тем самым повысить надежность системы и понизить ее себестоимость .to the leftmost trigger, the most priority and, accordingly, the query, ionadayus, and 11 to the rightmost trigger of the register of the indication, less priority. The preemption time of the priority signal is triggered by the response time of the elements of the request signal chain to the corresponding trigger of the auxiliary register. With such a selection of the priority signal, the selection of a much higher priority subscriber or a significantly lower priority subscriber leads to an increase in equipment due to the introduction of additional bits of registers and the schemes that follow them. Thus, the disadvantages of the device 15 are the cost of equipment and insufficient functional possibilities. The purpose of the invention is to reduce the equipment of the device. This is achieved by the fact that the device contains a control unit made in the form of the first and second elements AND, the first and second elements OR, the delay element. Zero outputs of the auxiliary register triggers are connected to the first input of the second element AND of the control unit through the first control unit AND block 25, the second input of the second control unit And the control unit through the first OR element of the control unit to the request and first control inputs of the device Ho, and the first and the second control unit, and the device inputs through the second OR element of the control unit, with zero inputs of trigger-relevant triggers. The output of the second element And the control unit is connected to the input of the delay element, one output of which is connected to the second inputs of the elements AND of the auxiliary register, the other outputs of the delay element with the corresponding permitting input of the elements And register register of the request indication. The output of each trigger of the auxiliary register is connected to the blocking inputs of the elements of the non-named bits of the query indication register, and the output of each element of the 45 bits of the auxiliary register is connected with the zero input of the trigger of the request indication register. The block diagram of the device is shown in the drawing. The priority device contains a request indication register 1 with 2-4 triggers and AND 5-7 elements, auxiliary register 8 with 9-11 triggers and AND 12-14 elements, control block 15 with AND elements 16, 17, 55 OR elements 18, 19 and element 20 delay. The device has interrogative inputs 21-23, control inputs 24, 25, outputs 26-28. Reference numbers 29-32 designate the outputs of the delay element. The operation of the device is exemplified by the simultaneous receipt of requests on inputs 22 and 23. Before starting work, it is necessary to pronounce the setting in the "zero state trigger 5 50 60 in the headers 9-11 of the auxiliary register 8. When receiving requests on the inputs 22, 23, the trigger 3 4, the request indication registers 1 are set to one and the delay element 20 is triggered through the OR 18 and AND 17 elements. From the output 30, the signal passes through the AND 6 element open through all inputs and sets the trigger 10 of the auxiliary register 8 to one, thereby, on the one hand, through the AND 16 element it prohibits restarting the delay element 20, and on the other hand , —the passage of the null input to input 23 through element 7. It is considered in this example that the order of the appearance of pulses corresponds to the numbering order of the outputs of delay element 20, i.e. the subscriber's request received on input 21 is the highest priority. Time priority may It may not be necessary for any particular case. The signal from the output 32 of the element 20 for delays to the output 27 of the device receives a signal from the most priority subscriber from all those who sent the request. The same signal also resets the trigger 3 of the request indication register 1 to the zero state, making it possible to store the next request from the same subscriber. The trigger 10 is in a single state until the end of the work between the subscriber who sent the request on input 22 and the serving unit (not shown). The signal to input 25, indicating that the subscriber terminates at input 22, resets the trigger 10 to the zero state. Trigger 10 triggers delay element 20, the signal from output 31 of which through element And 7 sets trigger 11 of the auxiliary register 8 to single. Signal from the output The 32 delay elements 20 pass through the element 14. And the signal at the output 28 indicates the connection of the subscriber at the input 23 to the service unit and sets the trigger 4 of the request indication register 1 to the zero state. The subscriber's paging signal, which sent a request on input 23 through the element OR 19, sets the trigger AND of the supporting register 8 to the zero state and through the elements OR 18 and And 17 again starts the delay element 20 to detect the requests of subscribers fixed on the trigger 2- 4 register 1 display requests. When a subscriber’s request is detected, the operation of the device is repeated, skipping first of all requests from subscribers with higher priority. The application of the invention in computers and especially in automated control systems in the case of the presence of significantly more important (priority) subscribers reduces the amount of equipment by eliminating inter-bit OR elements and thereby increasing the reliability of the system and reducing its cost.

Предлагаемое устройство обеспечивает также повышение качества запрашиваемой информации , подлежаш,ей дальнейшей обработке . Оно обладает более широкими функциональными возможност ми, так как позвол ет измен ть пор док обслуживани  абонентов.The proposed device also provides an increase in the quality of the requested information, subject to further processing. It possesses wider functional capabilities, since it allows changing the service order of subscribers.

Claims (4)

1.Авторское свидетельство СССР №475622, кл. G 06F 9/18, 1975.1. USSR author's certificate No. 475622, cl. G 06F 9/18, 1975. 2.Авторское свидетельство СССР №474807, кл. G 06F 9/18, 1975.2. USSR author's certificate №474807, cl. G 06F 9/18, 1975. 3.Авторское свидетельство СССР ЛЬ 332461, кл. G 06F 9/18, 1972.3. USSR author's certificate L 332461, cl. G 06F 9/18, 1972. 4.Авторское свидетельство СССР ЛЬ 425177, кл. G 06F 9/18, 1972.4. USSR author's certificate L 425177, cl. G 06F 9/18, 1972. 2828 2727
SU762343114A 1976-04-02 1976-04-02 Priority device SU600557A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762343114A SU600557A1 (en) 1976-04-02 1976-04-02 Priority device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762343114A SU600557A1 (en) 1976-04-02 1976-04-02 Priority device

Publications (1)

Publication Number Publication Date
SU600557A1 true SU600557A1 (en) 1978-03-30

Family

ID=20655320

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762343114A SU600557A1 (en) 1976-04-02 1976-04-02 Priority device

Country Status (1)

Country Link
SU (1) SU600557A1 (en)

Similar Documents

Publication Publication Date Title
US3947824A (en) Priority control circuit
GB1217354A (en) Electronic service request system
SU600557A1 (en) Priority device
KR960028571A (en) Cutting error compensation device
US4096471A (en) Method and apparatus for transfer of asynchronously changing data words
KR960002032A (en) Interface device
US3710326A (en) Preferential offering signal processing system
SU798840A1 (en) Priority device
SU590800A1 (en) Asynchronous signal transmitter
SU805310A1 (en) Multichannel priority device
USRE34282E (en) Memory control system
JPH02143361A (en) Processing sequence deciding circuit
SU550631A1 (en) Device for information exchange
SU1176329A1 (en) Dinamic priority device
SU1543403A1 (en) Device for inquiry allocation
SU636602A1 (en) Arrangement for control of signal output from digital computer
SU840908A1 (en) Multichannel priority device
SU1471192A1 (en) Request priority handling unit
SU1633408A1 (en) Query servicer with query address generation
SU1578712A1 (en) Multichannel priority device
SU1290324A1 (en) Device for distributing jobs to processors
SU1181121A1 (en) Device for generating pulse sequence
SU822184A1 (en) Priority device
SU1487041A1 (en) Dynamic priority unit
SU1168942A1 (en) Device for priority connecting of information sources