SU587502A1 - Storage protection device - Google Patents

Storage protection device

Info

Publication number
SU587502A1
SU587502A1 SU762397950A SU2397950A SU587502A1 SU 587502 A1 SU587502 A1 SU 587502A1 SU 762397950 A SU762397950 A SU 762397950A SU 2397950 A SU2397950 A SU 2397950A SU 587502 A1 SU587502 A1 SU 587502A1
Authority
SU
USSR - Soviet Union
Prior art keywords
time
output
tolerance
input
comparison circuit
Prior art date
Application number
SU762397950A
Other languages
Russian (ru)
Inventor
Андрей Анатольевич Обухович
Михаил Никитич Бобов
Original Assignee
Предприятие П/Я А-3327
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3327 filed Critical Предприятие П/Я А-3327
Priority to SU762397950A priority Critical patent/SU587502A1/en
Application granted granted Critical
Publication of SU587502A1 publication Critical patent/SU587502A1/en

Links

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)

Description

к адресам, , схему 4 сравнени  адресов , элемент И 5, блок б регистрации дополнительный элемент И 7, датчик 8 интервалов времени допуска,to addresses,, address comparison circuit 4, element 5, registration block b, additional element 7, sensor 8 tolerance time intervals,

Счетчик 1 моментов времени соединен с регистром 3 допуска к адресам через схему 2 сравнени  моментов времени, соединенную с блоком 6 регистрации через второй элемент И 1, датчик 8 интервалов времени допуска и первый элемент И 5, второй вход которого подключен к выходу элемента И 7. Схема 4 сравнени  адресов соединена с регистром 3 допуска к адресам и вторым входом второго элемента И 7. Устройство работает следующим образом . Перед началом работы устройства в регистр 3 допуска занос тс  адреса закрытых  чеек и соответствующие моменты времени обращени  к ним. Счетчик 1 моментов времени переводит с  в нулевое состо ние и включаетс  в момент начала работы программы. Ко адреса  чейки, к которой производитс  обращение, со входа устройства поступает на блок б регистрации и схему 4 сравнени  адресов, при этом значение счетчика 1 считываетс  на схему 2 сравнени  моментов времени. Схема 4 сравнени  адресов сравнивает пришедший код адреса с кодами адресов, записанными в регистре 3 допуска, а схема 2 сравнивает считан ный со счетчика 1 код момента времени с кодами моментов времени, записа ными в регистре 3 допуска. При совпадении кодов адресов с выхода схемы сравнени  адресов на вход второго элемента И 7 поступает сигнал, а при совпадении кодов момента времени сиг нал по вл етс  на втором входе второ го элемента И 7. Таким образом, сигнал на входе датчика 8 интервалов времени допуска по витс  только в случае совпадени  кодов адресов и кодов моментов времени.The time point counter 1 is connected to the tolerance register 3 to the addresses via a time comparison circuit 2 connected to the registration unit 6 via the second element AND 1, the sensor 8 of the tolerance time intervals and the first element 5, the second input of which is connected to the output of the element 7. The address comparison circuit 4 is connected to the register of 3 tolerances to the addresses and the second input of the second element AND 7. The device operates as follows. Before the device starts operation, the addresses of closed cells and the corresponding times of access to them are entered into the tolerance register 3. The counter 1 time points translates from zero to zero and turns on at the moment the program starts. The address of the cell to be accessed from the input of the device enters the registration block b and the address comparison circuit 4, and the value of the counter 1 is read into the time comparison circuit 2. The address comparison circuit 4 compares the received address code with the address codes recorded in the tolerance register 3, and the circuit 2 compares the time code read from counter 1 with the time codes written in the tolerance register 3. When the address codes from the output of the address comparison circuit to the input of the second element And 7, the signal arrives, and if the time codes coincide, the signal appears at the second input of the second element And 7. Thus, the signal at the input of the sensor 8 Wits only in case of coincidence of codes of addresses and codes of time.

Сигнал с выхода второго элемента И 7 поступает на вход первого элемента И 5 и на вход датчика 8 интервалов времени допуска. По этому сигналу датчик 8 вырабатывает интервал допуска, который поступает через открытый первый элемент И 5 блок 6 регистрации , где происходит регистраци  запроса данной  чейки, на выход устройства.The signal from the output of the second element And 7 is fed to the input of the first element And 5 and to the input of the sensor 8 intervals of tolerance. On this signal, the sensor 8 generates a tolerance interval, which is received through the open first element AND 5 of the registration unit 6, where the registration of the request for this cell occurs, to the output of the device.

Claims (2)

В случае несравнени  кодов адресов или кодов момента времени сигнал на выходе второго элемента И 7 не по витс , т.е. датчик 8 интервало времени допуска не выдаст на вход устройства разрешающего сигнала. Формула изобретени  Устройство дл  защиты пам ти содержащее адресные шины, соединенные со входагли схемы сравнени  адресов, подключенной к регистру допуска к адресам, и со входами блока регистрации , вход управлени  которого через элемент И соединен с выходом датчика интервала времени допуска, о тличающеес  тем, что, с целью повышени  надежности защиты, устройство содержит счетчик моментов времени, схему сравнени  моментов времени и дополнительный элемент И, входы которого соединены соответственно с выходом схемы сравнени  адресов и выходом схемы сравнени  моментов времени, соединекноЯ с регистром допуска к адресам и со счетчиком, моментов времени, а выход дополнительного элемента И подключен ко входу элемента И и входу датчика интервала времен допуска, причем вход счетчика моментов времени соединен с адресными шинамиИсточники информации, прин тые во внимание при экспертизе: 1.Патент США № 3473159, МКИ О- Об Р 1/00, 1966. In the case of non-comparison of address codes or point-of-time codes, the signal at the output of the second element I 7 does not work, i.e. The sensor 8, the time interval for tolerance, will not output an enabling signal to the device. The invention A memory protection device containing address buses connected to the input of the address comparison circuit connected to the tolerance register of addresses and with the inputs of the registration unit, the control input of which through the AND element is connected to the output of the sensor of the tolerance time interval, In order to increase the reliability of protection, the device contains a time counter, a time comparison comparison circuit and an additional AND element, whose inputs are connected respectively to the output of the address comparison circuit and the output of the time comparison circuit connected to the tolerance register for addresses and with the counter, time points, and the output of the additional element I is connected to the input of the element I and the sensor input of the time interval of the tolerance, the input of the counter of time moments connected attention in the examination: 1. US patent number 3473159, MKI About - About R 1/00, 1966. 2.Авторское свидетельство СССР № 3979646, Q 11 С 7/00, 1972„2. USSR Author's Certificate No. 3979646, Q 11 C 7/00, 1972
SU762397950A 1976-09-01 1976-09-01 Storage protection device SU587502A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762397950A SU587502A1 (en) 1976-09-01 1976-09-01 Storage protection device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762397950A SU587502A1 (en) 1976-09-01 1976-09-01 Storage protection device

Publications (1)

Publication Number Publication Date
SU587502A1 true SU587502A1 (en) 1978-01-05

Family

ID=20674697

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762397950A SU587502A1 (en) 1976-09-01 1976-09-01 Storage protection device

Country Status (1)

Country Link
SU (1) SU587502A1 (en)

Similar Documents

Publication Publication Date Title
KR840006092A (en) Memory protection test method and execution circuit
JPS6428752A (en) Data processor
SU587502A1 (en) Storage protection device
SU680060A1 (en) Memory protecting device
SU397964A1 (en) MEMORY PROTECTION DEVICE
SU1566413A1 (en) Permanent memory with self-check
SU754483A1 (en) Device for monitoring read-only memory unit
SU841061A1 (en) Storage unit testing device
SU510753A1 (en) Device for controlling permanent storage units
SU783855A1 (en) Storage testing device
JPS5695A (en) Signal rewriting system for circulation type memory
SU367460A1 (en) OPERATIONAL STORAGE DEVICE
SU803014A1 (en) Redundancy storage
SU922878A1 (en) Fixed storage unit monitoring device
SU907586A1 (en) Device for testing integrated on-line storage units
SU580587A1 (en) Storage with protection of information from destruction
SU1513523A1 (en) Storage with self-check
SU842977A1 (en) Self-checking storage device
SU562001A1 (en) Memory protection device
SU587510A1 (en) Rapid-access storage with information protection
SU1591076A2 (en) Device for checking ram units
SU1019492A1 (en) Buffer storage with self check
SU705901A1 (en) Storing device
SU1633413A1 (en) Device for controlling exchanges between a computer and its peripherals
SU579659A1 (en) Self-checking memory