SU580648A1 - Reversible pulse counter - Google Patents

Reversible pulse counter

Info

Publication number
SU580648A1
SU580648A1 SU7602380992A SU2380992A SU580648A1 SU 580648 A1 SU580648 A1 SU 580648A1 SU 7602380992 A SU7602380992 A SU 7602380992A SU 2380992 A SU2380992 A SU 2380992A SU 580648 A1 SU580648 A1 SU 580648A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
elements
pulse counter
counting
reversible pulse
Prior art date
Application number
SU7602380992A
Other languages
Russian (ru)
Inventor
Игорь Григорьевич Трояновский
Вячеслав Вячеславович Четвериков
Светлана Николаевна Архипец
Антонина Ивановна Киселева
Original Assignee
Предприятие П/Я Р-6047
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6047 filed Critical Предприятие П/Я Р-6047
Priority to SU7602380992A priority Critical patent/SU580648A1/en
Application granted granted Critical
Publication of SU580648A1 publication Critical patent/SU580648A1/en

Links

Landscapes

  • Other Investigation Or Analysis Of Materials By Electrical Means (AREA)

Description

ходы элементов И 6 и 7 соединены с установочными входами триггеров, первые входы элементов И 6 и 7 соединены с выходами триггеров того же разр да, а вторые входы элементов И 6 и 7 соединены с выходом элемента НЕТ 1, управл ющий вход которого соединен со счетным входом реверсивного счетчика импульсов, а остальные входы элемента НЕТ соединены с шинами сложени  и вычитани .strokes of elements 6 and 7 are connected to the installation inputs of flip-flops, the first inputs of elements 6 and 7 are connected to the outputs of flip-flops of the same bit, and the second inputs of elements 6 and 7 are connected to the output of the element NO 1, the control input of which is connected to the counting the input of the reversible pulse counter, and the remaining inputs of the element NO are connected to the addition and subtraction buses.

Реверсивный счетчик импульсов работает следующим образом.Reversible pulse counter works as follows.

При наличии команд на шинах переключени  режимов работы счетчика и отсутствии входных счетных импульсов, триггеры всех разр дов, начина  со второго, заблокированы элементами И 6 и 7. При -смене режимов работы счетчика происходит переключение св зей информационных выходов предыдущих разр дов со счетными входами последующих, но сбоев нри изменении уровней на счетных входах триггер01В 2 не происходит, так как состо ние последних сохран етс  равным состо  нию, предществующему моменту переключени  режима, путем воздействи  уровней информационных выходов триггеров 2 через элементы И 6 и 7 на управл ющие входы триггеров 2. С приходом счетного импульса элемент НЕТ 1 снимает единичный уровень со входов элементов И 6 и 7, тем самым устран   блокировку триггеров 2 элементами И 6 и 7 на все врем  действи  счетного импульса.If there are commands on the switching buses of the counter operation modes and there are no input counting pulses, the triggers of all bits, starting from the second, are blocked by And 6 and 7. Elements of the counter operating modes switch the information outputs of the previous bits with the counting inputs of the subsequent bits. , but there are no failures when changing levels on the counting inputs trigger 01B 2, since the state of the latter is kept equal to the state prior to the moment of switching the mode by influencing information levels ion outputs of triggers 2 through elements 6 and 7 to the control inputs of triggers 2. With the arrival of the counting pulse, element NO 1 removes a single level from the inputs of elements 6 and 7, thereby eliminating the blocking of triggers 2 elements 6 and 7 for the whole time counting pulse.

Во врем  действи  счетного импульса происходит изменение кодового состо ни  счетчика в соответствии с пор дковым номером поступившего импульса. По окончании действи  счетного импульса подаетс  единичный уровень с элемента НЕТ 1 на входы элементов И и триггеры 2 блокируютс  до прихода следующего счетного импульса.During the operation of the counting pulse, the code state of the counter changes in accordance with the sequence number of the incoming pulse. Upon termination of the counting pulse, a single level from the NO 1 element is applied to the inputs of the And elements and the triggers 2 are blocked until the next counting pulse arrives.

Использование дополнительных элементов НЕТ и И позвол ет устранить сбои при переключении режимов работы счетчика.The use of additional elements NO and AND allows you to eliminate failures when switching modes of the counter.

Claims (2)

1.Авторское свидетельство СССР №499672, кл. Н ОЗК 23/00, 1974.1. USSR author's certificate No. 499672, cl. H OZK 23/00, 1974. 2.И. Н. Букреев и др. «Микроэлектронные схемы цифровых устройств, 1975, с. 175,2.I. N. Bukreev et al. “Microelectronic circuits of digital devices, 1975, p. 175, рис. 5.13.rice 5.13.
SU7602380992A 1976-07-01 1976-07-01 Reversible pulse counter SU580648A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU7602380992A SU580648A1 (en) 1976-07-01 1976-07-01 Reversible pulse counter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU7602380992A SU580648A1 (en) 1976-07-01 1976-07-01 Reversible pulse counter

Publications (1)

Publication Number Publication Date
SU580648A1 true SU580648A1 (en) 1977-11-15

Family

ID=20668754

Family Applications (1)

Application Number Title Priority Date Filing Date
SU7602380992A SU580648A1 (en) 1976-07-01 1976-07-01 Reversible pulse counter

Country Status (1)

Country Link
SU (1) SU580648A1 (en)

Similar Documents

Publication Publication Date Title
SU580648A1 (en) Reversible pulse counter
SU375559A1 (en) FORMER CURRENT LINEAR EXPANDING WITH DIGITAL CONTROL
SU1152037A1 (en) Reversible shift register
SU606210A1 (en) Frequency divider with variable division coefficient
SU847312A1 (en) Information input device
SU734720A1 (en) Stochastic function converter
SU855531A1 (en) Digital phase inverter
SU1076950A1 (en) Shift register
SU717756A1 (en) Extremum number determining device
SU1180896A1 (en) Signature analyser
SU702527A1 (en) Counter
SU840850A1 (en) Pneumatic pulse counter
SU1162044A1 (en) Number-to-pulse rate converter
SU1642580A1 (en) Device to stabilize the generator output voltage
SU763887A1 (en) Decimal-to-binary converter
SU714394A1 (en) Square rooting arrangement
SU725238A1 (en) Pulse repetition frequency divider with fractional division coefficient
SU1667254A1 (en) Number-to-time converter
SU404085A1 (en) DEVICE FOR MULTIPLICATION OF FREQUENCY SIGNALS
SU692091A1 (en) Reversible n-digit pulse counter
SU1504801A1 (en) Variable divider of pulse recurrence rate
SU544113A1 (en) Pulse delay device
SU1104492A1 (en) Digital function generator
SU1211876A1 (en) Controlled frequency divider
SU602936A1 (en) Code-to-pulse number converter