SU515268A1 - Pulse converter - Google Patents

Pulse converter

Info

Publication number
SU515268A1
SU515268A1 SU2092829A SU2092829A SU515268A1 SU 515268 A1 SU515268 A1 SU 515268A1 SU 2092829 A SU2092829 A SU 2092829A SU 2092829 A SU2092829 A SU 2092829A SU 515268 A1 SU515268 A1 SU 515268A1
Authority
SU
USSR - Soviet Union
Prior art keywords
trigger
input
output
pulse
integrator
Prior art date
Application number
SU2092829A
Other languages
Russian (ru)
Inventor
Сергей Васильевич Куликов
Константин Александрович Чуков
Original Assignee
Предприятие П/Я А-1923
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1923 filed Critical Предприятие П/Я А-1923
Priority to SU2092829A priority Critical patent/SU515268A1/en
Application granted granted Critical
Publication of SU515268A1 publication Critical patent/SU515268A1/en

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

1one

Изобретение относитс  к измерительной и вычислительной технике и предназначено дл  преобразовани  двух последовательностей импульсов в третью. При этом часто та и длительность импульсов третьей последова1«льности равны соответственно частоте одной и временному интервалу между импульсами другой преобразуемой последовательности импульсов.The invention relates to measuring and computing techniques and is intended to convert two sequences of pulses into a third. Moreover, the frequency and duration of the pulses of the third sequence are equal, respectively, to the frequency of one and the time interval between the pulses of the other converted pulse sequence.

Известны преобразователи импульсов, содержащие триггеры и элемент И, первый вход которого соединен с первой входной клеммой преобразовател , второй йход с выходом первого триггера, а выход - со счетным входом второго триггера, пр мой выход которого соединен с единичным входом первого триггера.Pulse converters are known to contain triggers and an element whose first input is connected to the first input terminal of the converter, a second input to the output of the first trigger, and an output to the counting input of the second trigger whose direct output is connected to the single input of the first trigger.

Недостатком известных преобразователей импульсов  вл етс  невысока  точность преобразовани , обусловленна  неравномерностью частоты преобразованной последовательности импульсов.A disadvantage of the known pulse converters is the low conversion accuracy due to the uneven frequency of the converted pulse train.

Цель изобретени  - повышение точности преобразовани .The purpose of the invention is to improve the accuracy of the conversion.

Дл  этого в предлагаемый преобразователь дополнительно введены блок преобразовани  длительности импульсов в напр жение , схема сравнени  и триггер, нулевой вход которого соединен со вторым входом преобразовател , единичный вход - с выходом схемы сравнени , а пр мой выходс нулевым входом первого триггера и выходом преобразовател , инверсный выход дополнительного триггера соединен с пер-To do this, a pulse width-to-voltage conversion unit is added to the proposed converter, a comparison circuit and a trigger, the zero input of which is connected to the second input of the converter, a single input to the output of the comparison circuit, and a direct output with the zero input of the first trigger and output of the converter, inverse the output of the additional trigger is connected to the

вым входом преобразовател  длительности импульсов в напр жение, второй вход которого соединен с инверсным выходом второго триггера, а выход - с первым входом схемы сравнени , второй вход которой со-the input of the pulse width to voltage converter, the second input of which is connected to the inverse output of the second trigger, and the output to the first input of the comparison circuit, the second input of which is

единен с шиной нулевого потенциала.It is uniform with the tire of zero potential.

На чертеже изображена блок-схема предлагаемого преобразовател .The drawing shows a block diagram of the proposed Converter.

Claims (1)

Преобразователь состоит из триггеров 1 и 2, элемента И 3, блока 4 преобразовани  длительности импульсов в напр жение , выполненного на источнике 5 посто нного по величине зар цно-разр дного тока в интеграторе 6, схемы сравнени  7 и триггера 8. Преобразователь следующим образом. Перва  последовательность ик1пульсов F , подаетс  па первую входпую клемму У преобразовател , соединенпую с оцпи из вхоцов элемента И 3, на другой вхоц которого поступаю : импульсьг с выхоца триггера 1. Втора  последовательность Ту подаетс  на вторую импульсов входную клемму 10 преобразовател , соединенную с одним из входов триггера 8. С выхода элемента 1-1 3 импульсы подаютс  на счетный вход триггера 2, на выходе которого вырабатываетс  последовательнос импульсов, поступающа  на один из входов блока 4. Перед началом работы триггеры 1,2, наход тс  в состо ни х, показанных на чертеже. Б момент прихода имрульса второй по следовательности /Г происходит onjjoкнаывание триггера 8, который выключает в источнике 5 цепь разр да интегратора 6 В момент перехода напр жени  интегратора 6 через нуль на выходе схемы сравнени  7 по вл етс  сигнал, перебрасывак щий триггер 8 в исходное состо ние. При этом выключаетс  цепь разр да интегратора 6 и опрокидываетс  первый триггер подготавлива  элемент И 3 к приему ближайшего импульса из импульсной после - довательности. В момент прихода этого импульса опро ккаываетс  второй триггер 2 и включает в источнике 5 цепь зар да интегратора 6 Зар$щный ток поступает на интегратор 6 до момента прихода следующего импульса из импульсной последовательности рТ после чего второй триггер 2 опрокидываетс , выключа  в источнике. 5 цепь зар да интегратора 6 и перебрасыва  первый триггер 1, который запирает элемент И 3. На интегра-Лре запоминаетс  напр жение , пропорциональное временному интервалу между двум  импульсами импульс ной последовательности Др-1 По при , 1 ходу на третий триггер 8 очередного импульса из импульсной последовательности Р„ производитс  списывание запомненно го на интеграторе 6 напр жени  током {эазр ца источника 5 и процесс зар д интегратора - запоминание -списывание повтор етс . На вь:хоаной клемме 11 преобразоваел  об ;1азуетс  гюслецовательность имульсов Г.-, с алитель)юстью, соответстуюшей BfieMCHiioMy интервалу между имульсами импульсной послецовательности F и с частотой, соответствующей чатоте импульсов импульсной последовательостиF ,,, В установившемс  режиме происходит омпенсаци  погрешностей, вызванных азбросом порога срабатывани  схемы равнени  7, второй вход которой соедиен с шиной нулевого потенциала 12, и заазаыванием , вносимым конечным времеем переключени  логических элементов, а акже измэнени ми посто нной интегратора О. Кроме того, исклЕочаетс  погрешность, носима  разбросом параметров источника осто пного по величине зар дно-разр дого тока, так как зар ц и разр д интеграора осуществл ют одним и тем же по веичине ГОКОМ, что еше более увеличивает очность преобразовани . Формула изобретени  Преобразователь импульсов, содержащий триггеры и элементы И, первый вход которо-. го соединен с первой входной клеммой преобразовател , второй вход - с выходом первого триггера, а выход - со счетным входом второго триггера, пр мой выход которого соединен с единичным входом первого триггера, отличающийс  тем, что, с целью повышени  точности преобразовани , . дополнительно введены блок преобразовани  длительности импульсов в напр жение, схема сравнени  и триггер , нулевой вход которого соединен со вторым входом прео азоЪател , единичный вход - с выходом схемы сравнени , I а пр мой выход - с нулевым входом первого триггера и выходом преобразовател , инверсный выход дополнительного триггера соединен с первым входом преобразовател  длительности импульсов в напр жение , второй вход которого соединен с инверсным выходом второго триггера, а выход - с первым входом схемы сравнени , второй вхоц которой соединен с шиной нулевого потенциала.The converter consists of triggers 1 and 2, element I 3, unit 4 converting pulse duration into voltage, performed on source 5 of constant magnitude charge-discharge current in integrator 6, comparison circuit 7 and trigger 8. The converter is as follows. The first sequence of pulses F is fed to the first input terminal Y of the converter connected to the optsi from the inputs of element I 3, to another input of which is supplied: pulse from the output of trigger 1. The second sequence Tu is fed to the second pulse input terminal 10 of the converter connected to one of of the trigger inputs 8. From the output of element 1-1 3, pulses are fed to the counting input of trigger 2, the output of which produces a sequence of pulses fed to one of the inputs of block 4. Before starting operation, the triggers 1,2 find in state X shown in the drawing. At the moment of arrival of the second sequence / G the onjjo trigger of the trigger 8, which turns off the integrator 6 discharge circuit at source 5 At the moment when the integrator 6 voltage across the zero at the output of the comparison circuit 7 appears, the trigger throws the trigger 8 the In this case, the discharge circuit of the integrator 6 is turned off and the first trigger is tilted by preparing the element 3 to receive the nearest pulse from the pulse sequence. At the moment of arrival of this pulse, the second trigger 2 is flashed and turns on the integrator 6 charge circuit in source 5 The charging current flows to integrator 6 until the next pulse arrives from the RT pulse sequence and then the second trigger 2 turns over, switching off at the source. 5, the integrator charge circuit 6 and transferring the first trigger 1, which locks the element I 3. On the integral-Lre, a voltage proportional to the time interval between the two pulses of the pulse sequence Dp-1 is stored at, 1 move to the third trigger 8 of the next pulse from the pulse sequence Pn is written off, of course, on the integrator 6, the voltage of the current {source of the source 5 and the process of charging the integrator - storing - the list is repeated. On the pin: the terminal 11 transforms about; the threshold of operation of the equilibrium circuit 7, the second input of which is connected to the zero potential bus 12, and the backfill introduced by the final switching time of the logic elements, and also the change constant integrator O. Furthermore, isklEochaets error wearable scatter source parameters PICs pnogo largest charge-discharge bottom dogo current because the charge q and discharge integraora carried out by the same for veichine GOKom that eshe more ochnost conversion increases. The invention of the Pulse Converter containing the triggers and elements And, the first input is. It is connected to the first input terminal of the converter, the second input to the output of the first trigger, and the output to the counting input of the second trigger, the direct output of which is connected to the single input of the first trigger, characterized in that, in order to increase the accuracy of the conversion,. additionally, a pulse duration to voltage conversion unit, a comparison circuit and a trigger, the zero input of which is connected to the second input of the pre-consumer, a single input - with the output of the comparison circuit, I and a direct output - with the zero input of the first trigger and the output of the converter, an inverse output An additional trigger is connected to the first input of the pulse width to voltage converter, the second input of which is connected to the inverse output of the second trigger, and the output to the first input of the comparison circuit, the second input of which The swarm is connected to the zero potential bus. 9 fl 09 fl 0 ft 10 orft 10 or ii ll 8eight ЩU
SU2092829A 1975-01-03 1975-01-03 Pulse converter SU515268A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2092829A SU515268A1 (en) 1975-01-03 1975-01-03 Pulse converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2092829A SU515268A1 (en) 1975-01-03 1975-01-03 Pulse converter

Publications (1)

Publication Number Publication Date
SU515268A1 true SU515268A1 (en) 1976-05-25

Family

ID=20606287

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2092829A SU515268A1 (en) 1975-01-03 1975-01-03 Pulse converter

Country Status (1)

Country Link
SU (1) SU515268A1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018199788A1 (en) * 2017-04-24 2018-11-01 Закрытое Акционерное Общество "Драйв" Device for generating a high pulse voltage

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018199788A1 (en) * 2017-04-24 2018-11-01 Закрытое Акционерное Общество "Драйв" Device for generating a high pulse voltage

Similar Documents

Publication Publication Date Title
SU515268A1 (en) Pulse converter
GB843478A (en) Improvements in or relating to electrical wave-generators
SU822346A1 (en) Analogue-digital converter
SU131828A1 (en) Electronic amplitude voltmeter
SU653732A1 (en) Comb-type storage filter
FR2356316A1 (en) Integrated circuit A:D converter - includes two voltage comparators receiving input and reference voltages to control output logic circuit
SU558387A1 (en) Pulse Length Converter
SU756422A1 (en) Pulse repetition frequency multiplier
SU494749A1 (en) Analog Pulse Inverter
SU824410A1 (en) One-shot multivibrator
SU750717A1 (en) Pulse converter
SU702341A1 (en) Voltage comparator
SU493905A1 (en) Pulse current divider
JPS5694835A (en) A/d converter
SU462277A1 (en) Pulse modulator
SU790349A1 (en) Frequency divider with odd division coefficient
SU524190A1 (en) Dividing device
SU1702523A1 (en) Capacitive integrator charger
SU148340A1 (en) Converter of continuous electrical quantities into a digital code
SU1368983A1 (en) Synchronous frequency divider by 14
SU430393A1 (en) LINENB1Y INTERPOLATOR
SU569025A1 (en) Converter of direct current or voltage to pulse repetition rate
SU381158A1 (en)
SU752493A1 (en) Analogue storage
SU414734A1 (en) FOLLOWING ANALOG-DIGITAL CONVERTER