SU463973A1 - Shift register control device - Google Patents

Shift register control device

Info

Publication number
SU463973A1
SU463973A1 SU1627691A SU1627691A SU463973A1 SU 463973 A1 SU463973 A1 SU 463973A1 SU 1627691 A SU1627691 A SU 1627691A SU 1627691 A SU1627691 A SU 1627691A SU 463973 A1 SU463973 A1 SU 463973A1
Authority
SU
USSR - Soviet Union
Prior art keywords
shift register
input
output
signal
generator
Prior art date
Application number
SU1627691A
Other languages
Russian (ru)
Inventor
Евгений Иванович Кузьмин
Борис Павлович Кузнецов
Original Assignee
Предприятие П/Я А-7284
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7284 filed Critical Предприятие П/Я А-7284
Priority to SU1627691A priority Critical patent/SU463973A1/en
Application granted granted Critical
Publication of SU463973A1 publication Critical patent/SU463973A1/en

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Description

1one

Изобретение относитс  к области вычислительной техники.This invention relates to the field of computing.

Известно устройство дл  контрол  регистров сдвига, содержащее элементы «И, элемент несовпадени , триггеры, элементы «НЕ, причем выход провер емого регистра сдвига соединен с первым входом первого элемента «И и элемента несовпадени , выход первого элемента «И подключен к единичному входу первого триггера, выход элемента несовпадени  подключен к -первому входу второго элемента «И, соединенного с единичным входом второго триггера, нулевые входы триггеров через первый элемент «НЕ подключены к входу устройства, а выходы триггеров через третий элемент «И - к его выходу.A device for monitoring shift registers is known, containing the elements AND, the mismatch element, triggers, the elements NOT, and the output of the checked shift register is connected to the first input of the first element AND and the mismatch, the output of the first element AND connected to the single input of the first trigger , the output of the mismatch element is connected to the first input of the second element "And connected to the single input of the second trigger, the zero inputs of the trigger through the first element" are NOT connected to the input of the device, and the outputs of the trigger through m The third element “And - to its exit.

Однако известное устройство не может обеспечить достоверный контроль регистра сдвига , имеющего длину больщую, чем 15--20 разр дов . Это обусловлено малой амплитудой сигнала, снимаемого с выхода дифференцирующей цепи, котора  уменьшаетс  по мере увеличени  числа разр дов регистра и при длине регистра большей 15-20 разр дов оказываетс  недостаточной дл  надежной работы устройства.However, the known device cannot provide reliable control of the shift register having a length greater than 15--20 bits. This is due to the small amplitude of the signal removed from the output of the differentiating circuit, which decreases as the number of register bits increases and, with a register length greater than 15–20 bits, is insufficient for reliable operation of the device.

С целью упрощени  устройства в него введен формирователь строба, выход которого подключен к входу провер емого регистра, второму входу первого элемента «И и входуIn order to simplify the device, a gate driver is inputted into it, the output of which is connected to the input of the checked register, the second input of the first AND element, and the input

второго элемента «НЕ, выход которого соединен со вторым входом второго элемента «И, вход первого элемента «НЕ подключен к второму входу элемента несовпадени  иThe second element "is NOT, the output of which is connected to the second input of the second element" AND, the input of the first element "is NOT connected to the second input of the mismatch element and

третьему входу второго элемента «И.the third input of the second element “I.

На чертеже дана блок-схема предлагаемого устройства дл  контрол  регистра сдвига.The drawing is a block diagram of the proposed device to control the shift register.

Устройство содержит генератор 1 сигналов диагностического теста и установки нул ,The device contains a generator of 1 diagnostic test signals and zero setting,

формирователь 2 строба, дешифратор 3, триггеры 4 и 5, элемент 6 несовпадени , элементы «И 7-9, элементы «НЕ 10 и 11, провер емый регистр 12 сдвига и конденсаторы 13 и 14.gate driver 2, decoder 3, triggers 4 and 5, mismatch element 6, elements "AND 7-9, elements" NOT 10 and 11, inspected shift register 12 and capacitors 13 and 14.

Устройство работает следующим образом.The device works as follows.

Генератор 1 формирует сигналы Xi установки нул  и сигналы Х2 диагностического теста. Период работы генератора раздел етс  на три временных интервала, в течение каждого из которых сигналы /Yj и Х принимают значени  в соответствии с табл. 1.Generator 1 generates a zero setting signal Xi and a diagnostic test X2 signal. The period of operation of the generator is divided into three time intervals, during each of which the signals / Yj and X take on values in accordance with Table. one.

Таблица ITable I

2525

30 В течение каждого временного интервала работы генератора 1 сигналы Xi и 2 имеют равные длительности и измен ют свои значени  одновременно. В отличие от сигнала Х сигнал Xi при нереходе от второго интервала к третьему остаетс  неизменным (равным «1). Длительность-каждого из временных интервалов должна удовлетвор ть условию: с р А , где Гп - период повторени  импульсов сдвига, подаваемых на регистр сдвига; К--число разр дов регистра сдвига; /р - отрезок времени, в течение которого сигнал Xz должен продвинутьс  от входа 5 регистра сдвига до выхода его -последнего разр да. При нормальной работе регистра сдвига его выходной сигнал Х, снимаемый с последнего разр да и соответствующий входному сигналу Х, должен частично .совпадать во времени с сигналом Xz, если выполн етс  условие (1). Врем  со впадени  сигналов Х и Х определ етс  разностью . Сигналы FI и YZ, снимаемые соответственно с первого и второго выходов дешифраторов 3, принимают значени  согласно табл. 2. Таблица 2 При исправном регистре сдвига сигналы Z и Zz, снимаемые соответственно с триггеров 4 и 5, принимают значени , приведенные в таблице 3. Таблица 3 Выходным сигналов устройства  вл етс  сигнал и, снимаемый с элемента «И 9. По вление сигнала свидетельствует об исправной работе регистра сдвига. При включении устройства генератор 1 формирует сигнал Х и Х. Во врем  первого временного интервала работы генератора 1 в исходное, нулевое (положение, устанавливаютс  сигналом Zi 0 триггеры 4 и 5, сигналом - контролируемый регистр сдвига. Во врем  второго временного интервала работы генератора 1 пров-ер етс  возможность нор5 10 30 35 40 45 50 55 60 65 мального -прохождени  через регистр сдвига сигнала Х2 1. Результат проверки фиксируетс  триггером 4. Если на выходе регистра 12 по вл етс  сигнал , то на .выходе дешифратора 3 формируетс  сигнал У1 0, в результате триггер 4 устанавливаетс  в единичное положение (Z ). Во врем  тре-тьего временного интервала работы генератора 1 провер етс  возможность нормального прохождени  через регистр сдвига сигнала 2 0. Если на выходе регистра по вл етс  сигнал , то на выходе дешифратора формируетс  сигнал , в результате чего триггер 5 устанавливаетс  в единичное положение ). Если сигналы , то на выходе схемы «И 9 формируетс  сигнал U, свидетельствуюа ,ий об исправности регистра сдвига. Если до конца третьего временного интервала работы генератора сигнал U не по вл етс , то, следовательно, регистр сдвига неисправен. Дл  нормальной работы предлагаемого уст-, ройства достаточно одного периода работы генератора. Конденсаторы 7 и 8 преп тствуют по влению кратковременных сигналов Fi 0 или , которые могли бы возникнуть во врем  переходных процессов в генераторе и в регистре сдвига и тем са.мым вызвать ложное срабатывание триггеров 4 и 5. Предлагаемое устройство может быть использовано дл  контрол  Л регистров сдвига различной длины. Дл  этого оно должно содержать Л одинаковых временных каналов, каждый из которых состоит из дешифратора, триггеров, логического элемента «И и один генератор, выход сигналов диагностического теста которого подключен к входам V регистров сдвига и к вторым входам N дешифраторов , а выход .сигналов установки нул  - к первым входам дешифраторов и к вторым входам триггеров всех Л приемных каналов. Работа приемных каналов не зависит от их числа в устройстве и от длины контролируемых регистров, так как все они работают одинаково. Предмет изобретени  Устройство дл  контрол  регистра сдвига, содержаш.ее элементы «И, элемент несовпадени , триггеры, элементы «НЕ, (причем выход провер емого регистра сдвига соединен с первым входом первого элемента «И и элемента несовпадени , выход первого элемента «И подключен к единичному входу -первого триггера, выход элемента несовпадени  подключен к первому входу второго элемента «И, соединенного с единичным входом второго триггера, нулевые входы триггеров через первый элемент «НЕ подключены к входу устройства, а выходы триггеров через третий элемент «И - к его выходу, отличаюш.еес  тем, что, с целью упрощени  устройства, в него введен формирователь строба, выход которого подключен к входу провер емого регистра , второму входу первого элемента «И и входу второго элемента «НЕ, выход которого соединен со вторым входом второго элемента «И, вход первого элемента «НЕ подключен к второму входу элемента несовпадени  и третьему входу второго элемента «И.30 During each time interval of operation of generator 1, signals Xi and 2 have equal durations and change their values simultaneously. In contrast to the signal X, the signal Xi when uncoupling from the second interval to the third remains unchanged (equal to "1). The duration of each of the time intervals must satisfy the condition: C p A, where Hn is the repetition period of the shift pulses applied to the shift register; K is the number of bits of the shift register; / p is the length of time during which the Xz signal must advance from input 5 of the shift register to the output of its last digit. During normal operation of the shift register, its output signal X, taken from the last bit and corresponding to the input signal X, should partially coincide in time with the signal Xz, if condition (1) is fulfilled. The time from the influx of the signals X and X is determined by the difference. The signals FI and YZ, taken respectively from the first and second outputs of the decoder 3, take the values according to Table. 2. Table 2 With a valid shift register, the signals Z and Zz, taken respectively from flip-flops 4 and 5, take on the values given in table 3. Table 3 The output signals of the device is the signal and taken from the element "AND 9. The appearance of the signal indicates about the correct operation of the shift register. When the device is turned on, generator 1 generates a signal X and X. During the first time interval of operation of generator 1 to the initial, zero (position, triggers 4 and 5 are set by signal Zi 0, the signal is controlled by the shift register. During the second time interval of generator 1 w - there is a possibility of a norm of 10 30 35 40 45 50 55 60 65 min-passing through the shift register of signal X2 1. The result of the test is fixed by trigger 4. If a signal appears at the output of register 12, then at output of the decoder 3 a signal U1 0 is generated as a result The trigger 4 is set to the single position (Z). During the third time interval of the generator 1 operation, the possibility of normal passage through the shift register of the 2 0 signal is checked. If a signal appears at the register output, then a signal is generated at the decoder output whereby the trigger 5 is set to a single position). If the signals, then at the output of the circuit "AND 9" a signal U is formed, which indicates that the shift register is healthy. If the signal U does not appear before the end of the third time interval of the generator, then the shift register is faulty. For normal operation of the proposed device, one period of operation of the generator is sufficient. Capacitors 7 and 8 prevent the appearance of short-time signals Fi 0 or that could occur during transients in the generator and in the shift register and thereby cause false triggering of the triggers 4 and 5. The proposed device can be used to control the L registers shear different lengths. To do this, it must contain L equal time channels, each of which consists of a decoder, triggers, the AND gate and one generator, the output of the diagnostic test signals of which are connected to the inputs of the V shift registers and the second inputs of the N decoders, and the output of the setup signals zero - to the first inputs of the decoders and to the second inputs of the triggers of all L receiving channels. The work of receiving channels does not depend on their number in the device and on the length of the monitored registers, since they all work the same way. The subject of the invention is a device for controlling the shift register, containing the elements AND, the mismatch element, triggers, the elements NOT, (and the output of the checked shift register is connected to the first input of the first element AND and the mismatch, the output of the first element AND connected to the single input is the first trigger, the output of the mismatch element is connected to the first input of the second element "And connected to the single input of the second trigger, zero inputs of the trigger through the first element" are NOT connected to the input of the device, and the outputs are trigger The third element “I - to its output, distinguished by the fact that, in order to simplify the device, a gate former is inserted into it, the output of which is connected to the input of the checked register, the second input of the first element“ AND and the input of the second element “NOT whose output is connected to the second input of the second element "AND, the input of the first element" is NOT connected to the second input of the mismatch element and the third input of the second element "I.

Г R

ЛL

1212

JJ

ВыходOutput

SU1627691A 1971-02-15 1971-02-15 Shift register control device SU463973A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1627691A SU463973A1 (en) 1971-02-15 1971-02-15 Shift register control device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1627691A SU463973A1 (en) 1971-02-15 1971-02-15 Shift register control device

Publications (1)

Publication Number Publication Date
SU463973A1 true SU463973A1 (en) 1975-03-15

Family

ID=20467344

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1627691A SU463973A1 (en) 1971-02-15 1971-02-15 Shift register control device

Country Status (1)

Country Link
SU (1) SU463973A1 (en)

Similar Documents

Publication Publication Date Title
SU463973A1 (en) Shift register control device
SU388288A1 (en) ALL-UNION
SU705451A1 (en) Apparatus for testing majority circuits
SU1059594A1 (en) Device for checking number of operating cycles of equipment
SU1385281A1 (en) Pulse sequence selector
SU790231A1 (en) Pulse train monitoring device
SU538484A1 (en) Information pulse selector
SU433643A1 (en)
SU1091167A1 (en) Device for checking pulse sequence source
SU451083A1 (en) Device for controlling functional elements of discrete systems
SU1471206A1 (en) Unit for counting articles
SU1088114A1 (en) Programmable code-to-time interval converter
SU902074A1 (en) Ring shift register
SU451198A1 (en) Pulse counter
SU1003338A2 (en) Multichannel switching device
SU541175A1 (en) Device to control binary codes mod three
SU1256195A1 (en) Counting device
SU1341663A1 (en) Article counter
SU497718A1 (en) Device for generating pseudo-random signals of complex structure
SU434609A1 (en) DEVICE FOR THE CONTROL OF CLOCK SYNCHRONIZATION
SU373885A1 (en) COUNTER OF PULSES ON POTENTIAL ELEMENTS
SU790241A1 (en) Pulse duration selector
SU411484A1 (en)
SU414590A1 (en)
SU1200416A1 (en) Multichannel counting device