SU450156A1 - Распределитель импульсов - Google Patents

Распределитель импульсов

Info

Publication number
SU450156A1
SU450156A1 SU1783741A SU1783741A SU450156A1 SU 450156 A1 SU450156 A1 SU 450156A1 SU 1783741 A SU1783741 A SU 1783741A SU 1783741 A SU1783741 A SU 1783741A SU 450156 A1 SU450156 A1 SU 450156A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
counter
decoder
distributor
outputs
Prior art date
Application number
SU1783741A
Other languages
English (en)
Inventor
Игорь Михайлович Соколов
Original Assignee
Предприятие П/Я Р-6808
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6808 filed Critical Предприятие П/Я Р-6808
Priority to SU1783741A priority Critical patent/SU450156A1/ru
Application granted granted Critical
Publication of SU450156A1 publication Critical patent/SU450156A1/ru

Links

Landscapes

  • Logic Circuits (AREA)

Description

1
Изобретение относитс  к области вычислительной техники и может быть использовано в устройствах управлени  ЭВМ и в электронных коммутаторах.
Известен распределитель им пульсов управлени , содержащий счетчик, дешифратор , запоминающее устройство (ЗУ), логические схемы «И и формирователь лризнаков распределени  импульсов управлени .
Известный распределитель имлульсов содержит количество логических схем «И, равное числу им1пульсов управлени , а его длительность цикла равна самой длинной операции и  вл етс  посто нной, хот  дл  вьгполнени  большинства операций требуетс  врем , значительно меньшее длительности цикла работы счетчика.
Из1вестный распределитель импульсов содержит счетчик, дешифратор, устройство управлени , ЗУ, формирователь приз-наков, логические схемы «И. Первый и второй входы распределител  соединены соответственно с первым и вторым входом устройства управлени , первый выход которого соединен со счетным входом счетчика, а второй - со входом устрано вки в нуль счетчика. Выходы разр дов счетчика Соединены с одноименными разр дами дешифратора, выходы которого соединены с соответствующими выходами распределител  и группой избирательных входов устройства управлени .
Целью изобретени   вл етс  упрощение схемы распределител , расЩирение его функциональных возмол ностей и повышение быстродействи .
Сущность изобретени  заключаетс  в том, что в нем входы установки в единицу счетчика соединены с выходами первой группы логических схем «И, первые входы которых объединены и соединены с третьим выходом устройства управлени , а вторые входы соединены с одноименными выходами ЗУ. Входы ЗУ соединены с выходами второй ripynnbi логических схем «И, первые входы которых соединены с соответствующими выходами формировател  признаков, а вторые входы - с соответствующими выходами дешифратора. На чертеже представлена блок-схема распределител .
Предлагаемое устройство содержит счетчик 1, дешифратор 2, схемы «И 3, формирователь признаков 4, ЗУ 5, устройство управлени  6 и схемы «И 7.
Работа устройства заключаетс  в следующем .
В исходном состо нии счетчик 1 установлен в нуль, а счетный и регистровый входы счетчика отключены, при этом сформируетс  сигнал только на шине а дешифратора 2.
После прихода внешнего импульса запуска устройства на счетный вход счетчика 1 поступают им пульсы, которые формируют сигналы по-следовательно на шинах б, в,....дешифратора 2. Предпоьаожим, что шина в дешифратора 2 св з на с nepisofi логической схемой «И 3, котора  другим входом св зана с первым признаком распределени  импульсов управлени . Если сигнал этого признака отсутствует, то при возникновении следуюш,их импульсов на счетном входе счетчика 1 он устанавливаетс  в следующие по пор дку положени , и на выходе дешифратора 2 возникают сигналы последовательно на шинах г, д дешифратора 2. При возникновении этого признака перва  логическа  схема «И 3 открываетс , и на выходе ЗУ 5, выполненного , например, на логических схемах «ИЛИ, формируетс  двоичный код, например , 0110, который переписываетс  в счетчик 1 только при возникновении импульса на выходе устройства управлени  6 (при этом счетный вход счетчика отключен), т. е. на выходе распределител  возникают импульсы на шинах а, б, в, ж дешифратора 2.
Предположим, что шина ж дешифратора не св зана со второй логической схемой «И 3, при этом регистровый вход счетчика 1 отключаетс , а счетный вход, на который поступают последующие импульсы, .подключаетс  к устройству управлени . При этом на выходе дешифратора 2 возникают сигналы последовательно на шинах з, и.... дешифратора 2 и т. п. Предположим, что дл  выбранной операции возникновение импульса на шине л характе|ризует окончание операции. Этот импульс поступает в устройство управлени  6,
которое устанавливает распределитель импульсов управлени  в исходное состо ние. При подаче следующего импульса запуска устройства цикл работы повтор етс .
Предмет изобретни 
Распределитель импульсов, содержащий счетчик, дешифратор, устройство управлени , запоминающее ус- ройство, формирователь
признаков, логические схемы «И, причем первый и второй входы распределител  соединены соответственно с .первым и .вторым входом устройства управлени , первый выход которого соединен со счетным входом
счетчика, а второй - со входом установки в нуль счетчика, выходы разр дов счетчика соединены с одноименными разр дами дешифратора , выходы которого соединены соответственно с выходами распределител  и группой избирательных входов устройства управлени , отличающийс  тем, что, с целью упрощени  распределител , в нем входы установки В единицу счетчика соединены с выходами первой группы логических схем
«И, первые входы которых соединены с третьим выходом устройства управлени , а вторые входы соединены с одноименными вьь ходами запоминающего уст|ройства, входы запоминающего устпойства соединены с выходами второй группы логических схем «И, первые входы которых соединены с соответствующими выходами формировател  признаков , а вторые входы - с соответствующими выхода1ми дешифратора.
SU1783741A 1972-05-15 1972-05-15 Распределитель импульсов SU450156A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1783741A SU450156A1 (ru) 1972-05-15 1972-05-15 Распределитель импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1783741A SU450156A1 (ru) 1972-05-15 1972-05-15 Распределитель импульсов

Publications (1)

Publication Number Publication Date
SU450156A1 true SU450156A1 (ru) 1974-11-15

Family

ID=20513970

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1783741A SU450156A1 (ru) 1972-05-15 1972-05-15 Распределитель импульсов

Country Status (1)

Country Link
SU (1) SU450156A1 (ru)

Similar Documents

Publication Publication Date Title
SU450156A1 (ru) Распределитель импульсов
SU466508A1 (ru) Устройство дл сравнени двоичных чисел
SU468237A1 (ru) Устройство дл сравнени чисел
SU470922A1 (ru) Устройство дл счета импульсов
SU741321A1 (ru) Посто нное запоминающее устройство
SU407313A1 (ru) УСТРОЙСТВО ДЛЯ ВЫЧИСЛЕНИЯ ОСТАТКА ПО МОДУЛЮ от ЧИСЛА
SU1689962A1 (ru) Устройство сопр жени интерфейсов разной разр дности
SU1273923A1 (ru) Генератор импульсов со случайной длительностью
SU1378026A1 (ru) Генератор псевдослучайных последовательностей
SU416868A1 (ru)
RU2105357C1 (ru) Сдвигающий регистр
SU419947A1 (ru) Устройство для регистрации телемеханическойинформации
SU517934A1 (ru) Запоминающее устройство
SU1201855A1 (ru) Устройство дл сравнени двоичных чисел
SU1410013A1 (ru) Устройство дл ввода информации
SU374740A1 (ru) Распределитель
SU1653144A1 (ru) Формирователь импульсов
SU394813A1 (ru) I всесоюзная
SU1125616A1 (ru) Устройство дл ввода информации
SU463234A1 (ru) Устройство делени времени циклов на дробное число интервалов
SU1034184A1 (ru) Устройство выбора каналов
SU1737449A1 (ru) Устройство приоритета
SU601756A1 (ru) Регистр сдвига
SU399854A1 (ru) В пт&
SU1658190A1 (ru) Устройство дл контрол монотонно измен ющегос кода