SU427480A1 - RESERVED IMPULSE COUNTER - Google Patents

RESERVED IMPULSE COUNTER

Info

Publication number
SU427480A1
SU427480A1 SU1807967A SU1807967A SU427480A1 SU 427480 A1 SU427480 A1 SU 427480A1 SU 1807967 A SU1807967 A SU 1807967A SU 1807967 A SU1807967 A SU 1807967A SU 427480 A1 SU427480 A1 SU 427480A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counters
backup
inputs
counter
installation
Prior art date
Application number
SU1807967A
Other languages
Russian (ru)
Other versions
SU427480A2 (en
Original Assignee
И. И. Нисенбойм , Б. С. Березкин
Filing date
Publication date
Application filed by И. И. Нисенбойм , Б. С. Березкин filed Critical И. И. Нисенбойм , Б. С. Березкин
Priority to SU1807967A priority Critical patent/SU427480A1/en
Application granted granted Critical
Publication of SU427480A2 publication Critical patent/SU427480A2/en
Publication of SU427480A1 publication Critical patent/SU427480A1/en

Links

Description

1one

Изобретение относитс  к вычислительной технике, в частности к схемам с резервированием , и может быть применено в резервированных устройствах делени  частоты и счета времени.The invention relates to computing, in particular, to redundant circuits, and can be applied to redundant frequency division and time counting devices.

По основному авт. св. № 255990 известны мажоритарно резервированные счетчики импульсов , использующие цепь обратной св зи дл  синхронизации работы резервных каналов , которые содержат резервные счетчики, узлы установки состо ни  разр дов резервных счетчиков, мажоритарные элементы, их входы подключены параллельно к выходам старших разр дов резервных счетчиков, входы узлов установки - к выходам мажоритарных элементов , выходы узлов установки подсоединены параллельно к каждому разр ду соответствующих резервных счетчиков.According to the main author. St. No. 255990 known are majority reserved pulse counters using a feedback circuit to synchronize the operation of backup channels that contain backup counters, installation nodes of the state of the bits of backup counters, majority elements, their inputs are connected in parallel to the outputs of the higher bits of the backup counters, inputs of the nodes installations - to the outputs of the majority elements, the outputs of the installation nodes are connected in parallel to each level of the corresponding reserve counters.

Однако в таких устройствах увеличиваетс  объем оборудовани  узлов установки при необходимости повысить надежность работы устройства, кроме того, при полном отказе одного из резервных счетчиков, сбое второго счетчика и противоположных состо ни х старших разр дов исправных счетчиков (например , после сбо  одного из них) выходной сигнал с мажоритарного элемента отсутствует; установка резервных счетчиков не производитс , причем это Состо ние устройства  вл етс  устойчивым и не самоустран етс . However, in such devices, the volume of equipment of the installation nodes increases if necessary to increase the reliability of the device, moreover, if one of the backup counters completely fails, the second counter fails, and the opposite states of the high bits of the good counters (for example, after one of them fails) there is no signal from the majority element; the installation of backup counters is not made, and this device state is stable and does not go away.

Цель изобретени  - повышение надежности работы устройства - восстановление синфазности резервных счетчиков при сбое одного из них и полном отказе второго счетчика .The purpose of the invention is to improve the reliability of the device - to restore the in-phase backup meters when one of them fails and the second counter completely fails.

Это достигаетс  тем, что предлагаемый счетчик содержит в каждом из резервных каналов триггер, элемент совпадени  и инвертор , причем выходы старших разр дов резервных счетчиков через соответствующие триггер и элементы совпадени  подключены к входам мажоритарных элементов, выходы которых св заны с входами установки соответствующих триггеров, а вторые входы элементов совпадени  каждого канала через инверторы подсоединены к источнику входных импульсов.This is achieved by the fact that the proposed counter contains in each of the backup channels a trigger, a match element and an inverter, with the outputs of the higher bits of the backup counters being connected via the corresponding trigger and the matching elements to the inputs of the majority elements whose outputs are connected to the installation inputs of the corresponding triggers, and the second inputs of the matching elements of each channel are connected via inverters to the input pulse source.

На чертеже представлена блок-схема предлагаемого устройства.The drawing shows a block diagram of the proposed device.

Предлагаемый резервированный счетчик импульсов содержит источник 1 входных импульсов , который соединен с резервными счетчиками 2-4 и инверторами 5-7. В каждом из резервных каналов выход старшего разр да счетчика импульсов подключен к входу соответствующего триггера 8-10. Выход триггера соединен с первым входом соответствующего элемента совпадени  11 -13, второй вход которого св зан с выходом соответствующего инвертора 5-7. Выходы элементов совпадени  11-13 падк ючецы параллельно к входам мажоритарных элементов 14-16. Выходы последних прдср§др}1рнь1 к узлам установки 17, 18, 19 резервных счетчиков и триггеров.The proposed redundant pulse counter contains a source of 1 input pulses, which is connected to backup counters 2-4 and inverters 5-7. In each of the backup channels, the output of the higher bit of the pulse counter is connected to the input of the corresponding trigger 8-10. The trigger output is connected to the first input of the corresponding match element 11-13, the second input of which is connected to the output of the corresponding inverter 5-7. The outputs of the matching elements 11-13 padches are parallel to the inputs of the majority elements 14-16. Outputs of the last prddsgdr} 1рн1 to the installation nodes 17, 18, 19 reserve counters and triggers.

Счетчик работает следующим образом.The counter works as follows.

При включении резервные счетчики 2-4, в общем случае могут работать несинфазнр. При этом наступает момент, когда сигнал с выхода старшего разр да резервного счетчика переводит триггер 8-10 в состо ние, при котором через элемент совпадени  11 -13 проходит некотора  последовательность инвертированных импульсов источника 1 импульсов . Эта прследовательность поступает на входы мажоритарных элементов 14-16. Число импульсов, поступающих на вход мажоритарных элементов по одному из входов,When enabled, backup counters 2-4, in the general case, non-sync can work. In this case, a moment comes when the signal from the high bit output of the backup counter transfers the trigger 8-10 to the state in which a certain sequence of inverted pulses of the pulse source 1 passes through the matching element 11-13. This sequence goes to the inputs of the majority elements 14-16. The number of pulses arriving at the input of the major elements through one of the inputs

3737

может быть от 1 до --, где Т - период импульсов на выходе старшего разр да резервного счетчика, г - период входных импульсов резервного счетчика.can be from 1 to -, where T is the period of pulses at the output of the higher bit of the backup counter, g is the period of input pulses of the backup counter.

Импульсы на этих входах мажоритарных элементов присутствуют до по влени  одного импульса хот  бы на одном из двух других входов мажоритарных элементов. При этом по вл ютс  сигналы на выходах мажоритарных элементов 14-16. Они поступают на узлы установки 17-19 ц перерРДЯТ р зррвнце счетчики 2-4 и триггеры 8-10 в исходное состо ние, предшествующее синфазной работе резервных счетчиков 2-4.The pulses at these inputs of the majority elements are present before the appearance of one pulse at least at one of the two other inputs of the majority elements. At the same time, signals appear at the outputs of majority elements 14-16. They arrive at the nodes of the installation of 17-19 c. They will overload the counters 2-4 and the triggers 8-10 to the initial state preceding the common-mode operation of the reserve counters 2-4.

При этом триггеры 8-10 наход тс  в состо нии , противоположном исходному TPJIfDко на врем  одного периода входных импульсов . Вследствие зтого они не могут рассматриватьс  как старшие разр ды резервнь1х счетчиков.In this case, the triggers 8-10 are in a state opposite to the original TPJIfDo for the time of one period of the input pulses. Because of this, they cannot be considered as the senior bits of the reserve counters.

Таким образом в схеме происходит автоматическое фазирование работы резервных счетчиков.Thus, in the scheme, the automatic phasing of the work of the reserve counters takes place.

Даже в случае отказа одного из резервнь1Х счетчиков и при сбое другого, когда старшие разр ды оставшихс  работоспособными счетчиков наход тс  в протирополажном состо нии , про11здйдет автоматическое фазирование , так как в результате сбо  задерживаетс  измерение состо ни  триггера в сбившемс  канале. Это приведет к временному сдвигу его работы относительно другого триггера, Э следрвательно, к совпадению н пудьров на входах мажоритарных элементов 14-16 и установке синфазной работы.Even in the event of a failure of one of the reserve counters, and in the event of a failure of the other, when the higher bits of the remaining operable counters are in a propellant state, automatic phasing occurs as a result of a failure delay in the measurement of the trigger state in the lost channel. This will lead to a temporary shift in his work relative to another trigger, E, successively, to the coincidence of n at the inputs of the majority elements 14-16 and to the installation of in-phase operation.

В случае отказа одного из трдггеррв 8-10 (или счетчиков 2-4) и сбо  самих триггеров 8-10 возможны два варианта.In the event of a failure of one of the 8-10 transponders (or counters 2-4) and the failure of the triggers 8-10 themselves, two options are possible.

Счетчики 2-4 работают синфазно. В этом случае очевидно, чтр установка не нужна и сбой триггеров не приводит к отказу уотройства .Counters 2-4 work in phase. In this case, it is obvious that the installation is not needed and the failure of the triggers does not lead to the failure of the device.

Счетчики 2-4 не синфазны. При э.тоц происходит задержка состр ни  одного из триггеров 8-10 относительно другого, что приведет к фазированию счетчиков. Таким образом в резервированном счетчике импульсов существенно упрощаетс  устройство установки: -вместо узлов установки, формирующих различные серии импульсов установки, выходы мажоритарных здементов подключаютс  через размножители к входам уетанввки резервных счетчиков и триггеров; даже при отказе одного и сбое другого резервного счетчика и канала в целом автоматически восстанавливаетс  синфазна  работа рез, с етч1чкод.Counters 2-4 are not in phase. When e.tots, a delay occurs, none of the triggers 8-10 are relative to the other, which will lead to phasing of the counters. Thus, in the redundant pulse counter, the installation device is greatly simplified: - instead of the installation nodes that form the various sets of installation pulses, the outputs of the major detectors are connected via breeders to the inputs of the reserve counters and triggers; even with the failure of one and the failure of another backup counter and the channel as a whole, the in-phase operation of the cut, with an Ethernet code, is automatically restored.

Предмет изобретени Subject invention

Резервированный счетчик импульсов по авт. св. № 255990, отличающийс  тем,Backup pulse counter auth. St. No. 255990, characterized in that

что, с целью повышени  надежнрстн работы, он содержит в каждом из резервных каналрв триггер, элемент совпадени  и инвертор, npRчем выходы старших разр дрв резервнь1х счетчиков через соответствующие триггеры иthat, in order to increase the reliability of work, it contains in each of the backup channels a trigger, a coincidence element and an inverter, npr what the outputs of the senior bits of the reserve counters through the corresponding triggers and

элементы совпадени  подключены к рходам мажоритарных алементор, выхрды которых св заны с Бхрдами установки соответствующих триггеров, а вторые входы э.де,ментрв совпадени  каждого канала через инверторыthe coincidence elements are connected to the majority of alementor rods, the outputs of which are connected to the Bhrdas by the installation of the corresponding triggers, and the second inputs e, each of the channels matching each channel through the inverters

подсоединены к источнику входных импульсов .connected to the input pulse source.

SU1807967A 1972-07-05 RESERVED IMPULSE COUNTER SU427480A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1807967A SU427480A1 (en) 1972-07-05 RESERVED IMPULSE COUNTER

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1807967A SU427480A1 (en) 1972-07-05 RESERVED IMPULSE COUNTER

Publications (2)

Publication Number Publication Date
SU427480A2 SU427480A2 (en) 1974-05-05
SU427480A1 true SU427480A1 (en) 1974-05-05

Family

ID=

Similar Documents

Publication Publication Date Title
US4023110A (en) Pulse comparison system
SU427480A1 (en) RESERVED IMPULSE COUNTER
JPH0454411B2 (en)
US2985715A (en) Gating system
RU2264690C2 (en) Reserved counter
SU403076A1 (en) BINARY COUNTER
SU1280696A1 (en) Ring counter
SU978356A1 (en) Redundancy counting device
SU579698A1 (en) Discrete integrator
SU1078623A1 (en) Device for dividing pulse frequency with check
SU1008931A1 (en) Redundant synch pulse generator
SU972513A2 (en) Device for checking pulse sequence
SU917372A1 (en) Rebundancy generator
SU1106008A1 (en) Pulse train duration selector
SU413632A1 (en)
SU1188920A1 (en) Redundant pulse generator
SU917355A1 (en) Binary counter with detection of single malfunctions and device for monitoring pulse trains
SU687601A1 (en) Binary pulse counter having error correction
SU1376258A1 (en) Apparatus for block-wise timing of digital transmission system
RU1797121C (en) Device for reconfiguration of redundant units
SU1314449A1 (en) Redundant pulse counter
SU805319A2 (en) Redundancy device
SU476685A1 (en) Binary Pulse Counter
SU1644147A1 (en) Majority-redundant device
SU1042184A1 (en) Stand-by scaling device