SU406173A1 - DEVICE FOR THE CONTROL OF ELECTRICAL CONNECTION CORRECTNESS - Google Patents
DEVICE FOR THE CONTROL OF ELECTRICAL CONNECTION CORRECTNESSInfo
- Publication number
- SU406173A1 SU406173A1 SU1611697A SU1611697A SU406173A1 SU 406173 A1 SU406173 A1 SU 406173A1 SU 1611697 A SU1611697 A SU 1611697A SU 1611697 A SU1611697 A SU 1611697A SU 406173 A1 SU406173 A1 SU 406173A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- control
- output
- control unit
- electrical connection
- signal
- Prior art date
Links
Landscapes
- Selective Calling Equipment (AREA)
Description
1one
Изобретение относитс к области электротехники и может иополызоватьс дл контрол пра)вильности монтажа кабельных сетей больших электрических комплексов, жгутов с развет1вленными цеп ми и .кабелей.The invention relates to the field of electrical engineering and can be polished to control the correctness of the installation of cable networks of large electrical systems, strands with branched chains and cables.
Известные уст|рой;ства дл конт1рол (правильности электрических соеди1нений, содержащие схе-му сброса, полупроводниковые ключи, ферротрапзисторные чейки, генератор имлульсов, блок управлени .и блок индика. ции, не позвол ют про-изводить контроль разветвленных кабельных сетей больших электрических комплексов и Т1ребуют больших затрат времени.Known devices for control (correctness of electrical connections, containing a reset circuit, semiconductor switches, ferro-discontinuous cells, an generator of impulses, a control unit., And an indication unit, do not allow the control of branched cable networks of large electrical systems and T1 are time consuming.
Рассматриваемое изобретение устран ет указаиные недостатки благодар тому, что оно снабжено шифратором, одии из входов которого соединен со схемой сброса, подключенной через схему задержали к одному из входов ключа, два других с выходами упо. м нутых ключей, а выход шифратора через линию св1ЯЗИ и соединенные между собой последовательно дешифраторы - с регистра1МИ, поразр дные выходы которых соединены со счетчиком импульсов, а входы соединены с о онтакта ми тровер емого объекта, причем выходы каждого счетчика регистра подключены к входа1М каждого дешифратора, а один из выходов последнего дешифратора черезThe considered invention eliminates the indicated shortcomings due to the fact that it is equipped with an encoder, one of the inputs of which is connected to a reset circuit connected through the circuit was delayed to one of the key inputs, the other two with the outputs of the mode. keys, and the output of the encoder via the CONNECTION line and the successively connected decoders are from the register, the serial outputs of which are connected to the pulse counter, and the inputs are connected to the contact object, and the outputs of each counter of the register are connected to the input 1M of each decoder and one of the outputs of the last decoder through
линию св зи соединен со вторым входом блока управлени .the communication line is connected to the second input of the control unit.
На чертеже представлена блок-схема описываемого устройства.The drawing shows the block diagram of the described device.
Предлагаемое устройст1во содержит схему сброса 1, схему задержки 2, ключи 3, 4, ферро-транзисторные чейк-и (ФТЯ) 5, 6, блок управлени 7, шифратор 8, линии св зи 9, дешифраторы 10, регистры 11, счетчики импульсов 12, генератор импульсов 13, перфоратор 14.The proposed device contains a reset circuit 1, a delay circuit 2, keys 3, 4, ferro-transistor chip (FTN) 5, 6, control unit 7, encoder 8, communication lines 9, decoders 10, registers 11, pulse counters 12 , the pulse generator 13, the perforator 14.
Устройство работает следующим образом. При нажатии кнопки «Пуск срабатывает схема сброса / и запускает схему задержкиThe device works as follows. When you click the "Start button, the reset circuit is activated / and starts the delay circuit
2, запирает ключи 3 н 4, описывает в «О по сбросовьим обмоткам ФТЯ 5 и 6, сбрасывает блок управлени 7 .и шифратор 8, который через ЛИ1НИЮ св зи 9 и дешифраторы W сбрасывает регистры // и счетчики импульсов 12.2, locks the keys 3 and 4, describes in "O by dumping windings FLT 5 and 6, resets the control unit 7. And the encoder 8, which through LINE1 of the connection 9 and decoders W resets the registers // and pulse counters 12.
По вл юшийс задержанный им1пульс на выходе схемы заде1рЖ1ки 2 открывает ключ 3, на выходе которого по вл етс импульс генератора импульсов 13, поступаюш,ий на вход шифратора 8 и записывающий «1 в ФТЯ-5.The delayed impulse that appeared at the output of the zad1rZh1ki 2 circuit opens the key 3, at the output of which appears the pulse of the pulse generator 13, coming in at the input of the encoder 8 and recording the "1 in FTN-5.
Шифратор 8 через линию св зи 9 выдает команду в дешифратор 10, запускающий регистр 11, выдающий, в свою очередь, сигнал на первый контакт провер емого контактного пол . Разр. аы регистров 11, подключенные к 1контактам пол , соединенным накоротко сThe encoder 8, via the communication link 9, issues a command to the decoder 10, which triggers register 11, which in turn issues a signal to the first contact of the contact field to be tested. Allow register registers 11, connected to the floor 1, short-circuited with
первым контактом провер емого ко,нтакт ного пол , записьивают «1 ;в сооиветствующие раз. р ды .счетчиков млулысоВ 12, соедииениых между собой последовательно через дешифраторы 10 и линии св зи 9.The first contact of the tested ko, contact field, is recorded “1; in corresponding times. There are rows of counters 12, interconnected sequentially through the decoders 10 and the communication lines 9.
Со второго выхода генератора имюульсов 13 сигнал, задержанный отоюсителыно сигнала с первого выхода на полоБину периода повторени импульсав, описьгвает в «О ФТЯ 5 и лодт1верждает «О в ФТЯ 6. И М1пульс, по вл ющийс при этом на выходе ФТЯ 5, запирает ключ 3 и опкрывает ключ 4. По вл ющиес на выходе ключа 4 сигналы .генератора им1пульсов 13 по.ступают на другой .вход блока управлени 7 и через шифратор 8. линию св зи 9 и деши.ф|раторы 10 дополн ют счетчики и.МПулысов 12. Так ка1К счетчики импульсов .12 соединены между собой через |дещиф:рато:ры 10 и линии св зи .9 по.следовательно , суммарна их емкость равна сумме емкостей .отдельных счетчикав Импульсов 12. По заполнению последйего счетчика импульсов 12 на его выходе по вл етс управл ющий сигнал, выдающий команду иа вход блока управлени 7 через последний деШи.. фратор 10 и линию св аи 9, и записывающий «I в ФТЯ 6. По этому сИ|Пналу блок управлени 7 вы.дает ;кома|Нду .на запись числа в перфоратор 14. Сипнал с выхода счетчшка 12 синхронизирован с сигналом перового выхода генератора импульсов 13, а задержанный на половину периода повторени сигнал со второго -выхода генератора импульсов списывает в «О ФТЯ 6, выдающую сигнал на закрытие ключа 4.From the second output of the generator of pulses 13, the signal delayed from the signal of the signal from the first output to the polynomial of the repetition period impulses, is described in “About FLT 5 and lodt1 confirms“ About in FLF 6. And M1pulse, appearing at the same time at the exit of FTF 5, locks key 3 and it opens the key 4. The signals of the pulse generator 13 by the output of the key 4 go to another input of the control unit 7 and through the encoder 8. the communication line 9 and the distance from the control unit 10 are added by counters and pulses 12 So ka1K pulse counters .12 are interconnected through | dechif: rato: ry 10 and lines with In connection with .9 successively, their total capacity is equal to the sum of the capacitances of the individual counters in Pulses 12. Upon filling the last pulse counter 12, a control signal appears at its output, issuing a command and input to the control unit 7 through the last decal. and the line sam ai 9, and recording the “I in the FTTH 6. According to this CI | Pnala, the control unit 7 generates; a coma | Nde. to record the number in the perforator 14. The output signal of the counter 12 is synchronized with the signal of the first output of the pulse generator 13 and the signal delayed by half of the repetition period orogo-output of the pulse generator in debits "On FTYA 6 outputs a signal for closing the switch 4.
После затиси числа перфоратор 14 выдаетAfter zatisi number punch 14 issues
синхросигнал на вход схемы задерЖ(Ки 2.clock signal input delay scheme (Ki 2.
Операци повтор етс автоматически до техThe operation repeats automatically until
пор, .пока не будет проверено все контактноеthen, until all the contact information has been verified.
поле правер. емого объекта.field of praver. object.
Предмет и з о б р е т е -н и Subject and d on e and e
Устройство дл контрол пра1вилы ости электрических соединений, содержащее схе-му сброса, 1полу1правод«И1кавые ключи, ферротранзисторные чейки, генератор Имлульсоз, блок управлени и блок ин.джации, отличающеес там, что, с целью обеспечени возможности .контрол разветвленных кабельных сетей и сакращени .времени контрол , оноA device for monitoring the correctness of electrical connections, containing a reset circuit, 1 half right, and 1 keys, ferrotransistor cells, an Immunose generator, a control unit and an inlet unit that, in order to enable monitoring of branched cable networks and the reduction. time control it
снабжено щифратором, один из входов которого соединен со схемой сброса, подключен, ной через схему задержки « одному из входов ключа, два других с вы-хадами упом нутых ключей, а выход щифратора через линиюequipped with an encoder, one of the inputs of which is connected to a reset circuit, connected via a delay circuit to one of the key inputs, the other two with the keys of the mentioned keys, and the output of the equalizer through the line
св 1зи .и соединенные между собой последовательно дещифраторы с регистра.м , поразр дные выходы которых соединены со счетчиком им1пульсов, а входы соединены с контактами провер емого объекта, п.ричам оы.ходы каждого счетчи.ка регистра подключе.ны к входДМ каждого дешифратора, а одни из выходов иоследнего дешифратора через линию св зи соединен со вторым входом блока управлени .connected to each other sequentially decipherors with a register m, the bit outputs of which are connected to an impulse counter, and the inputs are connected to the contacts of the object being checked, read the counters of each counter of the register. They are connected to the input of each decoder and one of the outputs and the last decoder is connected to the second input of the control unit through the communication link.
11 I11 I
Л проВрр цеп мL provrr chain
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1611697A SU406173A1 (en) | 1971-01-18 | 1971-01-18 | DEVICE FOR THE CONTROL OF ELECTRICAL CONNECTION CORRECTNESS |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1611697A SU406173A1 (en) | 1971-01-18 | 1971-01-18 | DEVICE FOR THE CONTROL OF ELECTRICAL CONNECTION CORRECTNESS |
Publications (1)
Publication Number | Publication Date |
---|---|
SU406173A1 true SU406173A1 (en) | 1973-11-05 |
Family
ID=20463711
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1611697A SU406173A1 (en) | 1971-01-18 | 1971-01-18 | DEVICE FOR THE CONTROL OF ELECTRICAL CONNECTION CORRECTNESS |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU406173A1 (en) |
-
1971
- 1971-01-18 SU SU1611697A patent/SU406173A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU406173A1 (en) | DEVICE FOR THE CONTROL OF ELECTRICAL CONNECTION CORRECTNESS | |
JPS613256A (en) | Memory test system | |
SU1485224A1 (en) | Data input unit | |
SU409394A1 (en) | DEVICE FOR VERIFICATION OF TRACK OF COMMUNICATION SYSTEM WITH PULSE CODE MODULATION | |
SU1166120A1 (en) | Device for checking digital units | |
SU898419A1 (en) | Parallel-to-series code converter | |
SU1674128A1 (en) | Fault locator | |
SU1474665A1 (en) | Bi-computer interface | |
SU1376083A1 (en) | Random event flow generator | |
SU453795A1 (en) | DECODER | |
SU1413633A1 (en) | Device for digital inspection of electronic circuits | |
SU1120333A1 (en) | Device for checking switching of data channels | |
SU1104589A1 (en) | Device for checking writing information in programmable memory units | |
SU957279A1 (en) | On-line storage checking device | |
SU943774A1 (en) | Data registering device | |
SU669205A1 (en) | Device for determining rolled stock theoretical weight | |
SU382023A1 (en) | DEVICE FOR MEASURING DISTORTIONS OF PULSES | |
SU734662A1 (en) | Information receiving device | |
SU1552198A1 (en) | Device for modeling data transmission systems | |
SU697996A1 (en) | Reversible counter monitoring device | |
SU1120326A1 (en) | Firmware control unit | |
SU433488A1 (en) | 5DIGITAL PROCESSING OF RANDOM SIGNALS | |
SU1589280A2 (en) | Device for checking digital units | |
SU1087964A1 (en) | Multichannel scanning-type data logging system | |
SU1272490A1 (en) | Device for selecting the first and the last pulses in pulse burst |