SU364938A1 - Функциональный преобразователь - Google Patents

Функциональный преобразователь

Info

Publication number
SU364938A1
SU364938A1 SU1608240A SU1608240A SU364938A1 SU 364938 A1 SU364938 A1 SU 364938A1 SU 1608240 A SU1608240 A SU 1608240A SU 1608240 A SU1608240 A SU 1608240A SU 364938 A1 SU364938 A1 SU 364938A1
Authority
SU
USSR - Soviet Union
Prior art keywords
register
input
output
counter
converter
Prior art date
Application number
SU1608240A
Other languages
English (en)
Inventor
С. Тонконог В. И. Гришенков
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1608240A priority Critical patent/SU364938A1/ru
Application granted granted Critical
Publication of SU364938A1 publication Critical patent/SU364938A1/ru

Links

Landscapes

  • Complex Calculations (AREA)
  • Analogue/Digital Conversion (AREA)

Description

1
Предлагаемое устройство может быть использовано в вычислительных устройствах дл  нелинейного преобразовани  цифровых величин.
Известны функциональные преобразователи цифровых величин, использующие принцип кусочно-линейной аппроксимации нелинейной функции. Они содержат приемный регистр , схему декодировани , схему пам ти, делительный счетчик и преобразователь кода .
Их недостатком  вл етс  низкое быстродействие преобразовани  заданной функции.
В предлагаемом устройстве использован преобразователь параллельного кода в последовательность импульсов, входные шины которого присоединены к младшим разр дам приемного регистра. Выход преобразовател  подключен к счетному входу делительного счетчика, выход которого соединен со счетным входом реверсивного регистра.
Это позвол ет ускорить преобразование цифровых величин, так как путем расшифровки состо ни  старших разр дов приемного регистра кода аргумента определ етс  значение функции, соответствующее началу линейного участка аппроксимации, а врем  преобразовани  в пределах этого участка зависит от его величины по оси аргумента и достаточно мало.
На чертеже дана схема предложенного преобразовател .
Преобразователь содержи.т приемный регистр 1, схему декодировани  2, схему пам ти 3, делительный счетчик 4, выходной регистр 5, преобразователь 6 параллельного кода в последовательность импульсов, включающий в себ  генератор импу.тьсов 7, веитиль 8, триггер управлени  9, делитель частоты 10,
счетчик // и многоразр дную схему совпадени  12.
Преобразователь отличаетс  от известных, используемых, например, в преобразовател х двоичного кода в двоичио-дес тичный тем,
что он одновременно с преобразованием умножает число импульсов на заданное число. Дл  этого в нем между выходом вентил  8 и входом счетчика // включен делитель частоты 10.
Выходом преобразовател  6  вл етс  выход вентил  8, одновременно подключенный к входу делител  частоты 10 и входу счетчика 4, имеющего измен емый коэффициент делени . Входные шины преобразовател  6 ее
единены с выходными шинами младших разр дов регистра 1, выходные шины старши.х разр дов которого подсоединены к входным шинам схемы декодировани  2, а выходы последнего к входам схемы пам ти 3. Выход
преобразовател  6 подсоединен к счетному
входу счетчика 4, выход которого подсоединен к счетному входу регистра 5. Один выход схемы пам ти 3 подключен к управл ющему входу регистра 5, а каждый остальной - к управл ющему входу счетчика 4 и к одному входу установки регистра 5, что обеспечивает запись значени  функции, соответствующего начальной точке определенного линейного участка аппроксимации.
Функциональное преобразование числовой величины N, представленной кодом, сводитс  к преобразованию кодов в последовательность импульсов, делению последних на величину , обратную угловому коэффициенту /-ГО линейного участка аппроксимации и к суммированию результатов делени  и значени  функции в начальной точке ломанной кривой F(Nх„ ). Преобразование заканчиваетс  в момент равенства числа импульсов носледовательности значению нреобразуемого кода.
Преобразователь работает следующим образом .
После установки схемы в исходное состо ние и записи кода входного числа Л/ в приемный регистр / производитс  определение линейного участка аппроксимации схемой декодировани  2, запись значени  F(Nxj) в регистре 5 и установка коэффициента делени , соответствующего данному линейному участку , в счетчике 4 с номощью схемы пам ти 3. По сигналу с отдельного выхода схемы пам ти 3 регистр 5 включаетс  в режим суммировани . Подачей нускового импульса на единичный вход триггера унравлени  9 устанавливают носледний в пропускное дл  вентил  8 состо ние, и импульсы с выхода генератора импульсов 7 начинают поступать одновременно на счетные входы счетчика 4 и делител  частоты 10.
С выхода счетчика 4 импульсы ноступают из счетный вход регистра 5, где суммируютс  с записати ым значением F(Nxf). Процесс суммировани  прекращаетс , как только содержимое счетчика 11 станет равным содержимому младших разр дов регистра 1, подсоединенных к выходам схемы совпадени  12.
При этом сигналом с выхода схемы совпадени  12 триггер управлени  9 устанавливаетс  в непропускное дл  вентил  8 состо ние. Значение функции F{Nx) снимаетс  с регистра 5.
При функциональном преобразовании в соответствии с знакопеременными функци ми схема пам ти должна обеспечивать запоминание знака функции и коммутацию триггера знака выходного регистра.
,-,и
Предмет изобретени 
Функциональный преобразователь, содержащий приемный регистр, старщие разр ди которого подключены к входным щинам схемы
декодировани  с присоединенной к ее выходу схемой пам ти, делительный счетчик, соединенный унравл ющими входами с выходами схемы нам ти, которые подключены к управл ющему и установочным входам реверсивнего регистра, и преобразователь параллельного кода в последовательность импульсов, отличающийс  тем, что, с целью повышени  быстродействи , в нем входные шины нреобразовател  параллельного кода в последовательность имнульсов присоединены к младшнм разр дам приемного регистра, а его выход подключен к счетному входу делительного счетчика, выход которого соединен со счетным входом реверсивного регистра.
SU1608240A 1971-01-12 1971-01-12 Функциональный преобразователь SU364938A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1608240A SU364938A1 (ru) 1971-01-12 1971-01-12 Функциональный преобразователь

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1608240A SU364938A1 (ru) 1971-01-12 1971-01-12 Функциональный преобразователь

Publications (1)

Publication Number Publication Date
SU364938A1 true SU364938A1 (ru) 1972-12-28

Family

ID=20462979

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1608240A SU364938A1 (ru) 1971-01-12 1971-01-12 Функциональный преобразователь

Country Status (1)

Country Link
SU (1) SU364938A1 (ru)

Similar Documents

Publication Publication Date Title
SU364938A1 (ru) Функциональный преобразователь
US3317905A (en) Data conversion system
SU439801A1 (ru) Устройство дл преобразовани дес ти ных чисел в двоичные
SU385298A1 (ru) Функциональный генератор
SU1039026A1 (ru) Преобразователь кода в частоту
SU378881A1 (ru) Устройство для кусочно-линейной аппроксимации функций
SU451989A1 (ru) Цифровой генератор функций
SU577673A1 (ru) Преобразователь кода в частоту
SU450162A1 (ru) Перестраиваемый фазо-импульсный многоустойчивый элемент
SU1023342A1 (ru) Частотно-импульсный функциональный преобразователь
SU843218A1 (ru) Преобразователь цифровой код-временнойиНТЕРВАл
SU741285A1 (ru) Устройство дл кусочно-линейной аппроксимации функций времени
SU684561A1 (ru) Функциональный генератор напр жени
SU1164891A1 (ru) Преобразователь пр мого кода Фибоначчи в обратный
SU944098A1 (ru) Широтно-импульсный модул тор
SU1168922A1 (ru) Преобразователь кода
SU565309A1 (ru) Накапливающий регистр
SU754405A1 (ru) Преобразователь десятичного кода в двоичный код1
SU126305A1 (ru) Способ выполнени математических операций на регистрах сдвига и устройство дл осуществлени этого способа
SU1367153A1 (ru) Делитель частоты с дробным коэффициентом делени
SU432487A1 (ru) Преобразователь двоично-десятичного кода в унитарный код
SU993245A1 (ru) Преобразователь последовательного двоичного кода в число-импульсный код
SU1376106A1 (ru) Аналого-цифровое интегрирующее устройство
SU403056A1 (ru) Описание изобретения403056
SU413501A1 (ru)