SU1501135A1 - Device for displaying information - Google Patents

Device for displaying information Download PDF

Info

Publication number
SU1501135A1
SU1501135A1 SU884366391A SU4366391A SU1501135A1 SU 1501135 A1 SU1501135 A1 SU 1501135A1 SU 884366391 A SU884366391 A SU 884366391A SU 4366391 A SU4366391 A SU 4366391A SU 1501135 A1 SU1501135 A1 SU 1501135A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
information
counter
output
inputs
Prior art date
Application number
SU884366391A
Other languages
Russian (ru)
Inventor
Александр Иванович Пахарин
Анатолий Васильевич Чернориз
Игорь Павлович Осокин
Original Assignee
Предприятие П/Я Г-4746
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4746 filed Critical Предприятие П/Я Г-4746
Priority to SU884366391A priority Critical patent/SU1501135A1/en
Application granted granted Critical
Publication of SU1501135A1 publication Critical patent/SU1501135A1/en

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в устройствах отображени  информаций автоматизированных информационных измерительных системах. Цель изобретени  - расширение области применени  устройства путем одновременного отображени  на экране нескольких процессов. Поставленна  цель достигаетс  тем, что в устройство, содержащее блок пам ти 7, блок управлени  8, первый 15 и второй 16 счетчики формировател  маркера 11, делители частоты 12, первый 1 и второй 2 дешифраторы, матричную индикаторную панель 10, цифровой индикатор 9, первый регистр 4, коммутатор 6, введены третий 17, четвертый 18 и п тый 19 счетчики, третий дешифратор 3, второй регистр 5, первый 13 и второй 14 блоки сравнени , что обеспечивает возможность отображени  массива данных, представленных позиционным кодом, объемом, превышающим информационную емкость панели, начина  с заданного элемента массива, а также выделени  маркером элемента индикации. 4 ил.The invention relates to automation and computing and can be used in information display devices of automated information measuring systems. The purpose of the invention is to expand the field of application of the device by simultaneously displaying several processes on the screen. The goal is achieved by the fact that the device containing the memory block 7, the control unit 8, the first 15 and second 16 counters of the marker marker 11, frequency dividers 12, the first 1 and second 2 decoders, the matrix display panel 10, the digital indicator 9, the first register 4, switch 6, the third 17, the fourth 18 and the fifth 19 counters are entered, the third decoder 3, the second register 5, the first 13 and the second 14 comparison blocks, which provides the ability to display the data array represented by the positional code, exceeding the information capacityAneli, starting with the specified array element and display element isolation marker. 4 il.

Description

СПSP

00 СП00 SP

физnat

31503150

Изобретение относитс  к устройствам дл  отображени  информации и может быть использовано дл  вывода данных из автоматизированных инфррма- ционно-измерительных систем на матричные индикаторные панели.The invention relates to devices for displaying information and can be used for outputting data from automated information measuring systems to matrix display panels.

Цель изобретени  - расширение области применени  устройства путем отображени  на экране панели несколь- кик процессов.The purpose of the invention is to expand the field of application of the device by displaying a panel of multiple processes on the screen.

На фигi1приведена структурна  схема предлагаемого устройства, на фиг.2 - функциональна  схема формировател  маркераJ на фиг.З - функцио- нальна  схема блока управлени , на фиг,4 - временна  диаграмма работы устройства. . Fig. 1 shows the structural diagram of the device proposed, Fig. 2 shows the functional diagram of the marker generator, Fig. 3 shows the functional diagram of the control unit, Fig. 4 shows the time diagram of the device operation. .

Устройство дл  отображени  информации (фигИ) содержит первый 1, второй 2 и третий 3 дешифраторы, первый 4 и второй 5 регистры, коммутатор 6, блок 7 пам ти, блок 8 управлени , цифровой индикатор 9, матричную индикаторную панель 10, формирователь 11 маркера, делитель 12 частоты, первый 13 и второй 14 блоки сравнени , первый 15, второй 16, третий 17, четвертый 18 и п тый 19 счетчики. Блок 8 управлени  имеет второй 20 и пер- вьй 21 входы сброса, вход 22 управлени  разверткой и вход 23 установки начала кадра, третий 24, второй 25, первьш 26, п тьш 27, четвертый 28, шестой 29, седьмой 30 и восьмой 31 выходы. Формирователь 11 маркера имеет вход 32 синхроимпульсов, первый 33, четвертый 34, второй 35, п тый 36, третий 37 и шестой 38 выходы Устройство имеет информационные вхо- ды 39, адресные входы 40 адреса начала кадра, вход 41 управлени  за-, писью и синхронизирующий вход 42,The device for displaying information (FIG) contains first 1, second 2 and third 3 decoders, first 4 and second 5 registers, switch 6, memory block 7, control block 8, digital indicator 9, matrix display panel 10, marker generator 11, frequency divider 12, the first 13 and second 14 units of comparison, the first 15, the second 16, the third 17, the fourth 18 and the fifth 19 counters. Control unit 8 has second 20 and first 21 reset inputs, scan control input 22 and frame start setting input 23, third 24, second 25, first 26, five 27, fourth 28, sixth 29, seventh 30 and eighth 31 outputs . The marker generator 11 has an input of 32 sync pulses, the first 33, the fourth 34, the second 35, the fifth 36, the third 37 and the sixth 38 outputs. The device has information inputs 39, address inputs 40 of the frame start address, record control input 41, and sync input 42,

Формирователь 11 маркера (фиг.2) содержит блок элементов И 43 блок 44 антизвонных триггеров, блок 45 кнопок .The marker shaper 11 (figure 2) contains a block of elements AND 43 block 44 anti-ring triggers, block 45 buttons.

БлЬк 8 управлени  (фиг,3) содержи мультиплексор 46, дифференцирующий элемент 47, генератор 48 импульсов, делитель 49 частоты, первый 50, второй 51 и третий 52 триггеры, первьй 53, второй 54 и третий 55 элементы И, элемент И-ИЛИ 56.Control block 8 (FIG. 3) contains multiplexer 46, differentiating element 47, pulse generator 48, frequency divider 49, first 50, second 51 and third 52 triggers, first 53, second 54 and third 55 And elements, and AND-56 element .

Устройство работает следующим об- разом.The device works as follows.

В блок 7 пам ти (фиг.1) записываетс  информаци , подлежаща  отображению , котора  поступает по входу 39The memory block 7 (Fig. 1) records information to be displayed, which is fed to the input 39.

устройства. Состо ние каждого элемента индикации задаетс  битом, значение которого соответствует, например, следующему: О - не светит, 1 - светит. Блок пам ти имеет п разр дов, что позвол ет записать по одному его адресу информацию о состо нии п элементов индикации. Начальньй адрес блока 7 пам ти, с которого осуществл етс  запись или обновление информации , задаетс  по входу 40 адреса начала кадра. Режим записи задаетс  сигналом 1, по входу 41, поступающему на вход блока 8 управлени  (фиг.З).devices. The state of each indication element is set by a bit, the value of which corresponds, for example, to the following: О - off, 1 - up. The memory block has n bits, which makes it possible to record at one address its information on the state of the n display elements. The starting address of the memory unit 7, from which information is recorded or updated, is specified at the input 40 of the start of frame address. The recording mode is set by the signal 1, at the input 41, which enters the input of the control unit 8 (FIG. 3).

Передний фронт этого сигнала вьще- л етс  дифференцирующим элементом 47 и вьщаетс  через элемент И-ИЛИ 56 на четвертый, выход 28 блока 8 управлени . По этому импульсу в четвертьй счетчик 18, который  вл етс  счетчиком адреса, заноситс  значение адреса начала кадра, задаваемого по входу 40 устройства. По синхронизирующему входу 42 устройства поступают импульсы, сопровождающие данные на входе 39. Эти импульсы через мультиплексор 46 блока.8 управлени  вьща- ютс  на вход записи блока 7 пам ти и счетный вход четвертого счетчика 18. Это обеспечивает запись информации и установку следующего адреса. После записи всего обновл емого массива данных снимаетс  сигнал режима записи на входе 41 и устройство переходит в режим отображени  информации.The leading edge of this signal is made up by differentiating element 47 and is applied through the AND-OR element 56 to the fourth, output 28 of control unit 8. On this impulse, the fourth counter 18, which is the address counter, is entered into the value of the address of the beginning of the frame, specified at input 40 of the device. The synchronization input 42 of the device receives pulses accompanying the data on input 39. These pulses are transmitted through the multiplexer 46 of the control unit 8 to the recording input of the memory unit 7 and the counting input of the fourth counter 18. This ensures the recording of information and the setting of the next address. After recording the entire updated data set, the recording mode signal is removed at input 41 and the device switches to the information display mode.

При отображении информагции импульсы выхода делител  49 частоты, на вход которого поступают импульсы от генератора 48 импульсов через элемент И 54 блока 8 управлени  поступают на счетный вход счетчика 16. Б соответствии с кодом на выходах счетчика 16 через первьй дещифратор 1 осуществл етс  последовательный выбор ши-. ны из соответствующей системы шин (например, столбцов) матричной индикаторной панели 10. Сигналы на другую систему шин (например, на строки), поступают через второй регистр 5. Информаци  в регистре 5 устанавливаетс  по импульсу с выхода делител  49 частоты дл  каждого нового состо ни  счетчика 16. Дл  этого по адресам задаваемым счетчиком 18, осуществл етс  считьгоание из m последовательных  чеек блока 7 пам ти, кажда  из которых содержит информацию дл  п очеWhen displaying information, the output pulses of the frequency divider 49, to the input of which pulses are received from the pulse generator 48, through the element 54 of the control unit 8 are sent to the counting input of counter 16. In accordance with the code on the outputs of counter 16, the sequential selection of . from the corresponding busbar system (for example, columns) of the matrix display panel 10. Signals to another bus system (for example, rows) are received through the second register 5. The information in register 5 is set on a pulse from the output of the frequency divider 49 for each new state counter 16. For this, the addresses specified by the counter 18 are used to extract from the m consecutive cells of the memory block 7, each of which contains information for

515515

редных элементов индикации. Этот п бит информации, онредел ющий состо ние элемента индикации, поступает параллельно через коммутатор 6 на информационные входы регистра 5.rare display elements. This information bit, which determines the state of the display element, is fed in parallel through the switch 6 to the information inputs of the register 5.

С выхода коммутатора 6 данные дл  .m элементов индикации одного столбца занос тс  в регистр 5 задним фронтом m импульсов, поступающих с выхода дешифратора 3. Каждьй из выходных импульсов дешифратора 3 соответствует одному состо нию счетчика 17, разрешение на счет которого задаетс  выходным сигналом (выход 25) триггера 50 в блоке 8 управлени , (снимаетс  сигнал, удерживающий счетчик 17 в нуле, фиг.4). Триггер 50 устанавливаетс  в начале каждого нового состо ни  счетчика 16 по выходному сигналу делител  49 блока 8 управлени  и сбрасываетс  по окончании ш-го импульса дешифратора 3 сигналом поступающим на вход 20 блока 8 управлени . Во врем  действи  выходного сигнала триггера 50 на счетный вход счетчика 17 через элемент И 55 блока 8 управлени  поступают синхроимпульсы с генератора 48 импульсов, эти же синхроимпульсы через элемент И 53 и мультиплексор 46 блока 8 управлени  подаютс  на счетньш вход .счетчика 18. Значит одновременно с изменением состо ни  счетчика 17 наращиваетс  состо ние счетчика 18, задающего адрес дл  блока 7 пам ти. После того, как записаны данные дл  всего столбца, содержащего К m.n строк, подача синхроимпульсов прекращаетс , а записанна  в регистр 5 информаци  отображаетс  на матричной индикаторной панели 10.From the output of switch 6, data for .m elements of the indication of one column is entered into register 5 by the falling edge m of pulses coming from the output of the decoder 3. Each of the output pulses of the decoder 3 corresponds to one state of the counter 17, the resolution of which is given by the output signal (output 25) flip-flop 50 in control block 8, (a signal is removed that keeps counter 17 at zero, FIG. 4). The trigger 50 is set at the beginning of each new state of the counter 16 by the output signal of the divider 49 of the control unit 8 and is reset at the end of the sth pulse of the decoder 3 by a signal arriving at the input 20 of the control unit 8. During the operation of the output signal of the trigger 50 to the counting input of the counter 17 through the element 55 of the control unit 8, clock pulses are received from the pulse generator 48, the same clock pulses through the element 53 and multiplexer 46 of the control block 8 are fed to the counter input of the counter 18. So simultaneously By changing the state of the counter 17, the state of the counter 18 is incremented, which sets the address for the memory block 7. After the data for the entire column containing K m.n rows is written, the clock feed stops and the information recorded in register 5 is displayed on the matrix display panel 10.

Прив зка отображенной информации к началу кадра осуществл етс  по сигналу перекоса счетчика 16, следующего с частотой развертки кадра f (50-100) Гц, которьй поступает на вход 23 и далее через элемент И-ИЛИ 56 блока 8 управлени  ( 28) заносит в счетчик 18 адрес начала кадра .The mapping of the displayed information to the beginning of the frame is carried out by the skew signal of the counter 16, next to the frame sweep frequency f (50-100) Hz, which enters input 23 and then through the AND-OR element 56 of the control unit 8 (28) enters the counter 18 address of the beginning of the frame.

Позици  маркера на матричной индикаторной панели 10 задаетс  в стро ке состо нием счетчика 15, а в столбце - состо нием счетчика 19. Управле- кие счетчиками 15 и 19 осуществл ет формирователь маркера, при этом на вход 32 формировател  маркера 1 1 подаютс  импульсы , задающие темп, йеремещени  марThe position of the marker on the matrix display panel 10 is set in the status bar of the counter 15, and in the column - the state of the counter 19. The control of the counters 15 and 19 is carried out by the marker maker, while to the input 32 of the maker of the marker 1 march tempo

00

5five

00

5five

Claims (1)

1one е e 00 5five 00 5five 00 356356 кера, определ емый коэффициентом делени  делител  12 частоты. Коэффициент делени  делител  12 выбирают таким, чтобы обеспечить теьш движени  с частотой (1-3) Гц, На вход делител  12 подаютс  импульсы с частотой смены кадра f . Эти импульсы формируютс  блоком 14 сравнени  по равенству выходного кода счетчика ; 16, задающего развертку матричной индикаторной панели, и счетчика 15, задающего положение маркера в строке. ИмпyJ ьcы с выхода блока 14 сравнени  устанавливают триггер 52 блока 8 управлени , подключают к коммутатору 6 дещифратор 2 и разрешают работу триггера 51 блока 8 управлени . Триггер 51 блока 8 управлени  устанавливаетс  по заднему фронту первого импульса и сбрасьшаетс  по заднему фронту следующего импульса с т-го выхода дешифратора 3, приход щих во врем  действи  сигнала на выходе блока 14 сравнени . Выходной сигнал триггера .ker, determined by the division factor of the divider 12 frequency. The division factor of the divider 12 is chosen so as to provide a slow motion with a frequency of (1-3) Hz. To the input of the divider 12, pulses are applied with a frame change frequency f. These pulses are generated by a comparison unit 14 for equality of the output code of the counter; 16, defining the scan of the matrix display panel, and the counter 15, specifying the position of the marker in the row. The impulses from the output of the comparator unit 14 establish the trigger 52 of the control unit 8, connect the decipheror 2 to the switch 6 and enable the operation of the trigger 51 of the control unit 8. The trigger 51 of the control block 8 is set on the falling edge of the first pulse and is reset on the falling edge of the next pulse from the t-th output of the decoder 3, arriving during the signal at the output of the comparison block 14. Trigger output. 51отключает блок 7 пам ти от входа коммутатора 6 и блокирует сигналы, поступающие на счетньш вход счетчика 16 через элемент И 54 и на счетньй вход счетчика 18 через элементы И 53 и мультиплексор 46 блока 8 управлени . Счетчик 16 задерживает свое со- сто ние, соответствующее состо нию счетчика 15, на один период, при этом счетчик 18 также не измен ет свое состо ние. Выходные разр ды счетчика 19, задающего положение маркера в столбце, разбиты следующим образом: мпадшие разр ды, задающие позицию маркера в одной из п строк столбца, поступают на информационные входы дешифратора 2 и цифровой инди- каторньм модуль 9, старшие разр ды, задающие позицию маркера в одной из групп по п строк, поступают на вто ,рой вход блока 13 сравнени . К первому входу блока 13 сравнени  подключены выходы счетчика 17. Выходной сигнал блока 13 сравнени  разрешает включение дешифратора 2 в той группе из п строк, котора  задаетс  старшими разр дами счетчика 19 и поступает на вход сброса триггера51 disconnects the memory block 7 from the input of the switch 6 and blocks the signals arriving at the counting input of the counter 16 through the element 54 and the counter input of the counter 18 through the elements 53 and the multiplexer 46 of the control unit 8. The counter 16 delays its state, corresponding to the state of the counter 15, for one period, while the counter 18 also does not change its state. The output bits of the counter 19, which sets the position of the marker in the column, are divided as follows: the leading bits, specifying the position of the marker in one of the n rows of the column, go to the information inputs of the decoder 2 and the digital indicator module 9, the higher bits, which specify the position a marker in one of the groups of n lines, are sent to the second, swarm input of the comparison unit 13. The outputs of counter 17 are connected to the first input of the comparison unit 13. The output signal of the comparison unit 13 permits the activation of the decoder 2 in that group of n lines, which is defined by the higher bits of the counter 19 and is fed to the trigger reset input 52блока 8 управлени  (вход 21), который сбрасываетс  по переднему фронту импульса на выходе 24. По заднему фронту выходного сигнала триггера 52 (выход 29) блока управлени  852 of the control unit 8 (input 21), which is reset on the leading edge of the pulse at the output 24. On the falling edge of the output signal of the trigger 52 (output 29) of the control unit 8 в регистр 4 записъшаетс  номер  чейRegister 4 records the number of whose 715715 ки пам ти, адрес которой соответствует выдел емому маркером элементу индикации. Номер  чейки отображаетс  в цифровой форме на цифровом индикаторе 9 (старшие разр ды), а номер элемента информации (номер в п разр дах  чейки пам ти) задаетс  состо нием счетчика 19 и отображаетс  в младших разр дах цифрового индикатора 9. На матричной индикаторной панели 10 позици  маркера выдел етс  повышенной  ркостью по сравнению с соседними (информационными) элементами . Это происходит за счет удли- нени  состо ни  счетчика 16 развертки матричной индикаторной панели 10 и записи в это врем  в регистр 5 дл  отображени  сначала информации с маркером (подключение дешифратора 2 и блока 7 пам ти к входу коммутатора 6), а затем только маркера (подключение дешифратора 2 и бло: ировки выхода блока 7 пам ти на входе,коммутатора 6) .memory whose address corresponds to the element of the display indicated by the marker. The cell number is displayed numerically on the digital indicator 9 (high bits), and the number of the information element (the number in the digits of the memory cell) is determined by the state of the counter 19 and is displayed in the lower bits of the digital indicator 9. On the matrix display panel 10 marker position is highlighted by increased brightness compared with adjacent (informational) elements. This occurs due to the extension of the counter 16 sweep of the matrix display panel 10 and writing to register 5 at this time to display first the information with the marker (connecting the decoder 2 and the memory unit 7 to the input of the switch 6), and then only the marker ( connection of the decoder 2 and the blocking of the output of the memory block 7 at the input, switch 6). В качестве элементов коммутатора 6 могут быть использованы элементы ИЛИ 2-2И-2.As elements of the switch 6 can be used elements OR 2-2I-2. Процесс отображени  информации и маркера по сн ет диагр амма на фиг.4. Формирователь 11 маркера (фиг.2) работает следующим образом. По нажатию одной из кнопок 45 устанавливаетс  один из триггеров 44 и на соответст- вук ций выход элементов И 43 вьщаютс  импульсы, поступающие по входу 32. Нажатие кнопок соответствует выполнению следующих команд: Маркер вправо (импульсы вьщаютс  через выход 33), Маркер влево (выход 35), MapThe process of displaying information and a marker is explained in Fig. 4. The shaper 11 marker (figure 2) works as follows. By pressing one of the buttons 45, one of the flip-flops 44 is set and the output of the elements 43 is set to the corresponding pulses at input 32. Pressing the buttons corresponds to the execution of the following commands: Right marker (pulses output through output 33), Left marker (output 35), Map кер вниз (выход 34), Маркер вверх (выход 36). Одновременное нажатие первых двух кнопок из блока; 45 кнопок приводит к по влению 1 на выходе 37, что может соответствовать команде Перевод в начало строки, а одновременное нажатие двух вторых кнопок из блока 45 кнопок приведет к по влению 1 на выходе 35, что соответствует команде Переход в начало столбца.ker down (exit 34), Marker up (exit 36). Simultaneous pressing of the first two buttons from the block; 45 buttons results in the appearance of 1 at exit 37, which may correspond to the command Move to the beginning of a line, and simultaneously pressing the second two buttons from the block of 45 buttons will result in the appearance of 1 at exit 35, which corresponds to the command Move to the beginning of the column. Информаци , вьщаваема  на отображение , отличаетс  при переходе на следующий столбец от истинной в интервале времени, не превьшзающем или равном значению:The information displayed is different when moving to the next column from the true one in the time interval that does not exceed or equal to: Т m/f,T m / f, где f - частота следовани  импульwhere f is the pulse frequency 5five 8eight сов генератора 46 импульсовow generator 46 pulses блока 8 управлени . Это приводит к паразитной подсветке элементов индикации, которые не должны светитьс , или к уменьшению  ркости свечени  элементов индикации , которые должны светитьс , если в предьщущем столбце элемент индикации этой же строки светилс  или не светилс  соотв етственно. Отношение  ркости свет щегос  элемента индикации (при отображении информации) в этом случае составит (с учетом пропорциональности  ркости элемента индикации длительности его возбуждени )control block 8. This leads to a parasitic illumination of display elements that should not be lit, or to a decrease in the brightness of the display elements, which should be lit if the display element of the same line in the previous column is illuminated or not, respectively. The luminance ratio of the light of the display element (when displaying information) in this case is (taking into account the proportionality of the brightness of the display element to the duration of its excitation) ItlliItlli 1,one, где T 1/f - период развертки столбцов .where T 1 / f is the sweep period of the columns. В случае, если Т. Т , то это практически не сказываетс  на качестве воспри ти  отображаемой информации . Так при МГц, fc.6400 Гц, т 16 имеем, что In case T.T., then it practically does not affect the quality of perception of the displayed information. So at MHz, fc.6400 Hz, t 16, we have that В- то же врем  улучшаютс  услови , необходимые дл  надежного возбуждени  индикаторных элементов.At the same time, the conditions necessary for reliable excitation of the indicator elements are improved. Дл  маркера отношение его  ркости свет щегос  элемента индикации, отображающего элемент информации (без учета паразитной подсветки) составит (при рассмотренной реализации блока 8 управлени ),For a marker, the ratio of its brightness to the light of a display element displaying an information element (without taking into account parasitic illumination) will be (in the considered implementation of control unit 8), . 2Тс . 2Ts 2,2, т.е.  ркость маркера в два раза вьш1е.  ркости свет щегос  элемента индикации , отображающего информацию.those. The marker's brightness is twice as high. Brightness of the light of the display element displaying information. Введение в устройство дешифратора, регистра, двух схем сравнени , трех счетчиков, устройства управлени  обеспечивает возможность отображени  массива данных, представленных в точечно-позиционном коде, из блока пам ти , имеющего большую информационную емкость, чем количество элементов индикации, а также обновление массива отображаемых данных или его части, начина  с заданного адреса начала кадра. Это позвол ет использовать устройство дл  отображени  нескольких кадров .(страниц) данных, с выделением элемента изображени  маркером и определением соответстви  вьщелен- ного элемента информации в пределахIntroduction to the decoder device, a register, two comparison circuits, three counters, a control device provides the ability to display an array of data represented in the point-position code from a memory block having a larger information capacity than the number of display elements, as well as updating the array of displayed data or part of it, starting with the specified address of the beginning of the frame. This allows the device to be used to display several frames of (data) pages, with the image element highlighted by a marker and determining the corresponding information element within ды которого соединены с информационными входами первой группы первого блока сравнени  и с выходами третьего счетчика, вход разрешени  счета и тактовьш вход которого подключены соотйетственно к второму и третьему выходам блока управлени , информаци- онньм и тактовый входы которого  в- The ports of which are connected to the information inputs of the first group of the first comparison unit and the outputs of the third counter, the counting input input and the clock input of which are connected respectively to the second and third outputs of the control unit, the information and clock inputs of which are всего массива, т.е. независимо от отображаемого кадра, что расшир ет область применени  предлагаемого устройства .the entire array, i.e. regardless of the displayed frame, which expands the scope of the proposed device. Положению маркера однозначно соответствует адрес блока пам ти, соответствующий группе из одновременно адресуемьрс элементов массива данных, и номер элемента в этой группе. Млад- IQ л ютс  соответственно входом управ- ша  часть адреса, определ юща  номер группы в столбце, и номер элемента в этой группе соответствуют ординате, а старша  часть - абсциссе процесса.The position of the marker uniquely corresponds to the address of the memory block corresponding to the group of simultaneously addressing the array of elements of the data array and the number of the element in this group. The low-IQ are, respectively, the input of the control part of the address, which determines the group number in the column, and the number of the element in this group correspond to the ordinate, and the high part is the abscissa of the process. Таким образом, предлагаемое устройство позвол ет выводить на матричную индикаторную панель несколько процессов, информаци  о каждом из которых представлена в точечно-позиционном коде, и производит сдвиг изображени  путем подачи на вход начала кадра устройства кода следующего столбца (сдвиг влево) или кода пре- дьвдущего столбца (сдвиг вправо), при чем позици  маркера вьдел ет элемент информации с начала массива, т.е. с начала процесса. Таким же образом (заданием кода начала кадра) может быть получен сдвиг вверх (вниз).Thus, the proposed device allows several processes to be displayed on a matrix display panel, information about each of which is represented in a point-position code, and produces an image shift by feeding the next column code (left shift) or the previous code to the input of the frame start of the device. column (shift to the right), where the position of the marker is an element of information from the beginning of the array, i.e. since the beginning of the process. In the same way (by specifying the code for the beginning of the frame), an up (down) shift can be obtained. 1515 2020 лени  записью и синхронизирующими входами устройства, четвертый и п тый выходы блока управлени  подклю- чены„соответственно к входу управлени  записью и к тактовому входу четвертого счетчика, информационные входы которого  вл ютс  адресными входами устройства, выходы четвертого счетчика соединены с адресными входами блока пам ти и с информационными входами первого регистра, управл ющий вход которого подключен к шестому выходу блока управлени , информационные входы блока пам ти  в25 л ютс  информационными входа ш уст-, ройства, выходы третьего дешифратора соединены с управл ющими входами вто рого регистра, выходы которого соединены с горизонтальными шинами, матФормула изобретени By recording and synchronizing inputs of the device, the fourth and fifth outputs of the control unit are connected respectively to the recording control input and to the clock input of the fourth counter, the information inputs of which are address inputs of the device, the outputs of the fourth counter are connected to the address inputs of the memory block and with information inputs of the first register, the control input of which is connected to the sixth output of the control unit, the information inputs of the memory block insert information inputs of the 25 W device, moves the third decoder are connected with the control inputs of second-register, the outputs of which are connected with horizontal rails, matFormula invention Устройство дл  отображени  информации , содержащее блок пам ти, управл ющий вход которого подключен к первому выходу блока управлени , первый счетчик, суммирующий вход которого подключен к первому выходу формировател  маркера, вход которого подключен к выходу делител  частоты, второй счетчик, информационные выходы которого соединены с входами первого дешифратора, выходы которого соединены с вертикальными шинами матричной индикаторной панели, коммутатор , первый информадионньм вход которого подключен к выходу блока пам ти , первый регистр, выходы которого соединены с информационными входами первой группы цифрового индикатора, второй дешифратор, отличающеес  тем, что, с целью расти- рени  области применени  устройства путем отображени  на экране панели нескольких процессов, в него введены третий, четвертый и п тьм счетчики,A device for displaying information containing a memory unit, the control input of which is connected to the first output of the control unit, the first counter, the summing input of which is connected to the first output of the marker generator, the input of which is connected to the output of the frequency divider, the second counter, the information outputs of which are connected to the inputs of the first decoder, the outputs of which are connected to the vertical buses of the matrix display panel, the switch, the first information input of which is connected to the output of the memory unit, is first The second register, the outputs of which are connected to the information inputs of the first group of digital indicator, the second decoder, is characterized in that, in order to rasterize the application area of the device by displaying a panel of several processes on the screen, the third, fourth and fifth counters are entered into it, второй регистр, первый и второй блоки сравнени , третий дешифратор, вхо113510second register, first and second comparison blocks, third decoder, input 113510 ды которого соединены с информационными входами первой группы первого блока сравнени  и с выходами третьего счетчика, вход разрешени  счета и тактовьш вход которого подключены соотйетственно к второму и третьему . выходам блока управлени , информаци- онньм и тактовый входы которого  в- .The ports of which are connected to the information inputs of the first group of the first comparison unit and the outputs of the third counter, the count resolution input and the clock input of which are connected respectively to the second and third. control unit outputs, information and clock inputs of which are in-. IQ л ютс  соответственно входом управ- IQ are respectively input control Q л ютс  соответственно входом управ- Q are respectively input control 5five 00 лени  записью и синхронизирующими входами устройства, четвертый и п тый выходы блока управлени  подклю- чены„соответственно к входу управлени  записью и к тактовому входу четвертого счетчика, информационные входы которого  вл ютс  адресными входами устройства, выходы четвертого счетчика соединены с адресными входами блока пам ти и с информационными входами первого регистра, управл ющий вход которого подключен к шестому выходу блока управлени , информационные входы блока пам ти  в5 л ютс  информационными входа ш уст-, ройства, выходы третьего дешифратора соединены с управл ющими входами второго регистра, выходы которого соединены с горизонтальными шинами, мат0 ричной индикаторной панели, а информационные входы подключены к выходам коммутатора, первый управл ющий вход которого соединен с седьмым выходом блока управлени , а второй управл ющий вход соединен с входом управлени  разверткой блока управлени , с входом делител  частоты и с выходом второго блока сравнени , первые информационные входы которого подключены к информационным выходам второго счетчика, выход переполнени  которого подключен к входу установ й начала кадра блока управлени , восьмой выход которого соединен с входомBy recording and synchronizing inputs of the device, the fourth and fifth outputs of the control unit are connected respectively to the recording control input and to the clock input of the fourth counter, the information inputs of which are address inputs of the device, the outputs of the fourth counter are connected to the address inputs of the memory block and with the information inputs of the first register, the control input of which is connected to the sixth output of the control unit, the information inputs of the memory block enter the information inputs of the device, you the moves of the third decoder are connected to the control inputs of the second register, the outputs of which are connected to horizontal buses, the matrix display panel, and the information inputs are connected to the outputs of the switch, the first control input of which is connected to the seventh output of the control unit, and the second control input is connected to the control input of the control unit sweep, with the input of the frequency divider and with the output of the second comparator unit, the first information inputs of which are connected to the information outputs of the second counter Whose output is connected to an input overflow SET th frame start control unit, the eighth output being connected to the input 5 второго счетчика, информационные входы второй группы второго блока срав нени  подключены к выходам первого счетчика, установочный и вычитающий входы которого соединены с вторым5 of the second counter, the information inputs of the second group of the second unit of comparison are connected to the outputs of the first counter, the installation and subtractive inputs of which are connected to the second 0 и третьим выходами формировател  кера , четвертый, п тьтй и шестой выходы которого соединены соответственно с суммируюш 1м, вычитающим и установочным входами п того счетчика, выходы старших разр дов которого подключены к информационным входам второй группы первого блока сравнени , а выходы младших разр дов - к информационным входам второй группы циф50 and the third output of the imaging unit, the fourth, fifth and sixth outputs of which are connected respectively to the summed 1m, subtractive and installation inputs of the fifth counter, the outputs of the higher bits of which are connected to the information inputs of the second group of the first comparison unit, and the outputs of the lower bits to the information inputs of the second group digit 5 00 5five 111501135-12111501135-12 рового индикатора и к информационным соединен с выходом первого блока входам второго дешифратора, выходы сравнени  и с первым входом сброса которого подключены к информационным блока управлени , второй вход сброса входам второй группы коммутатора, а . которого подключен к выходу старшего управл ющий вход второго дешифратора разр да третьего дешифратора.the level indicator and the information ones are connected to the output of the first block of the inputs of the second decoder, the comparison outputs and with the first reset input of which are connected to the information control block, the second reset input to the inputs of the second switch group, a. which is connected to the output of the senior control input of the second decoder of the discharge of the third decoder. Фие. ЗPhie. H
SU884366391A 1988-01-19 1988-01-19 Device for displaying information SU1501135A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884366391A SU1501135A1 (en) 1988-01-19 1988-01-19 Device for displaying information

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884366391A SU1501135A1 (en) 1988-01-19 1988-01-19 Device for displaying information

Publications (1)

Publication Number Publication Date
SU1501135A1 true SU1501135A1 (en) 1989-08-15

Family

ID=21350830

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884366391A SU1501135A1 (en) 1988-01-19 1988-01-19 Device for displaying information

Country Status (1)

Country Link
SU (1) SU1501135A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР №.1177843, кл. G 09 G 3/20, 1984. Авторское свидетельство СССР № 5Л6070, кл. G 09 С 3/20, 1975... Т54-) устройстве ДЛЯ ОТОБРАЖЕНИЯ ИНФОРМАЦИИ *

Similar Documents

Publication Publication Date Title
SU1501135A1 (en) Device for displaying information
SU951379A1 (en) Data display device
SU1439673A1 (en) Apparatus for displaying symbolic and graphic information
SU1424052A1 (en) Device for displaying information
SU1322320A1 (en) Device for processing video information
SU1727118A1 (en) Device for information input
SU1098031A1 (en) Device for displaying graphic information on crt screen
SU1478246A1 (en) Cathode-ray tube data display
SU1269274A1 (en) Digital compensator of losses of television brightness signal
SU1424053A1 (en) Device for displaying information
SU1043732A1 (en) Device for displaying dynamic information on television receiver screen
SU1354241A1 (en) Device for displaying information on television set screen
SU1411811A1 (en) Device for displaying information
SU1300544A1 (en) Device for displaying information on screen of cathode-ray tube (crt)
RU2015536C1 (en) Display
RU1807517C (en) Label forming unit
SU1234871A1 (en) Device for displaying graphic information on screen of television display
SU915292A1 (en) Device for selection of information channels
SU1238092A1 (en) Information input device
SU1446645A1 (en) Device for displaying graphic information on television indicator screen
SU813406A1 (en) Device for dispalying graphic information on television receiver screen
SU1287223A1 (en) Device for displaying information on screen of television receiver
RU1783572C (en) Device for output of graphic information
SU1443024A1 (en) Device for displaying information
SU1587482A1 (en) Device for output of graphical information on screen of television in indicator