SU1693722A1 - Формирователь кодов - Google Patents

Формирователь кодов Download PDF

Info

Publication number
SU1693722A1
SU1693722A1 SU894710427A SU4710427A SU1693722A1 SU 1693722 A1 SU1693722 A1 SU 1693722A1 SU 894710427 A SU894710427 A SU 894710427A SU 4710427 A SU4710427 A SU 4710427A SU 1693722 A1 SU1693722 A1 SU 1693722A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
generator
control unit
pseudo
Prior art date
Application number
SU894710427A
Other languages
English (en)
Inventor
Николай Иванович Козленко
Александр Юрьевич Ядрихинский
Лариса Валерьевна Струнская-Зленко
Александр Васильевич Юрьев
Original Assignee
Предприятие П/Я Р-6208
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6208 filed Critical Предприятие П/Я Р-6208
Priority to SU894710427A priority Critical patent/SU1693722A1/ru
Application granted granted Critical
Publication of SU1693722A1 publication Critical patent/SU1693722A1/ru

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Description

1
(21)4710427/21
(22) 26.06.89
(46)23.11.91. Бюл. №43
(72) Н.И.Козленке, А.Ю.Ядрихииский,
Л.В.Струнска -Зленко и А.В.Юрьев
(53)621.374.2(088.8)
(56) Авторское свидетельство СССР
№ 843193.кл. Н 03 К 3/84, 1985.
Авторское свидетельство СССР № 1264316, кл. Н 03 К ЗУ84, 1985. (54) ФОРМИРОВАТЕЛЬ КОДОВ
(57) Изобретение относитс  к импульсной технике. Цель изобретени  - повышение быстродействи  формировател  кодов. Дл  этого в формирователь введены блок 3 управлени , элемент И 4, коммутатор 6 с со- тветствующими функциональными св з ми, что обеспечивает реализацию заданного сдвига псевдослучайной последовательности независимо от состо ни  генератора 2 псевдослучайных последовательностей в момент прихода сигнала по шине 7 управлени . Формирователь также содержит генератор 1 тактовых импульсов, регистр 5 сдвига, шину 8 управлени . 1 ил.
. I1 Щ
о
О
СА VI
ьо ю
Изобретение относитс  к импульсной технике.
Цель изобретени  - повышение быстродействи  формировател  кодов.
На чертеже представлена электрическа  функциональна  схема формировател  кодов.
Формирователь кодов содержит генератор 1 тактовых импульсов, выход которого соединен с входом синхронизации генератора 2 псевдослучайных последовательностей , с третьим входом блока 3 управлени  и с вторым входом элемента И 4, выход которого соединен с входом синхронизации регистра 5 сдвига, выход которого соединен с третьим входом коммутатора 6, первую 7 и вторую 8 шины управлени , соединенные соответственно с первым и вторым входами блока 3 управлени , первый и второй выходы которого соединены соответственно с первым входом элемента И 4 и с вторым входом коммутатора 6,- выход которого соединен с входом генератора 2 псевдослучайных последовательностей, выход которого соединен с входом регистра 5 сдвига и с первым входом коммутатора 6.
Формирователь кодов работает следующим образом.
Генератор 2 псевдослучайных последовательностей формирует псевдослучайную последовательность, например, с периодом
N 2П - 1.
где п - разр дность регистра сдвига генератора 2 псевдослучайных последовательностей .
Выход последнего разр да генератора 2 псевдослучайных последовательностей,  вл ющийс  и выходом формировател  кодов , подключаетс  в рабочем режиме через коммутатор 6 к входу генератора 2 псевдослучайных последовательностей (цепь Обратна  св зь, чертеж). При подаче на первую шину 7 управлени  импульса блок 3 управлени  формирует на своем первом выходе импульс длительностью в п периодов тактовой частоты, который поступает на первый вход элемента И 4. На выход последнего с генератора 1 тактовых импульсов проходит п импульсов тактовой частоты, которые осуществл ют запись в регистр 5 сдвига сегмента псевдослучайной последовательности с выхода генератора 2 псевдослучайных последовательностей.
При подаче на вторую шину 8 управлени  сигнала блок 3 управлени  формирует импульсы длительностью в п периодов тактовой частоты на первом и втором своих
выходах, что обеспечивает также подключение к входу генератора 2 псевдослучайных последовательностей выхода регистра 5 сдвига (через коммутатор 6).
Таким образом, по сигналу с второй шины 8 управлени  осуществл етс  ввод предварительно записанного в регистр 5 сдвига сегмента псевдослучайной последовательности , В результате этого псевдослучайна  последовательность сдвигаетс  на врем ,
равное интервалу между по влением сигналов на первой и второй шинах 7 и 8 управлени .
Блок 3 управлени  обеспечивает выдачу сигнала по своему первому выходу при приходе сигнала на первую шину 7 управлени  и сигнала по первому и второму выходам одновременно при приходе сигнала на вторую шину 8 управлени .
Так как необходимый сдвиг псевдоспучайной последовательности не зависит от состо ни  генератора 2 псевдослучайных последовательностей в момент прихода сигнала по первой шине 7 управлени , то реализаци  заданного сдвига осуществл етс 
быстрее.

Claims (1)

  1. Формула изобретени  Формирователь кодов, содержащий генератор тактовых импульсов, выход которого соед йен с входом синхронизации
    генератора псевдослучайных последовательностей , выход которого соединен с входом регистра сдвига, отличающийс  тем. что, с целью повышени  быстродейсч ви , в него введены перва  IT втора  шины
    управлени , соединенные соответственно с первым и вторым входами блока управлени , первый выход которого соединен с первым входом элемента И, коммутатор, выход которого соединен с аходом генератора
    псевдослучайных последовательностей, выход которого соединен с первым входом коммутатора, второй и третий входы которого соединены соответственно с вторым выходом блока управлени  и с выходом
    регистра сдвига, вход синхронизации которого соединен с выходом элемента И, второй вход которого соединен с выходом генератора тактовых импульсов и с третьим входом блока управлени .
SU894710427A 1989-06-26 1989-06-26 Формирователь кодов SU1693722A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894710427A SU1693722A1 (ru) 1989-06-26 1989-06-26 Формирователь кодов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894710427A SU1693722A1 (ru) 1989-06-26 1989-06-26 Формирователь кодов

Publications (1)

Publication Number Publication Date
SU1693722A1 true SU1693722A1 (ru) 1991-11-23

Family

ID=21456706

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894710427A SU1693722A1 (ru) 1989-06-26 1989-06-26 Формирователь кодов

Country Status (1)

Country Link
SU (1) SU1693722A1 (ru)

Similar Documents

Publication Publication Date Title
SU1693722A1 (ru) Формирователь кодов
SU974586A1 (ru) Сенсорный переключатель
SU1531202A1 (ru) Цифровое фазосдвигающее устройство
SU982195A1 (ru) Коммутатор
SU1499443A1 (ru) Генератор псевдослучайной последовательности
SU900458A1 (ru) Регистр
SU1444931A2 (ru) Генератор импульсов
SU613493A1 (ru) Формирователь одиночных импульсов
SU1598130A1 (ru) Генератор случайных чисел
SU1392632A1 (ru) Устройство формировани ансамбл двоичных последовательностей
SU968894A1 (ru) Устройство дл синхронизации импульсов
SU497718A1 (ru) Устройство формировани псевдослучайных сигналов сложной структуры
SU705645A1 (ru) Генератор импульсов регулируемой длительности
SU1555894A2 (ru) Устройство дл передачи дискретной информации
SU1653144A1 (ru) Формирователь импульсов
SU1676075A1 (ru) Устройство дл формировани импульсных сигналов
SU667966A1 (ru) Устройство дл сравнени чисел
SU1401582A1 (ru) Формирователь одиночного импульса
SU1614095A2 (ru) Генератор сигналов инфранизких частот
SU1626384A1 (ru) Преобразователь биимпульсного кода в бинарный
SU911694A1 (ru) Управл емый генератор импульсных последовательностей
SU886283A1 (ru) Преобразователь биимпульсного сигнала в двоичный
SU785979A1 (ru) Селектор импульсов по периоду следовани
SU1757089A1 (ru) Формирователь длительности импульсов
SU646466A1 (ru) Формирователь видеоимпульсов