SU1686446A1 - Digital assemblies monitor - Google Patents

Digital assemblies monitor Download PDF

Info

Publication number
SU1686446A1
SU1686446A1 SU894701292A SU4701292A SU1686446A1 SU 1686446 A1 SU1686446 A1 SU 1686446A1 SU 894701292 A SU894701292 A SU 894701292A SU 4701292 A SU4701292 A SU 4701292A SU 1686446 A1 SU1686446 A1 SU 1686446A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
shift register
trigger
inputs
Prior art date
Application number
SU894701292A
Other languages
Russian (ru)
Inventor
Игорь Юрьевич Красильников
Original Assignee
Предприятие П/Я А-1178
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1178 filed Critical Предприятие П/Я А-1178
Priority to SU894701292A priority Critical patent/SU1686446A1/en
Application granted granted Critical
Publication of SU1686446A1 publication Critical patent/SU1686446A1/en

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может использоватьс  в контрольно-испытательной аппаратуре Цель изобретени  - повышение быстродействи  устройства. Устройство содержит сумматор 6 по модулю два, регистр 8 сдвига, формирователь 7 окна измерени , элемент И 10, элемент НЕ 9, триггеры 12, 13. индикатор 14. Устройство одновременно с измерением и индикацией сигнатуры, обеспечивает обнаружение и индикацию во входном потоке данных посто нного уровн  лог 1. 1 илThe invention relates to computing and can be used in test equipment. The purpose of the invention is to increase the speed of the device. The device contains modulo two adder 6, shift register 8, measurement window generator 7, element 10, element 9 not 9, triggers 12, 13. indicator 14. The device simultaneously with measurement and indication of the signature, provides detection and indication in the input data stream This level log 1. 1 or

Description

Изобретение относитс  к вычислительной технике и может использоватьс  в системах тестового диагностировани  дискретных объектов.The invention relates to computing and can be used in systems for test diagnostics of discrete objects.

Цель изобретени  - увеличение быстродействи  устройства при обнаружении посто нного уровн  логической 1 во входном потоке данных.The purpose of the invention is to increase the speed of the device when a constant level of logic 1 is detected in the input data stream.

На чертеже изображена схема предлагаемого устройства дл  контрол .The drawing shows a diagram of the proposed device for control.

Устройство дл  контрол  содержит информационный вход 1 тактовый вход 2, вход 3 пуска, вход 4 останова вход 5 сброса, сумматор 6 по модулю два, формирователь 7 окна измерени , регистр 8 сдвига, элемент НЕ 9, элемент И 10, блок 11 индикации. первый триггер 12, второй триггер 13, индикатор 14.The monitoring device contains information input 1 clock input 2, start 3 input, stop 4 input 4 reset input 5, modulo two adder 6, measurement window generator 7, shift register 8, HE element 9, AND 10 element, display unit 11. first trigger 12, second trigger 13, indicator 14.

Устройство работает следующим образом .The device works as follows.

Перед началом измерений сигнал на входе 5 устанавливает в исходное состо ние формирователь 7, регистр 8, триггеры 11 и 12. По активному фронту сигнала на входе 3Before starting the measurements, the signal at input 5 sets the initial state to shaper 7, register 8, triggers 11 and 12. On the active edge of the signal at input 3

формирователь 7 выдает сигнал управлени  разрешающий сдвиговый режим работы регистра 8 и формирование сигнатуры Одновременно сигнал управлени  формировател  7 разрешает прохождение инверсного потока данных с выхода элемента НЕ 9 через элемент И 10 на тактовый вход триггера 12 При наличии на входе 1 посто нного уровн  единицы триггер 12 остаетс  в исходном состо нии, при поступлении хот  бы в одном из тактов синхронизации нул  на вход 13 триггер 12 устанавливайс  в единичное состо ние По активному фронту сигнала на входе 4 снимаетс  сигнал управлени  с выхода формировател  7, по фронту которого содержимое триггера 12 переписываетс  в триггер 13 При установке триггера 13 в единичное состо ние включаетс  индикатор 14, что свидетельствует о присутствии на входе 1 посто нного уровн  логической единицы. При этом блок 11 индицирует значение сигнатурыshaper 7 generates a control signal permitting shift operation of register 8 and generating a signature. At the same time, the control signal of shaper 7 allows the inverse data flow from the output of the HE element 9 through the AND 10 element to the clock input of the trigger 12 to pass. in the initial state, when at least one of the synchronization clock cycles arrives at the input 13, the trigger 12 is set to one. On the active edge of the signal at input 4, the signal at the output of the driver 7, on the front of which the contents of the trigger 12 are rewritten into the trigger 13. When the trigger 13 is set to one, the indicator 14 is turned on, which indicates the presence of a constant level of logical one at the input 1. In this case, block 11 displays the value of the signature.

Таким образом, предлагаемое устройство контрол  одновременно с измерениемThus, the proposed control device simultaneously with the measurement

СОWITH

сwith

оabout

0000

оabout

N ОN o

сигнатуры и индикацией ее значени  обеспечивает обнаружение и индикацию во входном потоке данных посто нного логической единицы. При этом отсутствует необходимость в сравнении измеренной сигнатуры с данными каталога сигнатур посто нного уровн  единицы дл  различных значений окна данных. Положительный эффект при использовании предлагаемого устройства контрол  заключаетс  в ускорении процедуры поиска неисправностей и в уменьшении объема эксплуатационной документации на провер емое устройство.signature and indication of its value provides detection and indication in the input data stream of a constant logical unit. There is no need to compare the measured signature with the data of the catalog of signatures of a constant level of one for different values of the data window. A positive effect when using the proposed control device is to speed up the troubleshooting procedure and to reduce the amount of maintenance documentation for the device being checked.

Claims (1)

Формула изобретени  Устройство дл  контрол  цифровых узлов , содержащее сумматор по модулю два, регистр сдвига, формирователь окна изме рени  и блок индикации, входы которого подключены к первой группе разр дных вы ходов регистра сдвига, тактовый вход которого  вл етс  одноименным входом устройства, первый вход сумматгиа по модулю два  вл етс  информационным входом устройства, группа входов сумматора по модулю два подключена к второй группеClaims An apparatus for monitoring digital nodes comprising a modulo-two adder, a shift register, a measurement window generator and a display unit whose inputs are connected to the first group of bit outputs of the shift register, the clock input of which is the device of the same name, the first input of summat modulo two is the information input of the device, the group of inputs of modulo two is connected to the second group - - разр дных выходов регистра сдвига в соответствии с выбранным полиномом, информационный вход регистра сдвига подключен к выходу сумматора по модулюthe bit outputs of the shift register in accordance with the selected polynomial, the information input of the shift register is connected to the output of the modulo adder 5 два. входы пуска, останова и сброса формировател  временного окна образуют одноименные входы устройства, отличающеес  тем, что, с целью увеличени  быстродействи , оно содержит элемент НЕ, эле10 мент И, два триггера и индикатор, входы сброса первого и второго триггеров объединены и подключены к одноименному входу устройства, информационный и тактовый входы первого триггера подключены соот15 ветственно квыходу элемента И и тактовому входу устройства, первый вход элемента И объединен с входом задани  режима регистра сдвига, тактовым входом второго триггера и подключен к выходу формировател  20 окна измерени , второй вход элемента И соединен с выходом элемента НЕ, вход которого подключен к информационному входу устройства, инверсный выход первого триггера соединен с информационным вхо25 дом второго триггера, выход которого соединен со входом индикатора.5 two. the start, stop and reset inputs of the time window generator form the device inputs of the same name, characterized in that, in order to increase speed, it contains a NOT element, an And element, two triggers and an indicator, the reset inputs of the first and second triggers are combined and connected to the same input devices, information and clock inputs of the first trigger are connected respectively to the output of the AND element and the clock input of the device, the first input of the AND element is combined with the input of the shift register mode setting, clock input of the second trigger and is connected to the output of the measurement window generator 20, the second input of the AND element is connected to the output of the NOT element, whose input is connected to the information input of the device, the inverse output of the first trigger is connected to the information input of the second trigger, whose output is connected to the indicator input.
SU894701292A 1989-02-13 1989-02-13 Digital assemblies monitor SU1686446A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894701292A SU1686446A1 (en) 1989-02-13 1989-02-13 Digital assemblies monitor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894701292A SU1686446A1 (en) 1989-02-13 1989-02-13 Digital assemblies monitor

Publications (1)

Publication Number Publication Date
SU1686446A1 true SU1686446A1 (en) 1991-10-23

Family

ID=21452307

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894701292A SU1686446A1 (en) 1989-02-13 1989-02-13 Digital assemblies monitor

Country Status (1)

Country Link
SU (1) SU1686446A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Электроника, 1977, № 5 с 23 33 Авторское свидетельство СССР №913385. кл. G06 F 11/16. 1979. *

Similar Documents

Publication Publication Date Title
US4139147A (en) Asynchronous digital circuit testing and diagnosing system
US4092853A (en) Testing rotary movement-electrical signal transducer system, particularly for vehicle wheel anti-block transducer systems
ES451597A1 (en) Event monitoring transceiver
KR920020191A (en) Flow measurement and management device
SU1686446A1 (en) Digital assemblies monitor
GB1099928A (en) Speed detection
US4799023A (en) Circuits and apparatus which enable elimination of setup time and hold time testing errors
SU1539810A1 (en) Device for determining parameters of article maintanence
SU959084A1 (en) Counter serviceability checking device
SU1062623A1 (en) Device for checking pulses
SU762014A1 (en) Apparatus for diagnosing faults of digital units
RU2006922C1 (en) Device for functional test of computer systems
SU1656540A1 (en) Device for digital unit testing
JPH0767204A (en) Ats speed check system
SU362333A1 (en) DEVICE FOR AUTOMATIC CHECKS
SU441532A1 (en) Device for detecting faults in logic circuits
SU723578A1 (en) Logic unit monitoring device
SU1711209A1 (en) Device for determining product maintenance parameters
SU868776A1 (en) Device for detecting faults of an object
SU898621A1 (en) Counter testing device
SU962913A1 (en) Device for registering malfanctions of electronic computer
SU1175022A1 (en) Device for checking pulse trains
SU548862A1 (en) Device for diagnosing faults in logic circuits
SU824211A1 (en) Device for testing indication elements
SU1612312A1 (en) Device for modeling the process of software support inspection