SU1649602A1 - Indicator - Google Patents

Indicator Download PDF

Info

Publication number
SU1649602A1
SU1649602A1 SU894694078A SU4694078A SU1649602A1 SU 1649602 A1 SU1649602 A1 SU 1649602A1 SU 894694078 A SU894694078 A SU 894694078A SU 4694078 A SU4694078 A SU 4694078A SU 1649602 A1 SU1649602 A1 SU 1649602A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
information
switch
inputs
Prior art date
Application number
SU894694078A
Other languages
Russian (ru)
Inventor
Виктор Петрович Нефедов
Валерий Павлович Пещерский
Юрий Петрович Рукоданов
Леонид Вольфович Друзь
Original Assignee
Предприятие П/Я А-3706
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3706 filed Critical Предприятие П/Я А-3706
Priority to SU894694078A priority Critical patent/SU1649602A1/en
Application granted granted Critical
Publication of SU1649602A1 publication Critical patent/SU1649602A1/en

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в системах отображени  информации. Цель изобретени  - повышение надежности устройства. Поставленна  цель достигаетс  тем, что в устройство, содержащее регистр 3, коммутатор 4, мультиплексор 23, элемент НЕ 12, ключи 5, элементы 9 индикации , генератор 15 тактовых импульсов , формирователь 24 импульсов, введены коммутаторы 6,10,20,26, блоки пам ти 19 и 22, мультиплексор 13, элемент НЕ 17, демультиплексор 18, счетчики 14 и 21, формирователь 25 ОшиЬка ПThe invention relates to automation and computing and can be used in information display systems. The purpose of the invention is to increase the reliability of the device. The goal is achieved by the fact that the device containing the register 3, the switch 4, the multiplexer 23, the element NOT 12, the keys 5, the display elements 9, the generator 15 clocks, the driver 24 pulses, the switches 6,10,20,26, blocks memories 19 and 22, multiplexer 13, element NOT 17, demultiplexer 18, counters 14 and 21, shaper 25 Oshka P

Description

Изобретение относитс  к вычислительной технике и может быть использовано при построении систем отображ ни  информации.The invention relates to computing and can be used in the construction of information display systems.

Целью изобретени   вл етс  повышение надежности устройства.The aim of the invention is to increase the reliability of the device.

На фиг. 1 представлена блок-схема предлагаемого устройства; на фиг. 2 временные диаграммы его работы; на фиг. 3 - схема формировател  импульсов .FIG. 1 shows a block diagram of the proposed device; in fig. 2 time diagrams of his work; in fig. 3 is a pulse shaper circuit.

Устройство содержит информационные входы 1, второй управл ющий вход 2, регистр 3, первый коммутатор 4, ключи 5, второй коммутатор 6, ограничительные элементы на диодах 7, согласующие элементы первой группы на резисторах 8, элементы индикации на светодиодах 9, третий коммутатор 10, элемент 11 сравнени , первый элемент НЕ 12, второй мультиплексор 13, первый счетчик 14, генератор 15 тактовых импульсов, согласующие элементы второй группы на резисторах 16, второй элемент НЕ 17, демультиплек- сор 18, первый блок 19 пам ти, четвертый коммутатор 20, второй счетчик 21, второй блок 22 пам ти, первый мультиплексор 23, первый 24 и второй 25 формирователи импульсов п тый коммутатор 26, информационные выходы 27.28 и 29 устройства.The device contains information inputs 1, the second control input 2, the register 3, the first switch 4, the keys 5, the second switch 6, the limiting elements on the diodes 7, the matching elements of the first group on the resistors 8, the display elements on the LEDs 9, the third switch 10, comparing element 11, first element 12, second multiplexer 13, first counter 14, 15 clock pulse generator, matching elements of the second group on resistors 16, second element NOT 17, demultiplexer 18, first memory block 19, fourth switch 20, second counter 21, the second memory block 22, the first multiplexer 23, the first 24 and the second 25 pulse shapers, the fifth switch 26, the information outputs 27.28 and 29 of the device.

Формирователь импульсов выполнен на элементе НЕ 30 и счетчике 31.The pulse shaper is made on the element HE 30 and the counter 31.

Устройство работает следующим образом .The device works as follows.

В исходном состо нии регистр 3, счетчики 14 и 21 обнулены. На управл ющем входе счетчика 14 установлен нулевой сигнал с выхода его старшего разр да, который разрешает счет им пульсов с первого выхода генератора 15. Счетчик 14 заполн етс  до по  влени  сигнала на выходе его старшего разр да, который запрещает дальнейший счет импульсов, и счетчик 14 остаетс  в указанном положении. Единичный потенциальный сигнал с выходаIn the initial state, register 3, counters 14 and 21 are reset. The control input of the counter 14 is set to a zero signal from the output of its most significant bit, which enables the counting of pulses from the first output of the generator 15. The counter 14 is filled until the signal appears at the output of its most significant bit, which prohibits further counting of pulses, and the counter 14 remains in the indicated position. Single potential output signal

5five

00

5five

00

5five

00

5five

00

5five

старшего разр да счетчика 14 обеспечивает следующие переключени :the older bit of counter 14 provides the following switch:

подает сигнал разрешени  на ком-/ - мутатор 4;gives the permission signal to the com / mutator 4;

через коммутатор 20 подключает выходы счетчика 21 к адресным входам мультиплексора 13 и блока 19 пам ти;through the switch 20, connects the outputs of the counter 21 to the address inputs of the multiplexer 13 and the memory block 19;

через коммутатор 26 подключает второй выход генератора 15 к формирователю 25 импульсов;through the switch 26 connects the second output of the generator 15 to the driver of 25 pulses;

через коммутатор 10 подключает шину источника питани  Еп к выходам элементов 9 индикации;through the switch 10 connects the power supply bus EP to the outputs of the display elements 9;

через коммутатор 6 подключает аноды диодов 7 к источнику питани ;through the switch 6 connects the anodes of the diodes 7 to the power source;

через элемент НЕ 17 снимает сигнал сброса с нулевого входа счетчика 21 и разрешает счет в счетчике 21 импульсов ТИ2 генератора -15;through the element NOT 17 removes the reset signal from the zero input of the counter 21 and enables the counter in the counter 21 pulses TI2 of the generator -15;

устанавливает на входе W/R блока 19 пам ти режим чтени ., .sets the W / R input of memory block 19 to read mode.

Индицируема  информаци  поступает от внешнего устройства по входам 1 вместе с импульсом сопровождени  и записываетс  в регистр 3. Сигналы с выходов разр дов регистра 3 через коммутатор 4 открывают соответствующие ключи 5. При этом через соответствующие элементы 9 индикации, резисторы 8 и коммутатор 10 протекает ток к шине источника Еп и указанные индикаторы включаютс . Генератор 15 вырабатывает две последовательности импульсов ТИ1, ТИ2, причем частота импульсов ТИ1 выше частоты ТИ2. Счетчик 21 переключаетс  с частотой импульсов ТИ2 и формирует последовательности адресов, которые поступают на мультиплексор 23, блок 22 пам ти, адресный выход 29 устройства и через коммутатор 20 на адресные входы мультиплексора 13 и блока 19 пам ти. Мультиплексор 13 последовательно опрашивает выходы ключей 5, мультиплексор 23 - выходы регистра 3, адрес 1 счетчика 21 определ ет номер опрашиваемой линии индикатора. При правильной работе устройства единичному сигналу на опрашиваемом выходе регистра 3 соответствует нулевой сигнал на выходе открытого ключа 5 и нулевому сигналу на выходе регистра 3 - еди- . ничный сигнал на выходе закрытого ключа 5. Сигнал с выхода мультиплексора 13 инвертируетс  элементом НЕ 12 и сравниваетс  с выходным сигналом мультиплексора 23 на элементе 11 сравнени . При совпадении этих сигналов на выходе элемента 11 сигнал не формируетс , При неисправной работе устройства (обрыве цепей элементов 9 индикации и т.п.) сигналы на входах элемента 11 сравнени  не совпадают и формируетс  сигнал ошибки, который подаетс  на информационный вход блока 22 пам ти. Режимы работы блока 22 пам ти задаютс  импульсами ТИ2 гене- ратора 15 по входу W/R блока 22 пам ти . При этом (фиг. 2) в течение положительного полупериода ТИ2 устанавливаетс  режим записи, в течение отрицательного - режим чтени . Импульсы обращени  по входу CS блока 22 пам ти формируютс  формирователем 24 по фронту импульсов. ТИ1. Таким образом, в циклах записи производитс  запись сигналов ошибки в блок 22, а в цикле чтени  - выдача сигналов ошибки по выходу 27-во внешнее устройство. Адреса ошибок, т.е. номера неисправных линий элементов 9 индикации , считываютс  с выхода 29 устройства . iThe information displayed comes from an external device via inputs 1 along with a tracking pulse and is written to register 3. Signals from the outputs of register bits 3 through switch 4 open the corresponding keys 5. At the same time, through the corresponding display elements 9, resistors 8 and switch 10, current flows to the EP bus and the indicated indicators are on. The generator 15 produces two sequences of pulses TI1, TI2, and the frequency of the impulses TI1 is higher than the frequency TI2. The counter 21 switches with the frequency of the pulses TI2 and generates the sequence of addresses that go to the multiplexer 23, the memory unit 22, the address output 29 of the device and through the switch 20 to the address inputs of the multiplexer 13 and the memory block 19. The multiplexer 13 sequentially polls the outputs of the keys 5, the multiplexer 23 - the outputs of the register 3, the address 1 of the counter 21 determines the number of the polled indicator line. When the device is working correctly, a single signal at the polled output of register 3 corresponds to a zero signal at the output of the public key 5 and a zero signal at the output of the register 3 - one. a significant signal at the output of the private key 5. The signal from the output of the multiplexer 13 is inverted by the element HE 12 and is compared with the output signal of the multiplexer 23 on the element 11 of the comparison. If these signals coincide at the output of element 11, the signal is not generated. If the device malfunctions (breaks in the circuits of the display elements 9, etc.), the signals at the inputs of the comparison element 11 do not match and an error signal is generated, which is fed to the information input of the memory block 22 . The operation modes of the memory block 22 are set by pulses TI2 of the generator 15 at the input W / R of the memory block 22. In this case (Fig. 2), during the positive half-period TI2, the recording mode is set, during the negative one, the reading mode. The reference pulses at the CS input of the memory block 22 are formed by the shaper 24 at the pulse edge. THI. Thus, in the write cycles, the error signals are recorded in block 22, and in the reading cycle, error signals are output on output 27 of the external device. Error addresses, i.e. the numbers of the faulty lines of the display elements 9 are read from the output 29 of the device. i

В зависимости от информации, записанной в регистре 3, часть разр дов регистра 3 может не задействоватьс  длительное врем  и соответствующие им индикаторы при этом не включаютс . Поэтому данна  часть линий элементов 9 индикации в течение указанного времени не может быть проверена с помощью сравнени  сигналов регистра 3 и ключей 5. Дй  периодической проверки всех линий элементов 9 индикации независимо от индицируемой информации в устройстве предусмотрен режим периодического контрол  линий элемен- /гов 9 индикации, который проводитс  в паузах между сменой информации в регистре 3 по импульсной команде от внешнего устройства, задаваемой по входу 2. Ипульс по входу 2 устанавливает счетчик 14. в нулевое положение . При этом нулевой потенциальный сигнал с выхода старшего.разр дуDepending on the information recorded in register 3, part of the bits of register 3 may not be activated for a long time and the corresponding indicators are not included. Therefore, this part of the lines of the display elements 9 during the specified time cannot be checked by comparing the signals of the register 3 and the keys 5. To periodically check all the lines of the display elements 9, regardless of the displayed information, the device has a mode of periodic control of the display lines / signs 9 which is held in the pauses between the change of information in register 3 by a pulse command from an external device, specified by input 2. A pulse at input 2 sets the counter 14. to the zero position. In this case, the zero potential signal from the output of the higher.

счетчика 14 обеспечивает следующие переключени :counter 14 provides the following switchings:

устанавливает по входу W/R блока 19 пам ти режим записи;sets the recording mode to the W / R input of the memory unit 19;

закрывает элементы П4-1,...,4-п коммутатора 4;closes the elements P4-1, ..., 4-n switch 4;

через коммутатор 20 переключает адресные входы блока 19 пам ти и мультиплексора 13 к выходам счетчика 14; через коммутатор 6 переключает аноды диодов 1 к источнику 11,;through the switch 20, switches the address inputs of the memory unit 19 and the multiplexer 13 to the outputs of the counter 14; through the switch 6 switches the anodes of the diodes 1 to the source 11 ,;

через коммутатор 26 переключает вход формировател  25 к первому выхо5 ДУ-,ТИ1 генератора 15 импульсов,through the switch 26 switches the input of the imaging unit 25 to the first output 5 of the DU-, TI1 generator 15 pulses,

через элемент НЕ 17 устанавливает счетчик 21 в нулевое положение;through the element NOT 17 sets the counter 21 to the zero position;

через коммутатор 10 подключает выходы элементов 9 индикации к соответствующим резисторам 16.through the switch 10 connects the outputs of the elements 9 of the display to the corresponding resistors 16.

В предыдущем режиме индицировани  информации диоды 7 заперты, так как напр жение U, В режиме контрол  диоды 7 открываютс , так как напр 5 жение U,(U2, например, , U( 9В. При этом погонные емкости и индуктивности линий индикации зар жаютс  через соответствующие диоды. На исправных лини х индикации напр жениеIn the previous information display mode, the diodes 7 are locked because the voltage U, In the monitoring mode, the diodes 7 open, because the voltage U, (U2, for example, U (9V). At the same time, the capacitive capacitances and inductances of the indication lines charge through Corresponding diodes. On serviceable voltage lines

0 . где U падение напр жени  на соответствующем диоде 7. Так как , то врем  зар да и разр да емкостей линий уменьшаетс , что позвол ет производить опрос этих линий0 where U is the voltage drop across the corresponding diode 7. Since, the charge and discharge times of the capacitances of the lines are reduced, which allows interrogation of these lines

5 с высокой частотой и, следовательно, избежать потерь информации за врем  контрол . Счетчик 14 в режиме контрол  переключаетс  с частотой ТИ1 от генератора 15 и формирует адреса мульQ типлексоров 18 if 13, а также блока 19 пам ти. Импульсы обращени  к блоку 19 пам ти формируютс  формирователем 25 по фронту импульсов ТИ1. Мультиплексоры 13 и 13 последовательно подключа5 ют каждую линию индикации через резистор 16 к источнику Uj и чер.ез элемент-НЕ 12 к информационному входу блока 19 пам ти. В опрашиваемых лини х индикации устанавливаетс  одинакоQ вый электрический режим, обусловленный протеканием тока от источника 1Г через резистор 16, коммутаторы 1р и 6, диод 7 к источнику U 2. С помощью резисторов 16 в этих цеп х устанавлис ваетс  режим генерации тока и погонные емкости и индуктивности длинных линий индикации зар жаютс  в течение меньшего времени. При исправных лини х напр жение на них равно указанному U., при обрыве этих линий потенциал в контролируемой точке равен нулю . Дл  исправных линий сигнал на выходе элемента НЕ 12 не формируетс  и запись в блок 19 пам ти не производитс  . При неисправной линии на выходе элемента НЕ 12 формируетс  сигнал ошибки, который записываетс  в блок 19 пам ти. После опроса всех линий индикации счетчик 14 останавли-, ваетс , на выходе его старшего разр да снова формируетс  единичный сигнал и устройство переходит в описанный выше режим индицировани  ин- формации. В этом режиме из блока 19 пам ти во внешнее устройство по выходу 28 считываютс  сигналы ошибок, адреса неисправных линий также определ ютс  счетчиком 21 по выходам 29 устройства.5 with a high frequency and, therefore, avoid loss of information during the control. The counter 14 in the monitoring mode switches with the frequency TI1 from the generator 15 and generates the addresses of the multiplexers 18 if 13 as well as the block 19 of the memory. Pulses for accessing memory block 19 are formed by shaper 25 along the front of pulses TI1. Multiplexers 13 and 13 in series connect each indication line through a resistor 16 to the source Uj and to the non-element 12 to the information input of the memory block 19. In the interrogated display lines, the same Q electric mode is established, due to the flow of current from the 1G source through the resistor 16, the switches 1p and 6, the diode 7 to the U2 source. Using the resistors 16 in these circuits, the current generation mode and the inductance of the long indication lines is charged for a shorter time. With healthy lines, the voltage on them is equal to the specified U., if these lines are broken, the potential at the controlled point is zero. For healthy lines, the output signal of the element 12 is not formed and no recording is made to the memory block 19. With a faulty line at the output of the element NOT 12, an error signal is generated, which is written to the memory unit 19. After interrogating all the indication lines, the counter 14 stops; a single signal is formed again at the output of its most significant bit, and the device switches to the information indication mode described above. In this mode, from the memory block 19 to the external device, the output 28 reads error signals, the addresses of the faulty lines are also determined by the counter 21 on the outputs 29 of the device.

В прелагаемом устройстве обеспечиваетс  автоматический самоконтроль соответстви  индицируемой информации и включаемых индикаторов, а также периодический контроль целостности всех линий индикации, что повышает надежность и достоверность работы устройства.In the proposed device, automatic self-control of the displayed information and included indicators is provided, as well as periodic monitoring of the integrity of all indication lines, which increases the reliability and reliability of the device.

Claims (1)

Формула изобретени Invention Formula Устройство дл  индикации, содержащее регистр, информационные и строби- рующий входы которого  вл ютс  соот- ветственно информационным и первым управл ющим входами устройства, а выходы подключены к информационным входам первого мультиплексора, первый коммутатор, выходы которого подключе- ны к входам ключей, элементы индикации на светодиодах, генератор тактовых импульсов, первый выход которого подключен к входу первого формировател  импульсов, первый элемент НЕ, отличающеес  тем, что, с целью повышени  надежности устройства , в него введены четыре коммутатора , мультиплексор, демультиплексор, второй формирователь импульсов, два счетчика, второй элемент НЕ, два блока пам ти, элемент сравнени , согласующие элементы первой и второй групп на резисторах, ограничительные элемен ты на диодах, аноды которых соединены с информационными входами второго коммутатора , с выходами ключей и одними выводами согласующих элементов первой группы, а катоды подключены к выходуA display device containing a register, the information and gate inputs of which are respectively the information and first control inputs of the device, and the outputs are connected to the information inputs of the first multiplexer, the first switch, the outputs of which are connected to the keys inputs, display elements LEDs, a clock pulse generator, the first output of which is connected to the input of the first pulse shaper, the first element is NOT, characterized in that, in order to increase the reliability of the device, it has Four switches, multiplexer, demultiplexer, second pulse generator, two counters, second element NOT, two memory blocks, reference element, matching elements of the first and second groups on resistors, restricting elements on the diodes, the anodes of which are connected to the information inputs of the second switch , with the outputs of the keys and one of the conclusions of the matching elements of the first group, and the cathodes are connected to the output второго коммутатора, первый и второй информационные входы подключены соответственно к первой и второй шинам напр жени  питани , а управл ющий вход соединен с управл ющими входами первого , третьего, четвертого и п того коммутаторов, входом второго элемента НЕ, входом записи первого блока пам ти, входом разрешени  счета первого счетчика и его выходом переполнени , вход установки первого счетчика  вл етс  вторым управл ющим входом устройства, а счетный вход соединен с первым информационным входом п того коммутатора и первым выходом генератора тактовых импульсов, второй выход которого соединен со счетным входом второго счетчика, входом записи второго бпока пам ти и вторым информационным входом п того коммутатора, выход которого подключен к входу второго формировател  импульсов, выход которого подключен к входу выборки первого блока пам ти, ВЕЛХОД которого  вл етс  первым информационным входом устройства, а информационный вход соединен с первым входом элемента сравнени  и выходом первого элемента НЕ, вход которого подключен к выходу второго мультиплексора, адресный вход которого соединен с адресным входом первого блока пам ти и выходом четвертого коммутатора, первый информационный вход которого соединен с адресным входом демультиплексора и информационным выходом первого счетчика , а второй информационный вход соединен с выходом второго счетчика, адресными входами второго блока пам ти и первого мультиплексора и  вл етс  вторым информационным выходом устройства , ныход второго блока пам ти  вл етс  третьим информационным выходом устройства, вход выборки второго блока пам ти подключен к выходу пер- вого формировател  импульсов, а информационный вход подключен к выходу элемента сравнени ,, второй вход которого подключен к выходу первого мультиплексора , установочный вход второго счетчика подключен к выходу второго элемента НЕ, информационный вход демультиплексора подключен к первой шине напр жени  питани , а выходы через согласующие элементы второй группы подключены к информационным входам первой группы тре -ьего коммутатора, информационные входы второй ггупп подключены к третьей шине напр жени  питани , а выходы соединены с катодами элементрв индикации, аноды которых соединены с другими выводами согласующих элементов первой группы.The second switch, the first and second information inputs are connected respectively to the first and second power supply buses, and the control input is connected to the control inputs of the first, third, fourth and fifth switches, the input of the second element NOT, the write input of the first memory block, the counting enable input of the first counter and its overflow output, the installation input of the first counter is the second control input of the device, and the counting input is connected to the first information input of the fifth switch and the first output g clock pulse, the second output of which is connected to the counting input of the second counter, the recording input of the second memory bp, and the second information input of the fifth switch, the output of which is connected to the input of the second pulse shaper, the output of which is connected to the sample input of the first memory block, whose input is the first information input of the device, and the information input is connected to the first input of the comparison element and the output of the first HE element whose input is connected to the output of the second multiplexer, ad The main input is connected to the address input of the first memory block and the output of the fourth switch, the first information input of which is connected to the address input of the demultiplexer and information output of the first counter, and the second information input connected to the output of the second counter, address inputs of the second memory block and the first multiplexer and is the second information output of the device, the output of the second memory block is the third information output of the device, the input input of the second memory block is connected and the information input is connected to the output of the comparison element, the second input of which is connected to the output of the first multiplexer, the setup input of the second counter is connected to the output of the second element NOT, the information input of the demultiplexer is connected to the first power supply voltage bus, and the outputs through the matching elements of the second group are connected to the information inputs of the first group of the third switch, the information inputs of the second group are connected to the third power supply bus, and the output s are connected to the cathodes elementrv display, anodes are connected to the other ends of the matching elements of the first group. ПИП П П П П П.П ППППППППППPIP P P P P PP PPFPPPPP  к г-1 гп m г-| г-if-if-if-irto g-1 gp m g- | r-if-if-if-ir У/Т реп чтГ чт и™ ГЈП у/тт Г i i i I i i i i i i i i i i i i U / T rep chtG Thu and ™ GUP u / tt I i i I i i i i i i i i i i i i i +1 Адр1ф Л8р2 АдрО II I I I +1 Adr1f L8r2 AdrO II I I I Адр%Addr% II A dpiA dpi н Rf p/ +1 HI n Rf p / +1 HI 19(yfr) Чтение19 (yfr) Reading {// Адр1 +1Адр2 +1Адр$ III{// Adr1 + 1Adr2 + 1Adr $ III II Adp iAdp i записьa record ЧтениеReading
SU894694078A 1989-05-22 1989-05-22 Indicator SU1649602A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894694078A SU1649602A1 (en) 1989-05-22 1989-05-22 Indicator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894694078A SU1649602A1 (en) 1989-05-22 1989-05-22 Indicator

Publications (1)

Publication Number Publication Date
SU1649602A1 true SU1649602A1 (en) 1991-05-15

Family

ID=21448882

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894694078A SU1649602A1 (en) 1989-05-22 1989-05-22 Indicator

Country Status (1)

Country Link
SU (1) SU1649602A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1179273, кл. Г, 05 В 19/18, 1985. Авторское свидетельство СССР В 1332365, кл. G 09 G 3/00, 1987. *

Similar Documents

Publication Publication Date Title
SU1649602A1 (en) Indicator
SU798920A2 (en) Indication device
SU1215137A1 (en) Storage with information correction
SU1043572A1 (en) Wiring checking device
SU1275523A1 (en) Indication device
SU1642472A1 (en) Device for checking the sequence of operatorъs actions
SU1461230A1 (en) Device for checking parameters of object
SU1183968A1 (en) Device for checking logical units
SU1236483A1 (en) Device for checking digital units
SU708359A1 (en) Device for determining reliability of objects
SU1677691A1 (en) Programmable time recording and documenting unit
SU1043753A2 (en) Memory unit check deice
SU1262575A1 (en) Storage with self-check
SU1024990A1 (en) Device for testing rapid-access storage
SU1564624A1 (en) Device for checking logic units
SU943726A1 (en) Memory control device
SU1042081A1 (en) On-line memory having self-check capability
SU1242918A1 (en) Device for diagnostic checking of control systems
SU1359904A1 (en) Device for checking binary counters with consecutive input of information
SU1328788A2 (en) Multichannel meter of time intervals
SU1095225A1 (en) Device for displaying information
SU1464142A1 (en) Program control device
SU1056389A1 (en) Device for monitoring series connected thyristors of high-voltage rectifiers of converter d.c. voltage converter
SU1196839A1 (en) Information input device
SU1040526A1 (en) Memory having self-check