SU1504804A1 - Decoding device - Google Patents

Decoding device Download PDF

Info

Publication number
SU1504804A1
SU1504804A1 SU874352426A SU4352426A SU1504804A1 SU 1504804 A1 SU1504804 A1 SU 1504804A1 SU 874352426 A SU874352426 A SU 874352426A SU 4352426 A SU4352426 A SU 4352426A SU 1504804 A1 SU1504804 A1 SU 1504804A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
counter
nand
serial
Prior art date
Application number
SU874352426A
Other languages
Russian (ru)
Inventor
Nikolaj N Toptygin
Galina P Toptygina
Nina P Morozova
Original Assignee
Nikolaj N Toptygin
Galina P Toptygina
Nina P Morozova
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nikolaj N Toptygin, Galina P Toptygina, Nina P Morozova filed Critical Nikolaj N Toptygin
Priority to SU874352426A priority Critical patent/SU1504804A1/en
Application granted granted Critical
Publication of SU1504804A1 publication Critical patent/SU1504804A1/en

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

Изобретение относится к импульсной технике и может использоваться в цифровых системах передачи информации, Устройство осуществляет прием кодоимпульсных сообщений фиксированной длительности и в случае обрыва линии связи обнуляет регистры, %склк>чая возможность приема ошибочной информации, что повышает достоверность устройства. Устройство содержит линейный блок 1, преобразователь 2 последовательного кода в параллельный, генератор 3 импульсов и формирователь 4 синхроимпульсов, выполненный на элементах И-НЕ 5, 14, 15, мультивибраторах 6, 10, триггере 7, вычитающих счетчиках 8, 9 импульсов, дели теле 11 частоты и элементах НЕ 12,The invention relates to a pulse technique and can be used in digital information transmission systems. The device receives code-impulse messages of fixed duration and, in the event of a communication line break, resets the registers,% the possibility of receiving erroneous information, which increases the reliability of the device. The device contains a linear unit 1, a serial 2-to-parallel converter 2, a generator of 3 pulses and a driver of 4 sync pulses, executed on the elements AND-NE 5, 14, 15, multivibrators 6, 10, trigger 7, subtractive counters 8, 9 pulses, divider 11 frequencies and NOT elements 12,

13, 3 ил.13, 3 Il.

Φυι.ΙΦυι.Ι

1504804 А1504804 A

15048041504804

4four

Изобретение относится к импульсной технике и может быть использовано в цифровых системах передачи информации,The invention relates to a pulse technique and can be used in digital information transmission systems,

Цель изобретения - повышение достоверности устройства.The purpose of the invention is to increase the reliability of the device.

На фиг. 1 изображена функциональная схема устройства; на фиг, 2 функциональная схема преобразователя последовательного кода в параллельный; на фиг, 3 - временные диаграммы, поясняющие работу устройства,FIG. 1 shows a functional diagram of the device; FIG. 2 is a functional diagram of a serial to parallel converter; Fig, 3 - timing diagrams explaining the operation of the device,

Устройство содержит (фиг, 1) линейный блок 1, преобразователь 2 по- ,5 следовательно ιό кода в параллельный, генератор 3 импульсов и формирователь 4 синхроимпульсов, выполненный на первом элементе И-НЕ 5, первом мультивибраторе 6, ЕЗ-триггере 7, втором 20 и первом вычитающих счетчиках 8 и 9 импульсов, втором мультивибраторе 10, ^делителе 11 частоты, первом и втором элементах НЕ 12 и 13, а также втором и третьем элементах И-НЕ 14 и 15, ( 25The device contains (FIG. 1) linear block 1, converter 2-, 5 therefore ό code in parallel, generator 3 pulses and driver 4 sync pulses, performed on the first element AND-HE 5, first multivibrator 6, EZ-trigger 7, second 20 and the first subtractive counters 8 and 9 pulses, the second multivibrator 10, ^ a frequency divider 11, the first and second elements are NOT 12 and 13, and the second and third elements are IS-NOT 14 and 15, ( 25

Преобразователь 2 последовательного кода в параллельный содержит 1 . *Serial to parallel converter 2 contains 1. *

(фиг, 2) регистры 16-18 сдвига.(FIG. 2) shift registers 16-18.

Устройство работает следующим образом, ЗСThe device works as follows, ES

На вход линейного блока 1 поступает информационная кодовая посылка, например, из волокнооптического канала связи, После формирования по амплитуде и длительности импульсы посылки поступают одновременно на первый и второй выходы блока 1.To the input of the linear unit 1, an informational code message arrives, for example, from a fiber-optic communication channel. After being formed in amplitude and duration, the sending pulses arrive simultaneously at the first and second outputs of unit 1.

При передаче, например, четырех команд кодовая посылка состоит из шести импульсов (фиг, За), В первом дг тактовом интервале передается стартовый импульс, в шестом - стопозый, во втором, третьем, четвертом и пятом интервалах - информация о командах. Стартовый и столовый импульсы пере- д< даются символами 10,When transmitting, for example, four commands, the code sending consists of six pulses (FIG. Za). In the first dg clock interval, the starting pulse is transmitted, in the sixth - stop signal, in the second, third, fourth and fifth intervals - information about the commands. The starting and table impulses are transmitted <given by the symbols 10,

В исходном состоянии на вход элемента И-НЕ 5 поступает разрешающий потенциал с выхода триггера 7, При приходе кодовой посылки передним $In the initial state, the resolving potential from the trigger output 7 arrives at the input of the element IS-NOT 5. When the code parcel arrives, the front $

фронтом стартового импульса запускается мультивибратор 6, который выдает импульс положительной полярности (фиг, 36) длительностью, равной четверти такта. Импульс устанавливает триггер 7 в такое положение (фиг, Зг), при котором на элемент И-НЕ 5 проходит потенциал запрета, а на генератор 3 - потенциал разрешения на прохождение импульсов частоты 10 МГц (фиг, Зд) от генератора 3 на вход делителя 11 частоты, Отрицательный импульс с инверсного выхода мультивибратоа 6 (фиг, Зв)' поступает на вход предварительной записи счетчика 8 и устанавливает его состояние "6"the front of the starting pulse is triggered by the multivibrator 6, which produces a pulse of positive polarity (FIG. 36) with a duration equal to a quarter of a clock cycle. The impulse sets the trigger 7 to such a position (FIG. 3) in which the inhibit potential passes to the element AND-NOT 5 and the generator 3 passes the resolution potential to pass 10 MHz frequency pulses (FIG. Rear) from the generator 3 to the input of the divider 11 frequency, Negative impulse from the inverse output of the multivibrato 6 (fig, Sv) 'is fed to the pre-recording input of the counter 8 and sets its state "6"

С выхода делителя 11 частоты синхроимпульсы с частотой в 8 раз меньше, чем частота задающего генератора 3, поступают на вычитающий вход счетчика 8 (фиг, Зе), а также через элемент НЕ 1.2 (фиг, Зж) на синхронизирующие входы регистров 16 и 17 преобразователя 2 последовательного кода в параллельный. На информационный вход регистра 16 поступает кодовая посылка (фиг, За), которая последовательно сдвигается в регистрах 16 и 17 с помощью синхроимпульсов (отрицательным задним фронтом).From the output of the frequency divider 11, clock pulses with a frequency of 8 times less than the frequency of the master oscillator 3 are sent to the subtractive input of the counter 8 (FIG, Ze), and also through the NOT 1.2 element (FIG, ZH) to the synchronization inputs of the converter registers 16 and 17 2 serial code in parallel. At the information input of the register 16 receives a code parcel (FIG. Za), which is successively shifted in registers 16 and 17 with the help of clock pulses (a negative falling front).

Шестым синхроимпульсом счетчик 8 (фиг, Зз) устанавливается в нулевое положение, отрицательный импульс с его выхода поступает на вход мультивибратора 10. Отрицательный импульс с выхода мультивибратора 10 (фиг, Зи) поступает на вход триггера 7 и возвращает, его в исходное состояние, при котором с его прямого выхода подается потенциал разрешения на элемент И-НЕ 5, ас инверсного выхода потенциал запрета на генератор 3, прекращая подачу импульсов на формирователь 4 синхроимпульсов,The sixth clock pulse counter 8 (fig, 3h) is set to zero, a negative pulse from its output goes to the input of the multivibrator 10. A negative pulse from the output of the multivibrator 10 (fig, Zi) goes to the input of the trigger 7 and returns it to its original state, where, from its direct output, the potential of the resolution to the AND-HE 5 element, the inverse output voltage, the potential of the prohibition on the generator 3 is applied, stopping the supply of pulses to the driver of 4 clock pulses

С прямого выхода мультивибратора 10 положительный импульс (фиг, Зк) приходит на вход элемента И-НЕ 14, на другой вход которого одновременно поступает уровень логической единицы (признак стопового импульса) с определенного выхода регистра 16 сдвига (фиг. Зл),From the direct output of the multivibrator 10, a positive impulse (FIG, Zk) arrives at the input of the element AND-NOT 14, to another input of which the level of the logical unit (a sign of the stop impulse) simultaneously arrives from a certain output of the shift register 16 (Fig. Zl),

Таким образом, только при сочетании двух условий: прихода синхроимпульса и стопового импульса (конца кодовой посылки) элемент И-НЕ 14 выдает импульс через элемент И-НЕ 15 (фиг. Зм) на вход выбора режима регистра 18, При этом происходит запись информации из регистров 16 и 17 сдвига в регистр 18,Thus, only when two conditions are combined: the arrival of a clock pulse and a stop pulse (the end of a code send), the IS-NOT 14 element outputs a pulse through the IS-NOT 15 element (Fig. 3m) to the input of the selection of the 18 register mode. registers 16 and 17 shift to register 18,

3 случае прекращения поступления кодовых посылок ( обрыв кабеля необходимо очистить сдвиговые регистры 16 и 17 от последней хранящейся в них информации, иначе исполнительные устройства,следующие3 in case of termination of receipt of code parcels (cable break, it is necessary to clear the shift registers 16 and 17 of the last information stored in them, otherwise the actuators, the following

15048041504804

66

5five

за регистром 38, будут неопределенно долго отрабатывать ошибочную информацию. ДНя этого служит счетчик 9, например емкостью "256”, Пока на вход декодирующего устройства поступают переодические кодовые посылки, состоящие из шести импульсов, после каждого шестого импульса счетчик 9 устанавливается в исходное состояние "256",for register 38, will erroneously process erroneous information indefinitely. This day serves as a counter 9, for example, with a capacity of "256". While the periodic code packets consisting of six pulses arrive at the input of the decoder, after each sixth pulse, the counter 9 is reset to the initial state "256",

В случае прекращения посылок счетчик 9 считает импульсы, идущие непосредственно от генератора 3 импульсов, от 256 до нуля и в момент прохождения через нуль на его выходе формируется отрицательный импульс, который через элемент НЕ 13 поступает на входы записи регистров 16 и 17 и обнуляют регистры, Одновременно отрицательный импульс с выхода счетчика 9 поступает на вход элемента И-НЕ и, так как на другом входе при этом· присутствует высокий потенциал, элемент И-НЕ 15 выдает импульс положительной полярности на вход выбора режима приемного регистра 18, на выходах которого устанавливаются логические нули, что является признаком отсутствия команд, Таким образом, в случае обрыва линии связи обнуляются регистры 1618, исключая возможность приема ошибочной информации, что повышает достоверность устройства,In the case of the termination of the parcels, the counter 9 counts the pulses coming directly from the generator 3 pulses, from 256 to zero and at the time of passing through zero a negative pulse is formed at its output, which through the element NOT 13 enters the inputs of the registers 16 and 17 and resets the registers At the same time, a negative pulse from the counter 9 output goes to the input of the NAND element and, since there is a high potential at the other input, the AND-15 element gives a pulse of positive polarity to the input of the selection of the receiving register 18 , at the outputs of which logical zeros are set, which is a sign of the absence of commands. Thus, in the event of a link break, the registers 1618 are reset, eliminating the possibility of receiving erroneous information, which increases the reliability of the device,

Claims (1)

Формула изобретенияClaim Декодирующее устройство, содержащее линейный блок, вход и первый выход которого соединены соответственно с входом устройства и с информационным входом преобразователя последова^тельного кода в параллельный, триггер, прямой выход которого соединенен с первым входом первого элемента И-НЕ, генератор импульсов, первый выход которого соединен через делитель часто-, ты с входом первого элемента НЕ, первый счетчик, выход которого соединен через второй элемент НЕ с установочным входом преобразователя последовательного кода в параллельный, первые выходы которого являются выходами устройства, и второй элемент И-НЕ, отличающееся тем, что, с целью повышения достоверности устройства, в него введены мультивибраторы, второй счетчик и третий элемент И-НЕ, первый вход и выход которого подключенй соответственно к выходу первого счетчика и управляющему входу преобразователя последовательного кода в параллельный, второй выход которого соединен с первым входом второго элемента И-НЕ, выход которого соединен с вторым входом .третьего элемента И-НЕ, второй выход линейного блока соединен с вторым входом первого элемента И-НЕ, выход которого соединен с входом первого мультивибратора, прямой и инверсный выходы которого соединены соответствнно с входом установки в "О" триггера и установочным входом второго счетчика, счетный вход которого подключен к выходу делителя частоты, выход второго счетчика соединен с установочным входом первого счетчика и входом второго мультивибратора, прямой и инверсный выходы которого соединены соответственно с вторым входом второго элемента И-НЕ и входом установки в "1" триггера, инверсный выход которого соединен с входом генератора импульсов, второй выход которого соединен со счетным входом первого счетчика, выход первого элемента НЕ соединен с тактовым входом преобразователя последовательного кода в параллельный.A decoding device containing a linear unit, the input and the first output of which are connected respectively to the input of the device and to the information input of a serial code converter in parallel, a trigger whose direct output is connected to the first input of the first AND-NOT element, a pulse generator, the first output of which is connected through a divider frequently - you with the input of the first NOT member, a first counter whose output is connected through a second NOT member with the installation input serial-to-parallel converter, ne The left outputs of which are the outputs of the device, and the second element NAND, characterized in that, in order to increase the reliability of the device, multivibrators are entered into it, the second counter and the third element NAND, the first input and output of which are connected respectively to the output of the first counter and to the control input of the serial to parallel converter, the second output of which is connected to the first input of the second NAND element, the output of which is connected to the second input of the third NAND element, the second output of the linear unit is connected to the first input of the first NAND element, the output of which is connected to the input of the first multivibrator, the direct and inverse outputs of which are connected respectively to the setup input into the “O” trigger and the installation input of the second counter, the counting input of which is connected to the output of the frequency divider, the output of the second counter with the installation input of the first counter and the input of the second multivibrator, the direct and inverse outputs of which are connected respectively to the second input of the second NAND element and the installation input to the “1” trigger, the inverse output to This is connected to the input of the pulse generator, the second output of which is connected to the counting input of the first counter, the output of the first element is NOT connected to the clock input of the serial to parallel converter. 15048041504804 2П*анЛг 1 Команда „СКЛрП*2P * anLg 1 Team „SKLrP * ЧКоманда 3 Команда 1Крнанда 1 командаTeam 3 Team 1Crnanda 1 Team Снуй сввп Snooy SVVP 1 ! one ! пт г _1__- Fri g _one__- ♦ ί ! 1 1 1 Г—(----ι- ♦! 1 1 1 G - (---- ι- --1—ί— --1 — ί— ♦ ί з ЖГГ ♦ ί W ZHGG —и_,—ί .1 ши: —And _, - ί  .1 shi: 7) п п 7) pn Ί Ί Ί Ί П Ь P b г! г g! g Г R Г R ш sh
..„кк.. „QC ._л._l ΛΞΛΛΞΛ “□ИЛЕ“□ ILE Л.L. ПЛSubmarine χ п_χ п_ 1с:1s: ЪB Л2”7L2 ”7 Ф(Лл?F (Ll?
SU874352426A 1987-12-29 1987-12-29 Decoding device SU1504804A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874352426A SU1504804A1 (en) 1987-12-29 1987-12-29 Decoding device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874352426A SU1504804A1 (en) 1987-12-29 1987-12-29 Decoding device

Publications (1)

Publication Number Publication Date
SU1504804A1 true SU1504804A1 (en) 1989-08-30

Family

ID=21345889

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874352426A SU1504804A1 (en) 1987-12-29 1987-12-29 Decoding device

Country Status (1)

Country Link
SU (1) SU1504804A1 (en)

Similar Documents

Publication Publication Date Title
US4694291A (en) Device for transmitting a clock signal accompanied by a synchronization signal
SU1504804A1 (en) Decoding device
EP0181665B1 (en) Method of transmitting information in a digital transmission system
US3333051A (en) System for the time-multiplex transmission of telegraph signals
SU1283980A1 (en) Serial code-to-parallel code converter
SU1751797A1 (en) Data receiving device
SU1665526A1 (en) Digital data receiving device
SU758125A1 (en) Device for interfacing computer with discrete sensors
SU1425750A1 (en) Device for receiving information with time distribution of channels
SU1282180A1 (en) Information transmission device
SU1352443A1 (en) Information transmission device
SU1062884A1 (en) Device for transmitting and receiving digital information
RU1837347C (en) Device for data receiving
SU385307A1 (en) DESYFYRATOR
SU1583936A1 (en) Device for interfacing subscriber to common trunk
SU1072035A1 (en) Information exchange device
SU798785A1 (en) Information output device
SU1444791A1 (en) Device for interfacing users with data transmission channel
SU454702A1 (en) Device for asynchronous pairing in synchronous communication channel
SU1753603A2 (en) Device for supervisory control of repeater stations of communication system
SU1597890A1 (en) Method of receiving control signals
SU1172047A1 (en) Device for transmission and reception of digital signals
SU1757108A1 (en) Device for tv-monitoring of intermediate stations of communacation system
SU1762307A1 (en) Device for information transfer
SU886273A1 (en) Device for automatic selection of channel at diversity reception