SU1504804A1 - Декодирующее устройство' - Google Patents

Декодирующее устройство' Download PDF

Info

Publication number
SU1504804A1
SU1504804A1 SU874352426A SU4352426A SU1504804A1 SU 1504804 A1 SU1504804 A1 SU 1504804A1 SU 874352426 A SU874352426 A SU 874352426A SU 4352426 A SU4352426 A SU 4352426A SU 1504804 A1 SU1504804 A1 SU 1504804A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
counter
nand
serial
Prior art date
Application number
SU874352426A
Other languages
English (en)
Inventor
Nikolaj N Toptygin
Galina P Toptygina
Nina P Morozova
Original Assignee
Nikolaj N Toptygin
Galina P Toptygina
Nina P Morozova
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nikolaj N Toptygin, Galina P Toptygina, Nina P Morozova filed Critical Nikolaj N Toptygin
Priority to SU874352426A priority Critical patent/SU1504804A1/ru
Application granted granted Critical
Publication of SU1504804A1 publication Critical patent/SU1504804A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

Изобретение относится к импульсной технике и может использоваться в цифровых системах передачи информации, Устройство осуществляет прием кодоимпульсных сообщений фиксированной длительности и в случае обрыва линии связи обнуляет регистры, %склк>чая возможность приема ошибочной информации, что повышает достоверность устройства. Устройство содержит линейный блок 1, преобразователь 2 последовательного кода в параллельный, генератор 3 импульсов и формирователь 4 синхроимпульсов, выполненный на элементах И-НЕ 5, 14, 15, мультивибраторах 6, 10, триггере 7, вычитающих счетчиках 8, 9 импульсов, дели теле 11 частоты и элементах НЕ 12,
13, 3 ил.
Φυι.Ι
1504804 А
1504804
4
Изобретение относится к импульсной технике и может быть использовано в цифровых системах передачи информации,
Цель изобретения - повышение достоверности устройства.
На фиг. 1 изображена функциональная схема устройства; на фиг, 2 функциональная схема преобразователя последовательного кода в параллельный; на фиг, 3 - временные диаграммы, поясняющие работу устройства,
Устройство содержит (фиг, 1) линейный блок 1, преобразователь 2 по- ,5 следовательно ιό кода в параллельный, генератор 3 импульсов и формирователь 4 синхроимпульсов, выполненный на первом элементе И-НЕ 5, первом мультивибраторе 6, ЕЗ-триггере 7, втором 20 и первом вычитающих счетчиках 8 и 9 импульсов, втором мультивибраторе 10, ^делителе 11 частоты, первом и втором элементах НЕ 12 и 13, а также втором и третьем элементах И-НЕ 14 и 15, ( 25
Преобразователь 2 последовательного кода в параллельный содержит 1 . *
(фиг, 2) регистры 16-18 сдвига.
Устройство работает следующим образом, ЗС
На вход линейного блока 1 поступает информационная кодовая посылка, например, из волокнооптического канала связи, После формирования по амплитуде и длительности импульсы посылки поступают одновременно на первый и второй выходы блока 1.
При передаче, например, четырех команд кодовая посылка состоит из шести импульсов (фиг, За), В первом дг тактовом интервале передается стартовый импульс, в шестом - стопозый, во втором, третьем, четвертом и пятом интервалах - информация о командах. Стартовый и столовый импульсы пере- д< даются символами 10,
В исходном состоянии на вход элемента И-НЕ 5 поступает разрешающий потенциал с выхода триггера 7, При приходе кодовой посылки передним $
фронтом стартового импульса запускается мультивибратор 6, который выдает импульс положительной полярности (фиг, 36) длительностью, равной четверти такта. Импульс устанавливает триггер 7 в такое положение (фиг, Зг), при котором на элемент И-НЕ 5 проходит потенциал запрета, а на генератор 3 - потенциал разрешения на прохождение импульсов частоты 10 МГц (фиг, Зд) от генератора 3 на вход делителя 11 частоты, Отрицательный импульс с инверсного выхода мультивибратоа 6 (фиг, Зв)' поступает на вход предварительной записи счетчика 8 и устанавливает его состояние "6"
С выхода делителя 11 частоты синхроимпульсы с частотой в 8 раз меньше, чем частота задающего генератора 3, поступают на вычитающий вход счетчика 8 (фиг, Зе), а также через элемент НЕ 1.2 (фиг, Зж) на синхронизирующие входы регистров 16 и 17 преобразователя 2 последовательного кода в параллельный. На информационный вход регистра 16 поступает кодовая посылка (фиг, За), которая последовательно сдвигается в регистрах 16 и 17 с помощью синхроимпульсов (отрицательным задним фронтом).
Шестым синхроимпульсом счетчик 8 (фиг, Зз) устанавливается в нулевое положение, отрицательный импульс с его выхода поступает на вход мультивибратора 10. Отрицательный импульс с выхода мультивибратора 10 (фиг, Зи) поступает на вход триггера 7 и возвращает, его в исходное состояние, при котором с его прямого выхода подается потенциал разрешения на элемент И-НЕ 5, ас инверсного выхода потенциал запрета на генератор 3, прекращая подачу импульсов на формирователь 4 синхроимпульсов,
С прямого выхода мультивибратора 10 положительный импульс (фиг, Зк) приходит на вход элемента И-НЕ 14, на другой вход которого одновременно поступает уровень логической единицы (признак стопового импульса) с определенного выхода регистра 16 сдвига (фиг. Зл),
Таким образом, только при сочетании двух условий: прихода синхроимпульса и стопового импульса (конца кодовой посылки) элемент И-НЕ 14 выдает импульс через элемент И-НЕ 15 (фиг. Зм) на вход выбора режима регистра 18, При этом происходит запись информации из регистров 16 и 17 сдвига в регистр 18,
3 случае прекращения поступления кодовых посылок ( обрыв кабеля необходимо очистить сдвиговые регистры 16 и 17 от последней хранящейся в них информации, иначе исполнительные устройства,следующие
1504804
6
5
за регистром 38, будут неопределенно долго отрабатывать ошибочную информацию. ДНя этого служит счетчик 9, например емкостью "256”, Пока на вход декодирующего устройства поступают переодические кодовые посылки, состоящие из шести импульсов, после каждого шестого импульса счетчик 9 устанавливается в исходное состояние "256",
В случае прекращения посылок счетчик 9 считает импульсы, идущие непосредственно от генератора 3 импульсов, от 256 до нуля и в момент прохождения через нуль на его выходе формируется отрицательный импульс, который через элемент НЕ 13 поступает на входы записи регистров 16 и 17 и обнуляют регистры, Одновременно отрицательный импульс с выхода счетчика 9 поступает на вход элемента И-НЕ и, так как на другом входе при этом· присутствует высокий потенциал, элемент И-НЕ 15 выдает импульс положительной полярности на вход выбора режима приемного регистра 18, на выходах которого устанавливаются логические нули, что является признаком отсутствия команд, Таким образом, в случае обрыва линии связи обнуляются регистры 1618, исключая возможность приема ошибочной информации, что повышает достоверность устройства,

Claims (1)

  1. Формула изобретения
    Декодирующее устройство, содержащее линейный блок, вход и первый выход которого соединены соответственно с входом устройства и с информационным входом преобразователя последова^тельного кода в параллельный, триггер, прямой выход которого соединенен с первым входом первого элемента И-НЕ, генератор импульсов, первый выход которого соединен через делитель часто-, ты с входом первого элемента НЕ, первый счетчик, выход которого соединен через второй элемент НЕ с установочным входом преобразователя последовательного кода в параллельный, первые выходы которого являются выходами устройства, и второй элемент И-НЕ, отличающееся тем, что, с целью повышения достоверности устройства, в него введены мультивибраторы, второй счетчик и третий элемент И-НЕ, первый вход и выход которого подключенй соответственно к выходу первого счетчика и управляющему входу преобразователя последовательного кода в параллельный, второй выход которого соединен с первым входом второго элемента И-НЕ, выход которого соединен с вторым входом .третьего элемента И-НЕ, второй выход линейного блока соединен с вторым входом первого элемента И-НЕ, выход которого соединен с входом первого мультивибратора, прямой и инверсный выходы которого соединены соответствнно с входом установки в "О" триггера и установочным входом второго счетчика, счетный вход которого подключен к выходу делителя частоты, выход второго счетчика соединен с установочным входом первого счетчика и входом второго мультивибратора, прямой и инверсный выходы которого соединены соответственно с вторым входом второго элемента И-НЕ и входом установки в "1" триггера, инверсный выход которого соединен с входом генератора импульсов, второй выход которого соединен со счетным входом первого счетчика, выход первого элемента НЕ соединен с тактовым входом преобразователя последовательного кода в параллельный.
    1504804
    2П*анЛг 1 Команда „СКЛрП*
    ЧКоманда 3 Команда 1Крнанда 1 команда
    Снуй сввп 1 ! пт г _1__- ♦ ί ! 1 1 1 Г—(----ι- --1—ί— ♦ ί з ЖГГ —и_,—ί .1 ши: 7) п п Ί Ί П Ь г! г Г Г ш
    ..„кк
    ._л
    ΛΞΛ
    “□ИЛЕ
    Л.
    ПЛ
    χ п_
    1с:
    Ъ
    Л2”7
    Ф(Лл?
SU874352426A 1987-12-29 1987-12-29 Декодирующее устройство' SU1504804A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874352426A SU1504804A1 (ru) 1987-12-29 1987-12-29 Декодирующее устройство'

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874352426A SU1504804A1 (ru) 1987-12-29 1987-12-29 Декодирующее устройство'

Publications (1)

Publication Number Publication Date
SU1504804A1 true SU1504804A1 (ru) 1989-08-30

Family

ID=21345889

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874352426A SU1504804A1 (ru) 1987-12-29 1987-12-29 Декодирующее устройство'

Country Status (1)

Country Link
SU (1) SU1504804A1 (ru)

Similar Documents

Publication Publication Date Title
US4694291A (en) Device for transmitting a clock signal accompanied by a synchronization signal
SU1504804A1 (ru) Декодирующее устройство&#39;
EP0181665B1 (en) Method of transmitting information in a digital transmission system
US3333051A (en) System for the time-multiplex transmission of telegraph signals
SU1283980A1 (ru) Преобразователь последовательного кода в параллельный
SU1751797A1 (ru) Устройство дл приема информации
SU1665526A1 (ru) Устройство дл приема дискретной информации
SU758125A1 (ru) Устройство для сопряжения вычислительной машины с дискретными датчиками 1
SU1425750A1 (ru) Устройство приема информации с временным разделением каналов
SU1282180A1 (ru) Устройство дл передачи информации
SU1352443A1 (ru) Устройство дл передачи информации
SU1325545A1 (ru) Устройство дл приема и передачи информации
SU1062884A1 (ru) Устройство дл передачи и приема цифровой информации
RU1837347C (ru) Устройство дл приема данных
SU385307A1 (ru) Дёшйф1ратор
SU1583936A1 (ru) Устройство дл подключени абонента к общей магистрали
SU1072035A1 (ru) Устройство дл обмена информацией
SU798785A1 (ru) Устройство дл вывода информации
SU1444791A1 (ru) Устройство дл сопр жени абонентов с каналом передачи данных
SU454702A1 (ru) Устройство дл асинхронного сопр жени в синхронном канале св зи
SU1753603A2 (ru) Устройство дл телеконтрол промежуточных станций системы св зи
SU1597890A1 (ru) Способ приема управл ющих сигналов
SU1172047A1 (ru) Устройство дл передачи и приема цифровых сигналов
SU1757108A1 (ru) Устройство дл телеконтрол промежуточных станций системы св зи
SU1762307A1 (ru) Устройство дл передачи информации