SU1496012A1 - Converter of testing combinations - Google Patents

Converter of testing combinations Download PDF

Info

Publication number
SU1496012A1
SU1496012A1 SU874295373A SU4295373A SU1496012A1 SU 1496012 A1 SU1496012 A1 SU 1496012A1 SU 874295373 A SU874295373 A SU 874295373A SU 4295373 A SU4295373 A SU 4295373A SU 1496012 A1 SU1496012 A1 SU 1496012A1
Authority
SU
USSR - Soviet Union
Prior art keywords
block
input
elements
output
inputs
Prior art date
Application number
SU874295373A
Other languages
Russian (ru)
Inventor
Нафталий Менделевич Золотоносов
Геннадий Петрович Евланов
Виктор Иванович Иванов
Original Assignee
Предприятие П/Я М-5308
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5308 filed Critical Предприятие П/Я М-5308
Priority to SU874295373A priority Critical patent/SU1496012A1/en
Application granted granted Critical
Publication of SU1496012A1 publication Critical patent/SU1496012A1/en

Links

Landscapes

  • Arrangements For Transmission Of Measured Signals (AREA)

Abstract

Изобретение относитс  к электросв зи. Цель изобретени  - повышение точности и сокращение времени контрол . Датчик испытательных комбинаций содержит блок индикаторов 1 неисправности, блоки эл-тов И 2 и 33, индикатор 3 таймера, анализатор 4, блоки эл-тов ИЛИ 5,24 и 35, блок пам ти 6, задающий генератор 7, делитель 8 частоты, блок опорных комбинаций 9, блок кольцевых счетчиков 10, таймер 11, счетчик 12 знаков, декодеры 13 и 15, счетчик 14 циклов, эл-ты ИЛИ 16,19,21,22 и 36, переключатель 17, формирователь 18 тактовых импульсов, эл-ты задержки 20,23, 28 и 29, формирователь 25 испытательного текста, блок согласовани  26, блок триггеров 27, эл-т И 30, кнопка "Пуск" 31, триггер 32 и индикатор 34 конца проверки. Цель достигаетс  за счет обеспечени  промежуточного контрол  выходного текста и обеспечени  резервировани  опрашивающего сигнала. 2 ил.The invention relates to telecommunications. The purpose of the invention is to improve the accuracy and reduce the time of control. The sensor of test combinations contains a block of fault indicators 1, E 2 and 33 blocks, timer 3 indicators, analyzer 4, EOL 5.24 and 35 blocks, memory block 6, master oscillator 7, frequency divider 8, block reference combinations 9, block of ring counters 10, timer 11, counter 12 characters, decoders 13 and 15, counter 14 cycles, El OR 16,19,21,22 and 36, switch 17, driver 18 clock pulses, el delays 20,23, 28 and 29, test text generator 25, matching unit 26, trigger block 27, EL 30, start button 31, trigger 32 and end indicator 34 check. The goal is achieved by providing intermediate control of the output text and providing redundancy of the polling signal. 2 Il.

Description

1one

(21)4295373/24-09(21) 4295373 / 24-09

(22)10.08.87(22) 08/10/07

(46) 23.07.89. Бюл. № 27(46) 07.23.89. Bul Number 27

(72) Н.М.Золотоносов, Г.П.Евланов(72) N.M. Zolotonosov, G.P. Evlanov

и В.И.Ивановand V.I. Ivanov

(53) 621.395.664 (088.8)(53) 621.395.664 (088.8)

(56) Авторское свидетельство СССР(56) USSR author's certificate

№ 754690, кл. Н 04 L 11/08, 1979.No. 754690, cl. H 04 L 11/08, 1979.

Авторское свидетельство СССР № 794759, кл. Н 04 L 11/08, 1977.USSR Author's Certificate No. 794759, cl. H 04 L 11/08, 1977.

(54) ДАТЧИК ИС 1ЫТАТЕЛЬНЫХ КОМБИНАЩШ (57) Изобретение относитс  к электросв зи . Цель- изобретени  - повьппение точности -и сокращение времени контрол . Датчик испытательных комбинаций содержит блок индикаторов 1 неисправности , блоки эл-тов И 2 и 33, индикатор 3 таймера, анализатор 4, блоки эл-тов ИЛИ 5, 24 и 35, блок пам ти 6, задающий генератор 7, делитель(54) IC OF A TERMINAL COMBINE (57) The invention relates to telecommunication. The purpose of the invention is to improve accuracy and to reduce the time of control. The sensor of test combinations contains a block of fault indicators 1, E 2 and 33 e-blocks, 3 timer indicators 3, 4 analyzer 4, EI blocks 5, 24 and 35, memory block 6, master oscillator 7, divider

4four

О5 О O5 O

ЮYU

.31496012.31496012

8 частоты, блок опорных комбинаций 9, блок кольцевых счетчиков 10, таймер 11, счетчик 12 знаков, декодеры 13 и 15, счетчик 14 циклов, эл-ты г ИЛИ 16, 19, 21, 22 и 36, переключатель 17, формирователь 18 тактовых импульсов, эл-ты задержки 20, 23, 28 и 29, формирователь 25 испытательИзобретение относитс  к электро- св зи и может быть использовано в контрольно-измерительном оборудовании систем передачи данных.8 frequencies, a block of reference combinations 9, a block of ring counters 10, a timer 11, a counter of 12 characters, decoders 13 and 15, a counter of 14 cycles, g-ar EL 16, 19, 21, 22 and 36, a switch 17, a driver 18 clock pulses, delay time 20, 23, 28 and 29, tester driver 25. The invention relates to telecommunications and can be used in test equipment of data transmission systems.

Цель изобретени  - повышение точности и сокращение времени контрол The purpose of the invention is to improve the accuracy and reduce the time of control.

На фиг о 1 приведена структурна  электрическа  схема предлагаемого датчика; на фиг. 2 - пример структурной электрической схемы формировател  испытательного текста (ФИТ). Fig. 1 shows a structural electrical circuit of the proposed sensor; in fig. 2 is an example of a structural electrical circuit of a test text driver (FIT).

Датчик испытательных комбинаций (фиг.1) содержит блок 1 индикаторов неисправности, первый блок 2 элементов И, индикатор 3 таймера, анализа- тор 4, первый блок 5 элементов ИЛИ, блок 6 пам ти, задаюпщй генератор 7, делитель 8 частоты, блок 9 опорных комбинаций, блок 10 кольцевых счетчиков , таймер 11, счетчик 12 знаков, первый декодер 13, счетчик 14 циклов второй декодер 15 первый элемент ИЛИ 16, переключатель 17, формирователь 18 тактовых импульсов, второй «элемент ИЛИ 19, первый элемент 20 за держки, третий элемент ИЛИ 21, чет- вертьй элемент ИЛИ 22, второй элемен задержки 23, второй блок 24 элементо ИЛИ, ФИТ 259 блок 26 согласовани , блок 27 триггеров, третий элемент 28 задержки, четвертый элемент 29 задержки, элемент И 30, кнопку Пуск 31, триггер 32, второй блок 33 элементов И, индикатор 34 конца проверки , третий блок 35 элементов ИЛИ, п тый элемент ИЛИ 36, причем блоки 1j 2, 5, 24 и 27 содержат по г каждый соответственно индикаторов, элементов И, элементов ИЛИ, элементов ИЛИ и триггеров, блок 35 содержит ш элементов ИЛИ блок 33 .содержит г секций по m элементов И в каждой, ФИТ 25 содержит (фиг.2) элемент ИЛИ 37, блок 38 управлени  режимами.The sensor of test combinations (Fig. 1) contains a block 1 of malfunction indicators, a first block 2 of elements AND, a timer 3, an analyzer 4, a first block 5 of elements OR, a block 6 of memory, a clock generator 7, a frequency divider 8, block 9 reference combinations, block 10 ring counters, timer 11, counter 12 characters, first decoder 13, counter 14 cycles second decoder 15 first element OR 16, switch 17, driver 18 clock pulses, second “element OR 19, first element 20 for holders, the third element OR 21, the fourth element OR 22, the second element the holder 23, the second block 24 of the element OR, FIT 259 block 26 matching, block 27 of the trigger, the third element 28 of the delay, the fourth element 29 of the delay, element And 30, the Start button 31, trigger 32, the second block 33 of the elements And indicator 34 end of the test , the third block 35 of the OR elements, the fifth element OR 36, and the blocks 1j 2, 5, 24 and 27 each contain g each, respectively, indicators, AND elements, OR elements, OR elements and triggers, block 35 contains w elements OR 33 block. contains g sections of m elements AND in each, FIT 25 contains (figure 2) the element OR 37, the control unit 38 of the mode s.

ног о текста, блок согласовани  26, блок триггеров 27, эл-т И 30, кнопку Пуск 31, триггер 32 и индикатор 34 конца проверки. Цель достигаетс  за счет обеспечени  промежуточного контрол  выходного текста и обеспечени  резервировани  опрашивающего сигнала, 2 ил.feet on the text, block matching 26, block triggers 27, el-30, start button 31, trigger 32 and the end of check indicator 34. The goal is achieved by providing intermediate control of the output text and providing redundancy of the polling signal, 2 Il.

блок 39 набора и блок 40 оперативной пам ти.a dialing unit 39 and a RAM block 40.

Датчик работает следующим образомThe sensor works as follows

Исходное состо ние,устанавливаетс  сигналом установки исходного со- с.то ни  (УИС), при этом счетчик 12 знаков, счетчик 14 циклов, таймер 11 блок 10 кольцевых счетчиков, триггер 32 устанавливаютс  в нулевое состо ние . Триггер 27 (из .блока 27 триггеров ) устанавливаетс  в единичное состо ние , характеризуемое единичным потенциалом на выходе триггеры 27 - 27 - в нулевые состо ни  (нулевой потенциал на выходе).The initial state is set by the initial setpoint signal (UIS), while the counter is 12 characters, the counter is 14 cycles, the timer 11 is a block of 10 ring counters, and the trigger 32 is set to the zero state. A trigger 27 (from block 27 of the flip-flops) is set to one state, characterized by a single potential at the output. Triggers 27-27 are in zero states (zero potential at the output).

Тактовые импульсы, обеспечивающие функцисиирование датчика, формируютс  от задающего генератора 7 с помощью делител  8 частоты и формировател  18 тактовых импульсов.The clock pulses, which ensure the functionality of the sensor, are generated from the master oscillator 7 by means of a frequency divider 8 and a clock 18 clock pulses.

Формирование испытательного текста осуществл етс  в режиме набора, который задаетс  блоком 38 управлени режимами, воздействующим на блок 39 набора; Сформированный текст запоминаетс  в блоке 40 оперативной пам ти . Позначный выход испытательного текста в виде параллельньпс т-разр д- ных комбинаций Начинаетс  после нажати  кнопки 31 Пуск при этом сиг йал -управлени  через элемент }1ЛИ 37 поступает на,блок 38 управлени  режимами воздействующий на блок 40 оперативной пам ти, ма выходе которого по вл ютс  сформированные комбинацииThe test text is generated in the dial mode, which is specified by the mode control block 38 acting on the dial block 39; The generated text is stored in the RAM block 40. Signed output of test text in the form of parallel t-discharge combinations Starts after pressing button 31. Starting with this signal-control through an element} 1 OR 37 enters, the mode control unit 38 acting on the main memory unit 40, the output of which is are formed combinations

С выхода блока 25 согласовани  эти комбинации, сопровождаемые синхримпульсами , поступают на блок 10 колцевых счетчиков на вход первой секции 33 второго блока 33 элементов И, чере.з четвертый элемент ИЛИ 22 на запуск счетчика 12 знаков, который измен ет свое состо ние на единицу после поступлени  очередной комбинации.From the output of the matching unit 25, these combinations, followed by sync pulses, arrive at the block 10 of ring counters at the input of the first section 33 of the second block 33 of elements AND, through the fourth element OR 22, at the start of a 12-character counter, which changes its state one arrival of the next combination.

5U5U

Запуск счетчика 12 знаков от любого из т+1 разр дов выходных комбинаций обеспечивает правильное функционирование счетчика 12 даже/при пропадании какого-либо из разр /юв, схема контрол  обнаружит пропадание информационных разр дов, а счетчик 12 обеспечит своевременную фиксацию неисправности. Если же сбой произойдет в (in+1) разр де (синхроимпульсы) то избыточный запуск счетчика 12 обеспечит правильный вывод выходных комбинаций и никаких неисправностей в устройст-ве не будет зафиксировано. Если запуск счетчика 12 производить только от синхроимпульсов, то при пропадании хот  бы одного синх- роимпульса при том, что информационные разр ды сбоев не содержат, схема контрол  фиксирует неисправность . Запуск счетчика 12 от синхроимпульсов также необходим при формировании (при необходимости) комбинаций, информационные разр ды которьк состо т из одних нулей.Running the counter 12 characters from any of the t + 1 bits of the output combinations ensures the correct functioning of the counter 12 even / if any of the bits / sys disappears, the control circuit detects the disappearance of the information bits, and the counter 12 ensures that the malfunction is fixed. If the failure occurs in the (in + 1) bit (sync pulses), then excessive start of the counter 12 will ensure the correct output of the output combinations and no faults will be recorded in the device. If the start of counter 12 is made only from sync pulses, then if at least one sync pulse disappears, while the information bits do not contain faults, the control circuit fixes the fault. Running the counter 12 from the clock pulses is also necessary when forming (if necessary) combinations, the information bits of which consist of only zeros.

Так как элементы И первой секции 33 второго блока 33 элементов И предварительно открыты по вторым входам единичным потенциалом с триггера 27 блока 27 триггеров, то га- азр дные комбинации поступают на выход устройства к провер емой annapaTjrpe.Since the elements AND of the first section 33 of the second block 33 of the elements AND are pre-opened by the second inputs with a single potential from the trigger 27 of the block 27 triggers, the gaseous combinations arrive at the output of the device to the checked annapaTjrpe.

Количество кольцевых счетчиков в блоке 10 совпадает с числом раз дов выходной комбинации, под вли нием последних кольцевые счетчики ен ют свое состо ние.The number of ring counters in block 10 coincides with the number of times of the output combination; under the influence of the latter, the ring counters lose their state.

После поступлени  К комбинаций счетчик 12 устанавливаетс  в состо ие , которое вызывает на выходе первого декодера 13 управл ющий сигнал , указьгоаюгщй на окончание выхоа первой порции .знаков и обеспечивающий первый промежуточньй контроль выходного текста.,After the K combinations arrive, the counter 12 is set to the state that, at the output of the first decoder 13, causes a control signal indicating the end of the output of the first portion of characters and providing the first intermediate control of the output text.

Первый промежуточный контроль ре- ализуетс  следующим образом.The first intermediate control is implemented as follows.

Кольцевые счетчики 10 к моменту выхода К знаков устанавливаютс  в соответствующее финальное состо ние, которое запоминаетс  блоком 6 пам ти контрольного состо ни  счетчиков. Эта комбинаци  поступает к анализатору 4. Если перва  п орци  знаков выведена безошибочно, зафиксированное к этому моменту состо ние кольцевых счетчиков 10 в блоке 6 пам ти не отличаетс  от эталонной комбина60126The ring counters 10 are set to the corresponding final state by the time the K characters exit, which is stored by block 6 of the memory of the check state of the counters. This combination goes to the analyzer 4. If the first character is displayed correctly, the state of the ring counters 10 in memory block 6 fixed at this moment is not different from the reference combination 60126

ции, сфорг-жрованной блоком 9 опор- ньп комбинаций 9 и также поступающей к анализатору 4. В этом случае анализатор 4 не фиксирует ошибки, и сигнал на его выходе отсутствует. Следовательно, не поступает открыва- ющий сигнал на первые входы элементов и 2 - 2 первого блока 2 эле- IQ ментов И, и считывающий (опрашивающий ) сигнал, воздействующий на их вторые входы, не вызывает сигнала индикации неисправности., formed by block 9, the support of combinations 9 and also coming to the analyzer 4. In this case, the analyzer 4 does not detect errors, and there is no signal at its output. Consequently, there is no opening signal to the first inputs of the elements and 2 to 2 of the first block 2 of the elements And, and the reading (polling) signal acting on their second inputs does not cause a fault indication signal.

Несовпадение комбинации с выходов 15 кольцевых счетчиков 10 с опорной ком- бинац ей блока 9 вызывает ответный сигнал на выходе анализатора 4 в ви-- де единичного потенциала, который открывает по первым входам первый 20 блок 2 элементов И. В этом случае считываю1Г1ий (опрашивающий) сигнал, воздействующий на первый вход первого элемента И 2 первого блока 2 элементов И вызывает зажигание пер- 25 вого индикатора 1 первого блока 1 индикаторов неисправности. Опрашивающий сигнал возникает на первом выходе второго декодера 15, дешифрирующего состо ни  счетчика 14 циклов, 30 после завершерти  выхода первой порции из К знаков. Через элемент ИЛИ 5 первого блока 5 элементов ИЛ1 указанный сигнал -вызывает по вление ответного сигнала на выходе первого элемента И 2 первого блока 2 элементов И и зажигание соответствующего ему индикатора 1 неисправности. Кроме фиксировани  в блоке 1 индикации обнаруженный сигнал неисправности С выхода первого блока 2 элементов И (с элемента И 2 ) через -второй элемент ИЛИ 19 и первьш элемент. 20 задержки производит останов ФИТ 25. Функционирование устройства прекра- 5 Щаетс  оно подлежит восстановлению.The mismatch of the combination from the outputs of 15 ring counters 10 from the reference combination of block 9 causes a response signal at the output of analyzer 4 in the form of a unit potential, which opens the first 20 block 2 of the elements I. According to the first inputs. the signal acting on the first input of the first element And 2 of the first block 2 of the elements And causes ignition of the first 25 indicator 1 of the first block 1 of the fault indicators. A polling signal occurs at the first output of the second decoder 15, which interprets the state of the counter for 14 cycles, 30 after the output of the first portion of K characters has been completed. Through the element OR 5 of the first block 5 of the elements IL1, the specified signal causes the appearance of a response signal at the output of the first element AND 2 of the first block 2 of the elements AND and the ignition of the corresponding malfunction indicator 1. In addition to recording in the display unit 1, the detected fault signal From the output of the first block 2 elements AND (from element 2) through the second element OR 19 and the first element. 20 delays make the stop of FIT 25. The device stops functioning. It is subject to restoration.

Если к моменту выхода опрашивающего сигнала с выхода второго декодера 15 анализатор 4 не зафиксировал неисправности, сигнал Останов не 0 возникает. В этом случае ФИТ 25 neper ходит к формированию второй порции выходного сообщени . К первому моменту сигнал с К-го выхода первого декодера 13 производит установку ис- г ходного состо ни  триггера 27 и подтверждает аналогичное нулевое состо ние остальных триггеров блока 27 триггеров, а сигнал с первого выхода второго декодера 15, задержанный от5If by the time of the exit of the polling signal from the output of the second decoder 15, the analyzer 4 has not detected a fault, the Stop signal does not occur. In this case, the FIT 25 neper proceeds to form the second portion of the output message. By the first moment the signal from the K-th output of the first decoder 13 sets the initial state of the trigger 27 and confirms the similar zero state of the remaining triggers of the trigger block 27, and the signal from the first output of the second decoder 15 delayed from 5

00

носительно выходного сигнала первого декодера 13 вторым элементом задерж-) ки 23 (непосредственно задерживает- j с  входной сигнал счетчика 14 дик- лов), производит установку в единичное состо ние (через элемент ИШ1 24 второго блока 24 элементов ИЛИ) триггера 27 . В результате sanpenia- етс  прохождение информационных сигналов через первую секцию 33 второго блока 33 элементов И и разрешаетс  их прохождение (за счет единичного потенп ала с .выхода триггера 21 ) через вторую сек1щю 33 второго блока 33 элементов И.with respect to the output signal of the first decoder 13, the second element of delay 23 (it directly delays j from the input signal of the counter 14 digits), sets to one state (via the ISH1 24 element of the second block 24 OR elements) trigger 27. As a result, sanpenia passes informational signals through the first section 33 of the second block 33 of the elements And, and their passage (due to a single potential from the output of the flip-flop 21) is allowed through the second 33 of the second block 33 of the elements I.

Кроме того, сигнал с выхода второго элемента 23 задержки через третий блок 35 элементов ИЛИ устанавливает в нулевое состо ние кольцевые счетчики 10, формирует сигнал Продолжение циклов, под вли нием которого ФИТ 25 переходит к формированию второй порции знаков.Сигнал Продолжение циклов возникает на выходе первого элемента И 30 под вли нием сигнала . с выхода второго элемента 23 задержки , поступающего на один из входов первого элемента И 30 при условии, что на другой его вход подаетс  еди- ничный потенциал с выхода триггера 32, Единичное состо ние триггера 32 устанавливаетс  после нажати  кнопки 31 . Возврат триггера 32 в нулевое состо ние происходит под вли нием сигнала неисправности с выхода второго элемента ИЛИ 19, воздействующего через п тый элемент ИЛИ 36.In addition, the signal from the output of the second delay element 23, through the third block 35 of the elements OR sets the ring counters 10 to the zero state, generates the Continue cycles signal, under the influence of which the FIT 25 proceeds to form the second portion of characters. The Continue cycles signal occurs at the output of the first element and 30 under the influence of the signal. from the output of the second delay element 23 arriving at one of the inputs of the first element I 30, provided that a single potential is supplied to the other input from the trigger output 32, the unit state of the trigger 32 is set after pressing the button 31. The reset of the trigger 32 to the zero state occurs under the influence of a fault signal from the output of the second element OR 19, acting through the fifth element OR 36.

Таким образом, если после выхода первой порции знаков сигнал неисправности не возник, формируетс  сигнал Продолжение даклов, под вли нием которого ФИТ 25 формирует вторую порцию знаков, с выхода блока 26 согласовани  поступающую на открытую (триггеров 27) вторую секцию 33 втор ого блока 33 элементов И, и да- ; лее на выход. Аналогично формируютс  последующие порции знаков до (г-1) включительно.Thus, if after the exit of the first portion of characters the malfunction signal did not occur, the Continuation Dacc signal is formed, under the influence of which the FIT 25 forms the second portion of the symbols, from the output of the matching block 26 arriving at the open (triggers 27) second section 33 of the second block 33 elements And, and yes-; more on the way out. Subsequent portions of the characters up to (y-1) inclusively are formed in the same way.

После выхода г-й порции знаков формируетс  сигнал конца текста (КТ) Сигнал КТ возникает на выходе четвертого элемента 29 задержки под вли нием сигнала с ,г-го выхода второго декодера 15.After the output of the gth portion of characters, the end of text (CT) signal is generated. The CT signal appears at the output of the fourth delay element 29 under the influence of the c signal, the gth output of the second decoder 15.

Сигналом КТ, воздействующим через второй элемент ИЛИ 19 и первый элемент 20 задержки, производитс  останов в ФИТ 25. Выход контрольного сообщени  заканчиваетс . Кроме того,A CT signal, acting through the second element OR 19 and the first delay element 20, is stopped at FIT 25. The control message exits. Besides,

под воздействием сигнала КТ в нулевое состо ние сбрасываетс  счетчик 14 циклов и загораетс  индикатор 34 конца проверки.under the influence of the CT signal, the counter of 14 cycles is reset to the zero state and the end of test indicator 34 lights up.

Дл  повышени  надежности фиксировани  результата контрол  в предлагаемом устройстве осуществлено резервирование опрашивающего сигнала, производ щего считывание с первого блока 2 элементов И зафиксированного сигнала неисправности.. Указанный сигнал резервируетс  с помощью таймера 11, который запускаетс  от кнопки 31 Пуск через третий элемент ИЛИ 21. Выходной сигнал таймераIn order to increase the reliability of monitoring the result of the control, the proposed device backed up a polling signal reading from the first block 2 elements AND a fixed malfunction signal. The specified signal is reserved using timer 11, which is started from the Start button 31 via the third element OR 21. Output signal timer

И 1 по вл етс  через интервал времени , превышающий врем  по влени  сигнала окончани  очередной порции информационных сигналов (с выхода первого декодера 13). Каждый сигнал сAnd 1 appears at a time interval exceeding the time of occurrence of the signal of the end of the next portion of information signals (from the output of the first decoder 13). Every signal with

выхода первого декодера 13 осуществл ет сброс таймера 11. Повторный его запуск перед формированием очередной порции знаков осуществл етс  с некоторой задержкой определ емойthe output of the first decoder 13 resets the timer 11. It is restarted before forming the next portion of characters with a certain delay determined

третьим элементом 28 задержки.Если в результате неисправности не сформируетс  выходной сигнал с первого декодера 13 а следовательно, и опра- щивающий сигнал с одного из выходовthe third delay element 28. If, as a result of a failure, the output signal from the first decoder 13 is not generated, and hence the control signal from one of the outputs

второго декодера 15, выходной сигнал таймера 11, заведенный на вторые входы первого блока 5 элементов ИЛИ, осуществл ет индикацию неисправностей в блоке 1, останов ФИТ 25 (черезвторой элемент ЕЛИ 10) и индика1|ию : выхода из стро  самого сигнала таймера в блоке 3.the second decoder 15, the output signal of the timer 11, brought to the second inputs of the first block 5 of the OR elements, indicates the faults in block 1, stops the FIT 25 (via the second element ELI 10) and indicates 1 | yy: the timer signal itself is out of the block 3 .

Рассмотренный режим функционировани  устройства  вл етс  одним изThe considered mode of operation of the device is one of

трех возможных режимов формировани  вьбсодных информационных сигналов. . В этом режиме выходное слово делитс  на порции (части), которые передаютс  в режиме разделени  времени. Указанный режим возникает при установкеthree possible modes of formation of free information signals. . In this mode, the output word is divided into chunks (parts), which are transmitted in time division mode. The specified mode occurs during installation

переключател  17 в положение I. ;switch 17 to position I.;

При установке переключател  17 вWhen installing switch 17 in

положение II на выходах секций также будут поочередно возникатьposition II at the outputs of sections will also arise alternately

порции кодовых комбинаций из К знаков , а с выхода первой секции 33| выйдет контрольное сообщение объемом (К X г)знаков, так как первый триггер 27 блока. 27 триггеров будет от U96012portions of code combinations of K characters, and from the output of the first section 33 | control message will be released with the volume (K xg) of characters, since the first trigger is 27 blocks. 27 triggers will be from U96012

х г порций знаков, за счет сигналов емента ИЛИ 16, 24 поступающих 27 .xg portions of characters, due to the signal of the signal OR 16, 24 incoming 27.

ьзуетс  в случа х, еть большое число при малой разр дIn cases, there is a large number with a small bit.

10ten

Д и в с в в ки в эл ро г да т зн го со ми ми го со каD and in with in in ki in e g r d t know si mi si ka

Третий режим формируетс  при установке переключател  17 в положение III. В этом случае при выходе каждой порции знаков через второй блок 24 элементов ИЛИ открываютс  все г триггеров 27 и, следовательно, на вьйсоде устройства возникает слово из (га X г) символов.The third mode is formed when the switch 17 is set to position III. In this case, at the exit of each portion of characters through the second block 24 of the OR elements, all g of the flip-flops 27 are opened and, therefore, a word of (g x g) characters appears on the device's output.

Claims (1)

Формула изобретени Invention Formula Датчик испытательных комбинаций, содержащий последовательно соединенные задающий генератор, делитель частоты, формирователь тактовьгх им- пульсов, формирователь испытательного текста и блок согласовани , блок кольцевых счетчиков, блок пам ти, анализатор, первый блок элементов И и блок индикаторов неисправности, отличающийс  тем, что, с целью повышени  точности и сокращени  времени контрол , введены последовательно соединенные таймер и индикатор таймера, блок опорный комбинаций , последовательно соединенные счетчик знаков и первый декодер, первый блок элементов ИЛИ, последовательно соединенные счетчик циклов, второй декодер, первый элемент ИЛИ и переключатель, последовательно соединенные второй элемент ИЛИ и первый элемент задержки третий и четвертый элементы ИЛИ, второй элемент задержки, второй и третий блоки элементов ИЛИ, последовательно соединенные блок триггеров и второй блок элементов ИЛИ, третий элемент задержки, кнопка Пуск, последовательно соединенные четвертый элемент задержки и индикатор конца -про- эерки, последовательно соединенныеA sensor of test combinations containing a series-connected master oscillator, a frequency divider, a pulse pulse shaper, a test text shaper and a matching unit, a ring counter block, a memory block, an analyzer, the first AND block, and a fault indicator block, characterized in that In order to increase accuracy and reduce the monitoring time, a serially connected timer and timer indicator, a block of reference combinations, a serially connected character counter and the first d are introduced. decoder, first block of OR elements, sequentially connected loop counter, second decoder, first OR element and switch, second OR element and a first delay element, third and fourth OR elements, a second delay element, second and third OR elements, sequentially connected block triggers and the second block of elements OR, the third delay element, the Start button, the fourth delay element connected in series, and the end-fault indicator connected in series п тый элемент ИЛИ, триггер и элемент И, при этом первый вход п того элемента ИЛИ соединен с входом первого элемента задержки, выход которого подключен к второму входу формировател  испытательного текста,the fifth OR element, the trigger and the AND element, with the first input of the fifth OR element connected to the input of the first delay element, the output of which is connected to the second input of the test text driver, ОABOUT 10ten 1515 2020 5five 00 5five 00 5five 00 5five третий вход которого соединен с первым входом третьего элемента 1ШИ, вторым входом триггера и выходом клопки Пуск, четвертый вход формировател  испытательного текста соединен с выходом элемента И, второй вход которого соединен с выходом второго элемента задержки и с первыми входами счетчика циклов и третьего блока элементов ИЛИ, выходы которого подключены к соответствующим входам блока кольцевых счетчиков, вход второго элемента задержки соединен с выходом первого декодера, с первым входом таймера, с входом третьего элемента задержки и с соответствующими входами блока триггеров, соответствующие входы которого соединены с вьтходами второго блока элементов ИЛИ, второй вход таймера соединен с выходом третьего элемента ИЛИ, второй вход которого соединен с первым входом счетчика знаков, с выходом третьего элемента задержки и с соответствующим входом блока триггеров , выход таймера подключен к первому входу второго элемента ИЛИ, к соответствующему входу первого блока элементов ИЛИ и к вторым входам счетчика циклов и счетчика знаков, третий вход которого  вл етс  вхо- Дом установки исходного состо ни  датчика испытательных комбинаций и соединен с третьим входом счетчика циклов, с вторым входом п того элемента ИЛИ и с соответствующими входами третьего блока элементов ИШ1 и второго блока элементов ИЛИ,.соответствующие входы которого соединены с выходами переключател , четвертый вход счетчика циклов соединен с вторым входом второго элемента ИЛИ и с выходом четвертого элемента задержки , вход которого соединен с соответствующим входом первого блока элементов ИЛИ и с первым выходом второго декодера, другие выходы которого подключены к соответствующим входам первого и второго блоков элементов ИЛИ, четвертый вход счетчика знаков соединен с выходом четвертого элемента ИЛИ, входы которого соединены с соответствующими входами второго блока элементов И выходами блока согласовани , выходы первого блока элементов ИШ1 подключены к соответствующим входам первого блока элементов И, выходы которого подключены к соответствугопдам входамка опорных комбинаций подключены кthe third input of which is connected to the first input of the third element 1SHI, the second input of the trigger and the exit clap output, the fourth input of the test text generator is connected to the output of the AND element, the second input of which is connected to the output of the second delay element and the first inputs of the loop counter and the third block of the OR elements , the outputs of which are connected to the corresponding inputs of the ring counter block, the input of the second delay element is connected to the output of the first decoder, to the first timer input, to the input of the third delay element and with the corresponding inputs of the trigger block, the corresponding inputs of which are connected to the inputs of the second block of OR elements, the second timer input is connected to the output of the third OR element, the second input of which is connected to the first input of the character counter, to the output of the third delay element, and to the corresponding input of the trigger block, the timer output is connected to the first input of the second OR element, to the corresponding input of the first block of OR elements, and to the second inputs of the cycle counter and the character counter, the third input of which is input Home installation of the initial state of the sensor test combinations and connected to the third input of the cycle counter, to the second input of the fifth OR element and to the corresponding inputs of the third block of ISh1 elements and the second block of OR elements, whose corresponding inputs are connected to the switch outputs, the fourth input of the cycle counter connected to the second input of the second OR element and to the output of the fourth delay element, the input of which is connected to the corresponding input of the first block of OR elements and to the first output of the second decoder, the other outputs of which are connected to the corresponding inputs of the first and second blocks of the OR elements, the fourth input of the character counter is connected to the output of the fourth element OR, whose inputs are connected to the corresponding inputs of the second block of elements AND the outputs of the matching block, the outputs of the first block of the ISH1 elements are connected to the corresponding inputs of the first block elements And, the outputs of which are connected to the corresponding wedge of the input of the reference combinations are connected to второго элемента 11Ш1, а вьгходы бло-соответстнуюищм входам анализатора,the second element 11SH1, and the inputs to the block corresponding to the inputs of the analyzer, фа .2fa .2
SU874295373A 1987-08-10 1987-08-10 Converter of testing combinations SU1496012A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874295373A SU1496012A1 (en) 1987-08-10 1987-08-10 Converter of testing combinations

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874295373A SU1496012A1 (en) 1987-08-10 1987-08-10 Converter of testing combinations

Publications (1)

Publication Number Publication Date
SU1496012A1 true SU1496012A1 (en) 1989-07-23

Family

ID=21323661

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874295373A SU1496012A1 (en) 1987-08-10 1987-08-10 Converter of testing combinations

Country Status (1)

Country Link
SU (1) SU1496012A1 (en)

Similar Documents

Publication Publication Date Title
SU1109073A3 (en) Device for monitoring synchrosignals
SU1496012A1 (en) Converter of testing combinations
SU1142897A1 (en) Device for measuring slippage quantity
SU1246098A1 (en) Device for checking digital units
SU815948A2 (en) Sensor of test combinations of parallel code
SU658506A1 (en) Device for automatically locating fault in transmission line
SU1689650A1 (en) Device for testing gas protection pickups
SU1509902A2 (en) Device for detecting errors in code transmission
SU1298750A1 (en) Device for detecting contention in synchronized digital blocks
SU1262502A1 (en) Device for searching intermittent failures
SU1635185A1 (en) Device with redundancy
SU1167714A1 (en) Device for synchronizing standard and reference digital measurement signals
SU1148009A1 (en) Device for checking digital units
SU1078430A1 (en) Device for checking digital units
EP0216427B1 (en) Device for deriving a synchronizing signal
SU1293674A2 (en) Device for determining conductor number in harness
SU1269139A1 (en) Device for checking digital units
SU1672579A2 (en) Device for synchronization according to cycles
SU1338028A2 (en) Device for separating single n-pulse
SU746895A1 (en) Device for synchronizing monitor and standard digital signals
SU1123114A1 (en) Transmitter of parallel code test signals
SU1377907A1 (en) Device for monitoring digital magnetic recording unit
SU884105A1 (en) Time interval converter
US4041248A (en) Tone detection synchronizer
SU853671A1 (en) Device for checking reproduction signal phase distortions