SU1148009A1 - Device for checking digital units - Google Patents

Device for checking digital units Download PDF

Info

Publication number
SU1148009A1
SU1148009A1 SU833661921A SU3661921A SU1148009A1 SU 1148009 A1 SU1148009 A1 SU 1148009A1 SU 833661921 A SU833661921 A SU 833661921A SU 3661921 A SU3661921 A SU 3661921A SU 1148009 A1 SU1148009 A1 SU 1148009A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
signature
inputs
outputs
Prior art date
Application number
SU833661921A
Other languages
Russian (ru)
Inventor
Елизар Ильич Николаев
Ефим Зиньделевич Храпко
Original Assignee
Предприятие П/Я А-1586
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1586 filed Critical Предприятие П/Я А-1586
Priority to SU833661921A priority Critical patent/SU1148009A1/en
Application granted granted Critical
Publication of SU1148009A1 publication Critical patent/SU1148009A1/en

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

1. УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЦИФРОВЫХ БЛОКОВ, содержащее мультиплексор , соединенньй информационным входами с клеммами дл  подключени  выходов контролируемого цифрового блока,выходом - с информационные вх дом сигнатурного анализатора, задат чик тестов, соединенный выходами с клеммами дл  подключени  входов контролируемого цифрового блока, и первый счетчик, отличающее с и тем, что, с целью повышени  быстродействи  устройства, в него введены блок управлени , индикатор блок пам ти сигнатур, триггер прайнпьности сигнатуры, генератор пачк -импульсов, первый элемент И, блок ИЗхО сравнени , причем первый выход блока управлени  соединен с установочными входами сигнатурного анализатора, первого счетчика и триггера правильности сигнатуры, второй выход блока управлени  соединен через генератор пачки импульсов с первым входом первого элемента И, соединенного вторьм входом с первым выходом триггера правильности сигнат уры, выходом со счетным входом первого счетчика и стробирующим входом блока сравнени , соединенного первыми входами через блок пам ти сигнатур с выходами первого счетчика, выходом - с информационным входом триггера правиль ности сигнатуры, соединенного вторым выходом с первым входом индикатора, вторые входы которого соединены с вторьпчи входами блока сравнени  и с выходами сигнатзфного анализатора , соединенного синхровходом с третьим выходом блока управлени , соеди ненного четвертым и п тым выходами с управл ющими входами задатчика тестов и мультиплексора соответствен но.1. DEVICE FOR CONTROL OF DIGITAL BLOCKS, containing a multiplexer, connected by information inputs to the terminals for connecting the outputs of the monitored digital unit, output to the information inputs of the signature analyzer, test driver connected by the outputs to the terminals for connecting the inputs of the monitored digital unit, and the first counter that differs with the fact that, in order to improve the speed of the device, a control block, an indicator of a signature memory block, a signature strength trigger, a generator of packs are entered into it -pulses, the first element I, the comparison unit IHD, the first output of the control unit is connected to the installation inputs of the signature analyzer, the first counter and the signature correctness trigger, the second output of the control unit is connected via a pulse generator to the first input of the first element And connected to the second input the first output of the signature validity trigger, the output with the counting input of the first counter, and the gate input of the comparison unit connected by the first inputs through the signature memory to the outputs the first counter, the output to the information input of the trigger validity of the signature connected by the second output to the first input of the indicator, the second inputs of which are connected to the second inputs of the comparator and to the outputs of the signature analyzer connected by the synchronous input to the third output of the control unit connected to the fourth and fifth outputs with control inputs of test setter and multiplexer, respectively.

Description

2. Устройство по п. 1, о т л ичающеес  тем, что блок управлени  содержит кнопку пуска, соединенную первым вьгеодом с общей шиной устройства, вторым выводом с первым установочным входом RS триггера , соединенного вторым установочным входом с вторым выходом блока и с выходом второго счетчика, третьим установочным входбм - с установочными входами счетного триггера, второго счетчика, с первым выходом блока и с первым выводом кнопки исходной установки, соединенной вторым2. The device according to claim 1, wherein the control unit comprises a start button connected with the first output to a common bus of the device, a second output to the first installation input RS of the trigger connected to the second installation input to the second output of the unit and to the output of the second counter, the third installation input - with the installation inputs of the counting trigger, the second counter, with the first output of the block and with the first output of the button of the initial installation, connected by the second

выводом с общей шиной устройсг а, выход РЭ-триггера соединен с первым входом второго элемента И, соединенного вторым входом с выходом генератора импульсов, вькодом - со счетным входом счетного триггера, соединенного первым вьрсодом с четвертым выходом блока, вторым выходом - со счетным входом второго счетчика и с третьим выходом блока, переключатель вывода контролируемого цифрового уз;ла , соединенный первыми вьшодами с общей шиной устройства, вторыми выводами - с п тыми выходами блока.output with a common bus device, the output of the re-trigger is connected to the first input of the second element And connected by the second input to the output of the pulse generator, the code to the counting input of the counting trigger connected to the first output of the fourth output of the unit, the second output to the counting input of the second the counter and the third output of the block; the output switch of the monitored digital node; connected to the first outputs from the common bus of the device, the second outputs to the fifth outputs of the block.

Изобретение относитс  к вычислительной технике и может быть испопьзовано дл  контрол  логических блоков средств ЦВТ.The invention relates to computing and can be used to control the logic blocks of the PCT.

Известно устройство дл  контрол  хщфровых блоков, содержащее задатчиктестов , блок управлени , сигнатурньй анализатор и блок индикации Ij .A device for monitoring digital blocks, comprising test cases, a control unit, a signature analyzer and a display unit Ij, is known.

Недостатком известного устройства  вл етс  низка  достоверность контрол . Так как в нем отсутствует возможность сн ти  диагностических сигнатур с вьтодов контролируемой схемы а получаема  обща  сигнатура цифровой схемы несет информацию только о ее работоспособности и не указывает на место неисправности, если такова  имеетс .A disadvantage of the known device is the low reliability of the control. Since it lacks the ability to remove diagnostic signatures from the monitored circuit and the resulting general digital circuit signature carries information only about its operability and does not indicate the location of the malfunction, if any.

Наиболее близким по техническому решению к предлагаемому  вл етс  устройство дл  контрол  цифровых блоков , содержащее мультиплексор, соединенный информационными входами с клеммами дл  подключени  выходов контролируемого цифрового блока, выходом информационным входом сигнатурного анализатора,, задатчик тестов, соединенный выходами с клеммами дл  подключени  входов контролируемого цифрового блока, первьй и второй счетчики , второй мультиплексор, дешифратор , блок злементов задержки, блок питани  2 .The closest in technical solution to the present invention is a device for monitoring digital blocks containing a multiplexer, connected by information inputs to terminals for connecting the outputs of a monitored digital block, output by information inputs of a signature analyzer, test setter, connected by outputs to terminals for connecting the inputs of a controlled digital block , first and second counters, second multiplexer, decoder, delay unit, power supply unit 2.

Недостатком известного устройства  вл етс  низкое быстродействие в режиме контрол  цифровых блоков вследствие необходимости визуального сравнени  многоцифровьк сигнатур, полученных на выходах контролируемого блока, с эталонными сигнатураМИл записанными в технической документации на блок.A disadvantage of the known device is the low speed in the control mode of digital blocks due to the need to visually compare the multi-digit signatures obtained at the outputs of the monitored block with the reference sign MIL recorded in the technical documentation for the block.

Цель изобретени  повьш1ение быстродействи  устройства.The purpose of the invention is to increase the speed of the device.

Поставленна  цель достигаетс  тем, что в устройство дл  контрол  цифровых блоков, содержащее мультиплексор, соединенный информационными входами с клеммами дл  подключени  выходов . контролируемого цифрового блока, выходом - с информационным входом сигнатурного анализатора, задатчик тестов, соединенный выходами с клеммами дл  подключени  входов контролируемого цифрового блока, и первый счетчик, введены блок управлени , индикатор, блок пам ти сигнатур, триггер правильности сигнатуры, генератор пачки импульсов, первый элемент И, блок сравнени , причем первый выход блока управлени  соединен с установочными входами сигнатурного анализатора, первого счетчика и триггера правильности сигнатуры, второй выход блока управлени  соединен через генератор пачки импульсов с первым входом первого элемента И, соединенного BTopbiM входом с первым выходом триггера правильности сигнатуры, выг ХОДОМ - со счетным входом первого счетчика и стробирующим входом блока сравнени , соединенного первыми вхоI I дами через блок пам ти сигнатур с вы ходами первого счетчика, выходом с информационным входом триггера пра вильности сигнатуры, соединенного вторым выходом с первым входом индикатора , вторые входы которого соединены с вторыми входами блока сравнени  и с выходами сигнатурного анализатора , соединенного синхровходом с третьим выходом блока управлени , соединенного четвертым и п тыми выхо дами с управл ющими входами задатчика тестов и мультиплексора соответст венно. Блок управлени  содержит кнопку пуска, соединенную первым выводом с общей шиной устройства, вторым выводом - с первым установочным входом RS-триггера, соединенного- вторым установочным входом с вторым выходом блока и с выходом второго счетчика, третьим установочным входом - с уста новочными входами счетного триггера, второго счетчика, с первым выходом блока и с первым выводом кнопки исходной установки, соединенной вторым выводом с общей шиной устройст ва, выход RS-триггера соединен с первым входом второго элемента И, соединенного вторым входом свыходом генератора импульсов, выходом со счетным входом счетного триггера, соединенного первым выходом с четвер тым выходом блока, вторым выходом со счетным входом второго счетчика и с третьим выходом блока, переключатель вывода контролируемого цифрового узла, соединенный первыми вьшодами с общей шиной устройства, вторыми вьшодами - с п тыми выходами блока. На фиг. 1 приведена блок-схема устройства; на фиг. 2 - функциональна  схема блока управлени . Устройство дп  контрол  цифровых .блоков содержит контролируемый цифровой блок 1, задатчик 2 тестов, блок 3 управлени , мультиплексор 4, сигнатурный анализатор 5, индикатор 6, генератор 7 пачки импульсов, первый элемент 8 И, первый счетчик 9, блок ТО пам ти сигна ур, блок 11 сравнени , триггер 12 правильности сигнатуры. Блок 3 управлени  содержит генера тор 13 импульсов, RS -триггер 14, второй элемент И 15, счетный триггер 16, второй счетчик 17, кнопку 18 094 исходной установки, кнопку 19 пуска, переключатель 20 вывода.-; Информационные входы мультиплексора 4 соединены с клеммами дл  подключени  выходов контролируемого цифрового блока 1, выход - с информационным входом сигнатурного анализатора 5. Выходы задатчика 2 тестов соединены с клеммами дл  подключени  входов контролируемого цифрового блока 1. Первый выход блока 3 управлени  соединен с установочными входами сигнатурного анализатора 5, первого счетчика 9 и триггера 12 правильности сигнатуры, второй выход блока 3 управлени  соединен через генератор 7 пачки импульсов с первым входом первого элемента И 8, соединенного вторым входом с первым выходом триггера 12 правильности сигнатуры , выходом - со счетным входом первого счетчика 9 и стробирующим входом блока 11 сравнени , соединенного первыми.входами через блок 10 пам ти сигнатур с выходами первого счетчика 9, выходом - с информационным входом триггера 12 правильности сигнатуры, соединенного вторым выходом с первым входом индика-. тора 6, вторые входы которого соединены с вторыми входами блока 11 сравнени  и с выходами сигнатурного анализатора 5, соединенного синхровкодом с третьим выходом блока 3 управлени , соединенного четвертым и п тым выходами с управл ющими входами задатчика 2 тестов и мультиплексора 4 соответственно. В блоке 3 управлени  кнопка 19 пуска соединена первым выводом с общей шиной устройства, вторым выводом - с перBbjM установочным входом RS -триггера 14, соединенного вторьм установочным входом с вторым выходом блока 3 и с выходом второго счетчика 17, третьим установочным входом - с установочными входами счетного триггера 16, второго счетчика 17, с первьы выходом блока 3 и с первым выводом кнопки 18 исходной установки, соединенной вторым выводом с общей шиной устройства, вькод RS-триггера 14 соединен с первым входом второго элемента И 15, соединенного вторым входом с выходом генератора 13 импульсов, выходом -. со счетньи входом счетного триггера 16, соединенного первым выходом с четвертьм вы5 11 ходом блока 3, вторым выходом - со счетным входом второго счетчика 17 и с третьим выходом блока 3, переключатель 20 вывода контролируемого цифрового узла соединен первыми выводами с общей шиной устройства, вторыми выводами - с п тыми выходами блока 3. Устройство работает следзпощим образом. Блок 3 управлени  вьщает сигнал начальной установки, который устанавливает сигнатурный анализатор 5, счетчик 9 и триггер 12 правильности сигнатуры в исходные состо ни . С блока 3 управлени  в з&датчик 2 тестов поступает сигнал, по которому осуществл етс  вывод с задатчика 2 тестов первого теста на входы контролируемого блока 1. ,С одного из выходов блока 1 информаци  через мультиплексор А поступает на первый вход сигнатурного анализатора 5, представл ющего собой сдвигающий регистр , охваченный обратными св з ми через схему сложени  по модулю два. По первому сигналу сдвига с блока 3 управлени  эта информаци  записываетс  в первый разр д анализатора По второму сигналу с блока 3 управлени  задатчик 2 тестов выдает второй тест на блок 1, ас выхода блока 1 через мультиплексор 4 второй бит информации поступает на вход анализатора 5 и по второму сигналу сдвига с блока 3 записываетс  в ана лизатор 5 и т.д. до тех пор, пока вс  тестова  программа не будет выведена из задатчика 2 тестов и вс последовательность кодов с одного из выходов контролируемого блока 1 не окажетс  свернутой в сигнатурном анализаторе 5. Свертка этой информа ции поступает в параллельном коде на входы блока 11 сравнени , на пер вые входы индикатора 6 и индицирует с  на нем в дес тичном коде. После этого блок 3 управлени  вьщает сигнал на запуск генератора 7 пачки им лульсов, с выхода которого импульсы через открытый элемент И 8 поступаю на счетный вход счетчика 9. В соответствии с адресом, заданным счетчи ком 9, блок 10 пам ти сигнатур с вы ходов выдает коды (сигнатуры), кото рые поступают на другие входы блока 11 сравнени . Блок 10 пам ти сиг натур хранит набор эталонных сигнатур , соответствующих всем выходам контролируемого блока 1. Импульсы, прощедшие через элемент И 8 на блок 11, стробируют результат сравнени  информации, полученной на сигнатурном анализаторе 5 и выводимой из блока 10,пам ти сигнатур.В момент сравнени  на выходе блока 11 вырабатываетс  импульс, который устанавливает триггер 12 в единичное состо ние . Состо ние триггера 12 индицируетс  на индикаторе 6. Одновременно триггер 12 блокирует элемент И 8 по второму входу, запира  поступление импульсов с генератора 7 на счетчик 9. В результате, если в блоке 10 пам ти сигнатур.присутствует сигнатура , равна  сигнатуре, сн той с вывода блока 1, то считаетс  что данный вывод блока работает правильно, и переход т к контролю другого вьшода . Дл  этого блок управлени  3- выдает сигнал на мультиплексор 4 и к сигнатурному анализатору 5 подключаетс  другой вывод блока 1, с которого снимаетс  сигнатура, и провер етс  наличие этой сигнатуры в блоке 10 пам ти этой сигнатуры. Если в составе блока 10 отсутствует сигнатура, записанна  на анализаторе 5, то контролируемый блок 1 по провер емому выводу считаетс  неисправным . Индикаци  наличи  или отсутстви  совпадени  сн той сигнатуры со списком эталонных сигнатур, хран щихс  в блоке 10, ведетс  по лампе индикатора и не требуетс  визуально сравнивать многоразр дные сигнатуры с эталонными, записанными в документации. Блок управлени  3 работает следующим образом. При нажатии кнопки 18 триггер 14, триггер 1Ь и счетчик 17 устанавливаютс  в исходные состо ни , и на анализатор, 5, счетчик 9 и триггер 12 выдаетс  сигнал начальной установки. При нажатии кнопки 19 триггер 14 открывает элемент И 15, и импульсы с генератора 13 поступают на счетный вход триггера 16. С выходов триггера 16 снимаютс  две последовательности импульсов, сдвинутые друг относительно друга на половину такта. Одна из последовательностей используетс  дл  задани  тестов из задатчика 2, друга  - дл  сдвига информации в анализаторе 5. Сетчик 17 подсчитывает 7 , количество тестов и по окончании сче та через триггер 14 блокирует элемент И 15 и, прерыва  поступление импульсов задани  теста и сдвига на эадатчик 2 и анализатор 5, выдает сигнал на запуск генератор 7 пачки импульсов. Переключатель 20 вывода используетс  дл  подключени  к сигнатурному The goal is achieved by the fact that a device for controlling digital blocks, containing a multiplexer connected by information inputs to terminals for connecting outputs. monitored digital block, output - to the information input of the signature analyzer, test setter, connected by outputs to terminals for connecting the inputs of the digital block to be monitored, and the first counter, control unit, indicator, signature memory block, pulse trigger generator, pulse generator, first element I, comparison unit, with the first output of the control unit connected to the installation inputs of the signature analyzer, the first counter and the signature validation trigger, the second output of the unit pack This is connected to the first input of the first element I, connected by the BTopbiM input to the first output of the signature validation trigger, through a generator of a burst generator, and to the counting input of the first counter and the gate input of the comparison unit connected by the first inputs through the signature memory with outputs the first counter, the output to the information input of the trigger correctness of the signature connected by the second output to the first input of the indicator, the second inputs of which are connected to the second inputs of the comparison unit and to the outputs si A digital analyzer connected by a synchronous input to the third output of the control unit connected by the fourth and fifth outputs to the control inputs of the test setter and the multiplexer, respectively. The control unit contains a start button connected to the first output from the common bus of the device, to the second output to the first installation input of the RS flip-flop, connected by the second installation input to the second output of the unit and to the output of the second counter, to the third installation input of the counting trigger of the second counter, with the first output of the unit and with the first output of the button of the initial installation, connected by the second output to the common bus of the device, the output of the RS flip-flop is connected to the first input of the second element And connected by the second input one output of the pulse generator, an output to the counting input of a counting trigger connected to the fourth output of the block, a second output to the counting input of the second counter and to the third output of the block, a controlled digital node output switch connected to the first outputs from the common bus of the device, second to LEDs - with fifth block outputs. FIG. 1 shows a block diagram of the device; in fig. 2 - functional block diagram. The device dp of controlling digital blocks contains a monitored digital block 1, a test setter 2, a control block 3, a multiplexer 4, a signature analyzer 5, an indicator 6, a pulse generator 7, the first element 8 I, the first counter 9, the signal memory TO block , comparison block 11, signature validation trigger 12. The control unit 3 comprises a pulse generator 13, an RS-trigger 14, a second element AND 15, a counting trigger 16, a second counter 17, an initial setting button 18 094, a start button 19, an output switch 20.-; The information inputs of the multiplexer 4 are connected to the terminals for connecting the outputs of the monitored digital unit 1, the output is connected to the information input of the signature analyzer 5. The outputs of the test unit 2 are connected to the terminals for connecting the inputs of the controlled digital unit 1. The first output of the control unit 3 is connected to the installation inputs of the signature analyzer 5, the first counter 9 and the signature correctness trigger 12, the second output of the control unit 3 is connected via the pulse generator 7 to the first input of the first element AND 8 connected by a second input to the first output of the signature correctness trigger 12, an output to the counting input of the first counter 9 and a gate input of the comparison unit 11 connected by the first inputs through the signature memory 10 to the outputs of the first counter 9, output to the trigger information input 12 the correctness of the signature connected by the second output with the first input of the indica-. tori 6, the second inputs of which are connected to the second inputs of the comparator unit 11 and with the outputs of the signature analyzer 5, connected by a synchronization code to the third output of the control unit 3, connected by the fourth and fifth outputs to the control inputs of the test setpoint 2 and multiplexer 4, respectively. In the control unit 3, the start button 19 is connected with the first output to the common bus of the device, the second output to the BbjM control input RS of the trigger 14, the second installation input connected to the second output of the unit 3 and the output of the second counter 17, the third installation input to the installation inputs the counting trigger 16, the second counter 17, with the first output of the block 3 and with the first output of the button 18 of the initial installation connected to the second output of the common bus of the device, the code of the RS flip-flop 14 is connected to the first input of the second element I 15 connected torym input to an output pulse generator 13, output -. with the counting input of the counting trigger 16, connected by the first output with a quarter high 5 11 block 3 stroke, the second output with the counting input of the second counter 17 and the third output of the block 3, the output switch 20 of the monitored digital node is connected with the first terminals to the common bus of the device, the second terminals - with the fifth outputs of block 3. The device works in the following way. The control unit 3 introduces a setup signal that sets the signature analyzer 5, the counter 9 and the signature trigger 12 to their initial states. From control unit 3, a signal is sent to the 3 test sensor, which outputs the first test from the test generator 2 to the inputs of the monitored unit 1. From one of the outputs of block 1, information is transmitted through multiplexer A to the first input of the signature analyzer 5, a shifting register covered by feedbacks through an addendum modulo two. According to the first shift signal from the control unit 3, this information is recorded into the first discharge of the analyzer. By the second signal from the control unit 3, the test setter 2 outputs the second test to unit 1, and the output of unit 1 via the multiplexer 4 receives the second bit of information at the input of the analyzer 5 and The second shift signal from block 3 is recorded in analyzer 5, and so on. until the entire test program is output from the test driver 2 and the entire sequence of codes from one of the outputs of the monitored unit 1 is minimized in the signature analyzer 5. The convolution of this information enters the parallel code at the inputs of the comparison unit 11, The main inputs of the indicator 6 and indicate with on it in the decimal code. After this, control unit 3 outputs a signal to start generator 7 of a packet named after it, from whose output pulses through an open element I 8 arrive at the counting input of counter 9. In accordance with the address given by counter 9, block 10 of signature memory from outputs outputs codes (signatures) that go to the other inputs of the comparison unit 11. The signal storage unit 10 stores a set of reference signatures corresponding to all outputs of the monitored block 1. The pulses passed through the AND 8 element to the block 11 gates the result of the comparison of the information obtained on the signature analyzer 5 and output from the block 10, the signature memory. the moment of comparison at the output of the block 11 produces a pulse, which sets the trigger 12 into one state. The state of the trigger 12 is indicated on the indicator 6. At the same time, the trigger 12 blocks the element 8 on the second input, blocking the arrival of pulses from the generator 7 to the counter 9. As a result, if in signature memory 10, the signature is present, it is equal to the signature removed output of block 1, it is considered that this output of the block works correctly, and go to control of another output. For this, control unit 3 outputs a signal to multiplexer 4, and another signature of unit 1 is connected to signature analyzer 5 and the signature is removed from it, and presence of this signature is checked in memory 10 of this signature. If in block 10 there is no signature recorded on analyzer 5, then monitored block 1 according to the verified output is considered faulty. The indication of the presence or absence of a matching signature with the list of reference signatures stored in block 10 is guided by the indicator lamp and there is no need to visually compare multi-digit signatures with the reference ones recorded in the documentation. The control unit 3 operates as follows. When the button 18 is pressed, the trigger 14, the trigger 1B and the counter 17 are reset, and the analyzer, 5, the counter 9 and the trigger 12 are given a setup signal. When the button 19 is pressed, the trigger 14 opens element 15 and the pulses from the generator 13 arrive at the counting input of the trigger 16. From the outputs of the trigger 16, two sequences of pulses are removed, shifted relative to each other by half the cycle. One of the sequences is used to set tests from setpoint 2, another - to shift information in the analyzer 5. Setter 17 counts 7, the number of tests and at the end of the account through trigger 14 blocks And 15 and interrupts the flow of test and shift pulses to the sensor 2 and analyzer 5, generates a signal to start the generator 7 packs of pulses. Output switch 20 is used to connect to signature

jmSMtei 098 анализатору 5 различных выводов блока 1. Таким образом, применение предлагаемого устройства ускор ет диа1ностирование неисправностей вследствие исключени  визуального сравнени  многоцифровых сигнатур с эталонными сигнатурами, указанными в технической документации. AtfMft iJijmSMtei 098 to the analyzer 5 different conclusions of block 1. Thus, the use of the proposed device speeds up the fault diagnosis due to the exclusion of a visual comparison of multi-digit signatures with the reference signatures specified in the technical documentation. AtfMft iJi

Claims (2)

1. УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЦИФРОВЫХ БЛОКОВ, содержащее мультиплексор, соединенный информационными входами с клеммами для подключения выходов контролируемого цифрового блока,выходом - с информационные входом сигнатурного анализатора, задатчик тестов, соединенный выходами с клеммами для подключения входов контролируемого цифрового блока, и первый счетчик, отличаю щеес Я тем, что, с целью повышения быстродействия устройства, в него введены блок управления, индикатор, блок памяти сигнатур, триггер правильности сигнатуры, генератор пачки -импульсов, первый элемент И. блок сравнения, причем первый выход блока управления соединен с установочными входами сигнатурного анализатора, первого счетчика и триггера правильности сигнатуры, второй выход блока управления соединен через генератор пачки импульсов с первым входом первого элемента И, соединенного вторьм входом с первым выходом триггера правильности сигнатуры, выходом со счетным входом первого счетчика и стробирующим входом блока сравнения, соединенного первыми входами через блок памяти сигнатур с выходами первого счетчика, выходом - с информационным входом триггера правильности сигнатуры, соединенного вторым выходом с первым входом индикатора, вторые входы которого соединены с вторыми входами блока сравнения и с выходами сигнатурного анализатора, соединенного синхровходом с третьим выходом блока управления, соединенного четвертым и пятым выходами с управляющими входами задатчика тестов и мультиплексора соответствен°(19) bo1. DEVICE FOR MONITORING DIGITAL BLOCKS, containing a multiplexer connected to information inputs with terminals for connecting the outputs of a controlled digital unit, an output to information inputs of a signature analyzer, a test probe connected to outputs with terminals for connecting inputs of a controlled digital unit, and the first counter Here I am in that, in order to increase the speed of the device, a control unit, an indicator, a signature memory block, a signature validation trigger, a packet generator pulses, the first element I. the comparison unit, and the first output of the control unit is connected to the installation inputs of the signature analyzer, the first counter and the trigger for signature validity, the second output of the control unit is connected via a pulse train generator to the first input of the first element And, connected by the second input to the first output the signature validity trigger, the output with the counting input of the first counter and the gate input of the comparison unit connected by the first inputs through the signature memory block with the outputs of the first counter the output, with the information input of the signature correct trigger connected to the second input of the indicator by the second output, the second inputs of which are connected to the second inputs of the comparison unit and to the outputs of the signature analyzer, connected by the sync input to the third output of the control unit, connected by the fourth and fifth outputs with control inputs test setter and multiplexer, respectively (19) bo КО >CO> 2. Устройство по π. 1, о т л ичающееся тем, что блок управления содержит кнопку пуска, соединенную первым выводом с общей шиной устройства, вторым выводом с первым установочным входом RS триггера, соединенного вторым установочным входом с вторым выходом блока и с выходом второго счетчика, третьим установочным входом - с установочными входами счетного триггера, второго счетчика, с первым выходом блока и с первым выводом кнопки исходной установки, соединенной вторым выводом с общей шиной устройспга, выход R5-триггера соединен с первым входом второго элемента И, соединенного вторым входом с выходом генератора импульсов, выходом - со счетным входом счетного триггера, соединенного первым выходом с четвертым выходом блока, вторым выходом - со счетным входом второго счетчика и с третьим выходом блока, переключатель вывода контролируемого цифрового узла, соединенный первыми выводами с общей шиной устройства, вторыми выводами - с пятыми выходами блока.2. The device according to π. 1, characterized in that the control unit comprises a start button connected by a first terminal to a device common bus, a second terminal with a first installation input RS of a trigger connected by a second installation input to a second output of the unit and with an output of a second counter, and a third installation input - with the installation inputs of the counting trigger, the second counter, with the first output of the unit and with the first output of the button of the initial installation, connected by the second output to the common device bus, the output of the R5 trigger is connected to the first input of the second element And, with a single second input with an output of a pulse generator, an output with a counting input of a counting trigger connected by a first output to a fourth output of a block, a second output with a counting input of a second counter and a third output of a block, an output switch of a controlled digital node connected to the first outputs with a common bus devices, the second conclusions - with the fifth outputs of the block.
SU833661921A 1983-11-15 1983-11-15 Device for checking digital units SU1148009A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833661921A SU1148009A1 (en) 1983-11-15 1983-11-15 Device for checking digital units

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833661921A SU1148009A1 (en) 1983-11-15 1983-11-15 Device for checking digital units

Publications (1)

Publication Number Publication Date
SU1148009A1 true SU1148009A1 (en) 1985-03-30

Family

ID=21088897

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833661921A SU1148009A1 (en) 1983-11-15 1983-11-15 Device for checking digital units

Country Status (1)

Country Link
SU (1) SU1148009A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство ССС № 875390, кл. G 06 F 15/46, 1979. 2. Авторское свидетельство СССР № 830391, KJI. G 05 F 11/26,. 1981 (прототип). *

Similar Documents

Publication Publication Date Title
SU1148009A1 (en) Device for checking digital units
US3335404A (en) Continuous monitor and binary chain code transmitter and receiver system
SU1509902A2 (en) Device for detecting errors in code transmission
SU762014A1 (en) Apparatus for diagnosing faults of digital units
SU1175022A1 (en) Device for checking pulse trains
SU1128267A1 (en) Device for checking digital units
SU902018A1 (en) Device for checking logic units
SU1062623A1 (en) Device for checking pulses
SU1390610A1 (en) Device for diagnostics of data processing equipment
SU1160417A1 (en) Device for checking digital units
SU936005A1 (en) Shaft angular position-to-code converter testing device
SU723578A1 (en) Logic unit monitoring device
SU1228140A1 (en) Displaying device
SU1640740A1 (en) Device for monitoring permanent memory units
SU1191911A1 (en) Device for checking digital units
SU1043668A1 (en) Pulse counter checking device
SU942115A1 (en) Device for testing shaft angular position-to-code converters
SU1608672A1 (en) Device for checking logic modules
RU1830535C (en) Redundant device for test and control
SU1037257A1 (en) Logic unit checking device
SU1166120A1 (en) Device for checking digital units
SU1474655A2 (en) Program execution time monitor
SU1231504A1 (en) Device for checking logic units
SU1442946A1 (en) Apparatus for testing monitoring devices
SU1020829A1 (en) Device for checking logic units