SU1417188A1 - Follow-up stochastic a-d converter - Google Patents

Follow-up stochastic a-d converter Download PDF

Info

Publication number
SU1417188A1
SU1417188A1 SU864162171A SU4162171A SU1417188A1 SU 1417188 A1 SU1417188 A1 SU 1417188A1 SU 864162171 A SU864162171 A SU 864162171A SU 4162171 A SU4162171 A SU 4162171A SU 1417188 A1 SU1417188 A1 SU 1417188A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
comparator
random number
analog
converter
Prior art date
Application number
SU864162171A
Other languages
Russian (ru)
Inventor
Сергей Николаевич Траньков
Валентин Васильевич Яковлев
Original Assignee
Ленинградский институт инженеров железнодорожного транспорта им.акад.В.Н.Образцова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский институт инженеров железнодорожного транспорта им.акад.В.Н.Образцова filed Critical Ленинградский институт инженеров железнодорожного транспорта им.акад.В.Н.Образцова
Priority to SU864162171A priority Critical patent/SU1417188A1/en
Application granted granted Critical
Publication of SU1417188A1 publication Critical patent/SU1417188A1/en

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относитс  к вычисли- тельной технике и может быть использовано в измерительных и вычислительных , устройствах. Изобретение позвол ет повысить быстродействие преобразовател  за счет того, что в устройство содержащее генератор случайных чисел, цифроаналоговый преобразователь, аналоговый компаратор и блок сравнени , введены регистр и элемент ИСКЛЮЧАЮЩЕЕ ИЛИ. Введение этих блоков позволило увеличить скорость уравновешивани  входного сигнала сигналом обратной св зи. 1 ил. The invention relates to computing technology and can be used in measuring and computing devices. The invention allows to increase the speed of the converter due to the fact that a register and an EXCLUSIVE OR element are entered into a device containing a random number generator, a digital-to-analog converter, an analog comparator and a comparison unit. The introduction of these blocks made it possible to increase the rate of balancing the input signal with a feedback signal. 1 il.

Description

4four

 Л L

0000

0000

Изобретение относитс  к вычисли тельной технике и может быть использовано в измерительных и вычислительных устройствах..The invention relates to computing technology and can be used in measuring and computing devices.

Целью изобретени   вл етс  повышение быстродействи  преобразовател .The aim of the invention is to increase the speed of the converter.

На чертеже приведена функциональна  схема устройства,The drawing shows a functional diagram of the device

След щий стохастический аналого- цифровой преобразователь содержит шину 1 стробировани , генератор 2 случайных чисел, цифроаналоговый прео6 разователь 3, аналоговьй компаратор 4, регистр 5, блок 6 сравнени , элемент ИСКЛЮЧАЮиШЕ ИЛИ 7, входную 8 и выходную 9 тины.The following stochastic analog-to-digital converter contains a gating bus 1, a generator of 2 random numbers, a digital-to-analog converter 3, an analog comparator 4, a register 5, a comparison block 6, an element EX and OUT 7, an input 8 and an output 9.

Устройство работает следующим образом ,The device works as follows

В каждом такте под действием импульсов стробировани  генератор 2 случайных чисел вырабатьшает случайное число, которое с помощью цифроана логового преобразовател  3 преобразуетс  в случайное напр жение, поступающее на второй вход компаратора 4, На первый вход компаратора 4 подаетс  входное напр жение Иц, Если слзгчайное напр жение на втором входе компаратора 4 меньше 11, то на вьисоде компаратора 4 вырабатываетс  сигнал логической единицы.In each clock cycle, under the action of gating pulses, a random number generator 2 generates a random number, which is converted into a random voltage using the digital input of the converter 3 to the second input of the comparator 4. at the second input of comparator 4 is less than 11, then a signal of a logical unit is produced at the output of comparator 4.

В первом такте работы преобразова- тел  некоторое двоичное число, оказавшеес  в регистре 5 в момент включени  питани  преобразовател , поступает с выходов регистра 5 на первую группу входов блока 6 сравнени . На вторую группу входов блока 6 сравнени  поступает случайное число Н с выхода генератора 2 случайных чисел,На выходе блока 6 сравнени  вырабатьшаетс  сиг-- нал логической единицы в том случае, если число с выхода регистра 5 больше или равно случайному числу с выхода генератора 2 случайных чисел.In the first cycle of the converter operation, some binary number, which turned out to be in register 5 at the moment of powering on the converter, comes from the outputs of register 5 to the first group of inputs of the comparison unit 6. The second group of inputs of the comparison unit 6 receives a random number H from the generator 2 random numbers output. At the output of the comparison block 6, a logical unit is generated if the number from the register 5 output is greater than or equal to the random number from the generator 2 random signals numbers

00

5five

00

Согласно логике работы элемента ИСКШЧАЮЩЕЕ ИЛИ 7 запись случайного числа в регистр 5 может произойти в двух случа х: на выходе компаратора 4 имеетс  сигнал логического нул , а на выходе блока 6 сравнени  присутствует сигнал логической единицы; на выходе компаратора 4 имеетс  сигнал логической единицы, а на выходе блока 6 сравнени  присутствует сигнал логического нул , т,е, в регистре 5 фиксируетс  число, вырабатываемое генератором 2 случайных чисел в том , случае, если его значение находитс  между значени ми входного сигнала и предыдущим состо нием регистра 5, причем несущественно с какой стороны от входного сигнала (больше или меньше ) , что и позвол ет отслеживатьAccording to the logic of the TRAINING OR 7 element, a random number can be written to register 5 in two cases: the output of the comparator 4 has a logical zero signal, and the output of the comparison unit 6 contains a logical unit signal; at the output of comparator 4 there is a logical unit signal, and at the output of comparison unit 6 there is a signal of logical zero, t, e, in register 5 the number produced by the random number generator 2 is fixed if its value is between the values of the input signal and the previous state of register 5, and it is irrelevant which side of the input signal (more or less), which allows you to track

Claims (1)

входной переменный сигнал. Формула изобретени input variable signal. Invention Formula След, щий стохастический аналого- цифровой преобразователь, содержа- 5 щий последовательно соединенные генератор случайных чисел, цифроаналого- вый преобразователь и аналоговый компаратор , второй вход которого  вл ет с  входной шиной, а вход генератора случайных чисел  вл етс  шиной стробировани , блок, сравнени , отлит чающийс  тем, что, с целью повышени  быстродействи , в него вве дены регистр и элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, выход которого соединен с входом управлени  записи информации регистра , выходы которого подключены к соответствующим первым входам блока сравнени  и  вл ютс  выходной шиной устройства, вторые входы блока сравнени  соединены с соответствующими выходами генератора случайных чисел, первый и второй входы элемента ИСКЛК - ЧАЮШЕЕ ИЛИ подключены соответственно к выходам аналогового компаратора и блока сравнени .A subsequent stochastic analog-to-digital converter containing a series-connected random number generator, a digital-to-analog converter and an analog comparator, the second input of which is with the input bus and the input of the random number generator is a strobe bus, the unit comparing cast to the fact that, in order to improve speed, the register and the EXCLUSIVE OR element are entered into it, the output of which is connected to the control input of the register information recording, the outputs of which are connected to the corresponding their first inputs and the comparator are the output bus of the device, second inputs of the comparator are connected to the respective outputs of the random number generator, the first and second inputs ISKLK element - OR CHAYUSHEE respectively connected to the outputs of the analog comparator and the comparison unit. 00 5five 00 5five ВAT 2 2 5five 1 one
SU864162171A 1986-12-16 1986-12-16 Follow-up stochastic a-d converter SU1417188A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864162171A SU1417188A1 (en) 1986-12-16 1986-12-16 Follow-up stochastic a-d converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864162171A SU1417188A1 (en) 1986-12-16 1986-12-16 Follow-up stochastic a-d converter

Publications (1)

Publication Number Publication Date
SU1417188A1 true SU1417188A1 (en) 1988-08-15

Family

ID=21273174

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864162171A SU1417188A1 (en) 1986-12-16 1986-12-16 Follow-up stochastic a-d converter

Country Status (1)

Country Link
SU (1) SU1417188A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Билинский И.Я. и др. Стохастическа цифрова обработка непрерьшных сигналов. Рига; Зинатне, 1983, с.12 15. Авторское свидетельство СССР № 1246369, кл. Н 03 М 1/04, 1984. *

Similar Documents

Publication Publication Date Title
SU1417188A1 (en) Follow-up stochastic a-d converter
SU1417189A1 (en) Follow-up a-d converter
SU1039025A1 (en) Paralle-series analog-digital converter
SU1046932A1 (en) Threshold element
SU1368994A1 (en) Binary-to-binary-decimal code converter
SU1580555A1 (en) Digit-analog servo converter
SU1040599A1 (en) Multi-channel analog-to-digital converter
SU822175A2 (en) Series-to-parallel code converter
SU399061A1 (en) PARALLEL AND CONSISTENT THREE-TACT ANALOG-DIGITAL CONVERTER
SU951694A1 (en) Device for measuring analog values with automatic scaling
SU1653154A1 (en) Frequency divider
SU517999A1 (en) Voltage Converter to Bit Code Coding
SU898609A1 (en) Voltage-to-code converter with dynamic error correction
SU809552A1 (en) Analogue value-to-fibonacci code converter
SU1661998A1 (en) Servo analog-to-digital converter
SU809162A1 (en) Device for comparing binary digits
SU1453398A1 (en) Information input device
SU805489A1 (en) Follow-up analogue-digital converter
SU1285477A1 (en) Device for counting numbers of ones in n-bit binary code
SU1718382A1 (en) Digital-to-analog converter
SU705688A1 (en) Counter
SU362305A1 (en) DEVICE FOR THE REPRESENTATION OF THE HISTOGRAM OF DISTRIBUTION
SU1285598A1 (en) Device for measuring amplitude of a.c.voltage
SU614444A1 (en) Digital integrator storage
SU1264170A1 (en) Differentiating device