SU1378065A1 - N-digital gray code converter - Google Patents

N-digital gray code converter Download PDF

Info

Publication number
SU1378065A1
SU1378065A1 SU853978712A SU3978712A SU1378065A1 SU 1378065 A1 SU1378065 A1 SU 1378065A1 SU 853978712 A SU853978712 A SU 853978712A SU 3978712 A SU3978712 A SU 3978712A SU 1378065 A1 SU1378065 A1 SU 1378065A1
Authority
SU
USSR - Soviet Union
Prior art keywords
converter
input
inputs
reverse
values
Prior art date
Application number
SU853978712A
Other languages
Russian (ru)
Inventor
Виталий Максимович Герасименко
Анатолий Петрович Ложников
Марк Анатольевич Сазонов
Юрий Алексеевич Спиридонов
Вячеслав Михайлович Степин
Original Assignee
Предприятие П/Я А-7287
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7287 filed Critical Предприятие П/Я А-7287
Priority to SU853978712A priority Critical patent/SU1378065A1/en
Application granted granted Critical
Publication of SU1378065A1 publication Critical patent/SU1378065A1/en

Links

Landscapes

  • Channel Selection Circuits, Automatic Tuning Circuits (AREA)
  • Superheterodyne Receivers (AREA)

Abstract

Изобретение относитс  к автоматике , а именно к устройствам преобразовани  информации, и может быть использовано в системах авторегулировани , например, в устройствах автоподстройки частоты генератора сигна- .лов. Использование изобретени  в преобразователе модифицированного кода Гре  позволило упростить его конструкцию N-разр дный преобразователь кода Гре  содержит элемент И 1 и N-2 полусумматоров 2, каждый из которых содержит элемент ШМ 3 и элементов И 4 (где j 2, N-1). 3 ил. The invention relates to automation, in particular, to information converting devices, and can be used in automatic control systems, for example, in devices for auto-tuning the frequency of a signal generator. The use of the invention in the modified Greek code converter allowed simplifying its design. The N-bit Gray code converter contains an AND 1 and N-2 half-adders 2 element, each of which contains a CM3 element and an AND 4 element (where j 2, N-1). 3 il.

Description

41--М41 - M

.S.S

зл:evil:

0000

аbut

lala

Изобретение относитс  к автоматике , а именно к устройствам преообра- зовани  информации, и может быть ис- .пользовано в системах авторегулирова- ни , например в устройствах автоподстройки частоты генераторов сигналов.The invention relates to automation, namely, devices for converting information, and can be used in automatic control systems, for example, in auto-tuning devices of signal generators.

Целью изобретени   вл етс  упрощение преобразовател .The aim of the invention is to simplify the converter.

На чертеже приведена функциональ- на  блок-схема преобразовател .The drawing shows the functional block diagram of the converter.

N-разр дный преобразователь кода Гре  содержит элемент 1 И, Nr-2- полусумматоров 2, каждый из которых соN- ( держит элемент ИЛИ 3 и 2 опо-The N-bit Gre code converter contains element 1 AND, Nr-2- half-adders 2, each of which is N— (holds the element OR 3 and 2

эле ale

дл  дл  dl dl

b а а .b a a

JJ .J+ 1JJ .J + 1

Ь- а-а-а. Уа;а,.,а-„B-aaaa Ua; a,., A- "

JI J-H J J-H J + 2JI JH J JH J + 2

b. a- a- Va.a a- a-ya a; a. a- Va-a. a,- a. дл  .b. a- a- Va.a a- a-ya a; a. a- Va-a. a, - a. long

J-V J + 1 .КЗ J Jt1 J- J + 5 J Л-3 J J- 1 J + 5 J-J J + 1. J J Jt1 J-J + 5 J L-3 J J- 1 J + 5

и т.д.etc.

Эта модификаци  позвол ет получить р  вл етс  (j+l)-M пр мым входомThis modification allows one to obtain p is the (j + l) -M direct input

троичный позиционный код с j а : - 2 bj, вес j-ro разр да которого равен .the ternary position code with j а: - 2 bj, the weight of the j-ro bit of which is equal.

|.|.

Claims (1)

Формула изобретени Invention Formula N-разр дный преобразователь кода Гре , содержащий N-2 полусумматоров, отличающийс  тем, что, с цепью упрощени  преобразовател , в него введен элемент И и каждый j-йAn N-bit Gre code converter, containing N-2 half-adders, characterized in that, with a simplifying circuit of the converter, an AND element is entered into it and every j-th преобразовател  дл  нечетных i, ил ( j+l)-M обратным входом преобразов тел  дл  четных i, 1-й вход i-ro эConverter for odd i, or (j + l) -M inverse transducer input for even i, 1st input i-ro e 30 мента И,(где , N-j)  вл етс  (j+l)-M пр мым входом преобразоват л  дл  нечетных сумм значений 1-го ( l-l)-го разр дов двоичного числа 1-1 или (j+l)-M обратным входом прThe 30 And, (where, Nj) is (j + l) -M direct input converter for odd sums of values of the 1st (ll) -th digit of the binary number 1-1 or (j + l) -M reverse input 35 образовател  дл  четных сумм значе ний 1-го и (l-l)-го разр дов двоич ного числа i-l, (N-j+I)-й вход каж дого элемента И J-ro полусумматора  вл етс  J-M пр мым входом преобра35 generators for even sums of values of the 1st and (l-l) -th digits of the binary number i-l, (N-j + I) input of each element AND J-ro half-adder is a J-M direct input of the transform полусумматор (где j 1, W-2) содержит элемент ИЛИ и 2 элементов И, выходы которых соединены с входами элемента ИЛИ, выход которого  вл ет с  соответствующим выходом преобразовател , первый вход i-ro элемента Иa half-adder (where j 1, W-2) contains the OR element and 2 AND elements, the outputs of which are connected to the inputs of the OR element, whose output is with the corresponding output of the converter, the first input of the i-ro element AND (где л(where l 2 ) j-ro полусумматоментов И 4 (где J 2, N-1). На чертеже позици ми 5 и 6 обозначены соответственно пр мые и обратные входы преобразовател .2) j-ro half-sum And 4 (where J 2, N-1). In the drawing, reference numerals 5 and 6 denote the forward and reverse inputs of the converter, respectively. N-разр дный преобразователь кода Гре  работает следующим образом.The N-bit Gre code converter works as follows. На пр мые 5 и обратные 6 входы преобразовател  поступают соответственно сигналы пр мого и обратного кода Гре , которые, пройд  через соответствующие полусумматоры 2, формируют на их вьЕходах модифицированный код Гре , образуемый переменными Ъ , где J 1,...,N-I, по формулеThe forward 5 and reverse 6 inputs of the converter receive, respectively, the signals of the forward and reverse Gre codes, which, having passed through the corresponding half adders 2, form on their inputs, the modified Gre code formed by the variables b, where J 1, ..., NI, along formula дл  дл  dl dl преобразовател  дл  нечетных i, или (j+l)-M обратным входом преобразовател  дл  четных i, 1-й вход i-ro элемента И,(где , N-j)  вл етс  (j+l)-M пр мым входом преобразовател  дл  нечетных сумм значений 1-го и (l-l)-го разр дов двоичного числа 1-1 или (j+l)-M обратным входом преобразовател  дл  четных сумм значений 1-го и (l-l)-го разр дов двоичного числа i-l, (N-j+I)-й вход каждого элемента И J-ro полусумматора  вл етс  J-M пр мым входом преобразовател , первый и второй входы элемента И объединены соответственно с N-M и (N-l)-M пр мыми входами преоб разовател , выход элемента И  вл етс  выходом преобразовател .a converter for odd i, or a (j + l) -M inverse converter input for even i, the 1st input of the i-element AND, (where, Nj) is the (j + l) -M direct input of the converter for odd sums of values of the 1st and (ll) bits of the binary number 1-1 or (j + l) -M inverse transducer input for even sums of values of the 1st and (ll) bits of the binary number il, (N -j + i) th input of each element And the j-ro half-adder is the JM direct input of the converter, the first and second inputs of the AND element are combined respectively with the NM and (Nl) -M direct transformer inputs, the output of the element And is the output of the converter.
SU853978712A 1985-11-19 1985-11-19 N-digital gray code converter SU1378065A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853978712A SU1378065A1 (en) 1985-11-19 1985-11-19 N-digital gray code converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853978712A SU1378065A1 (en) 1985-11-19 1985-11-19 N-digital gray code converter

Publications (1)

Publication Number Publication Date
SU1378065A1 true SU1378065A1 (en) 1988-02-28

Family

ID=21206037

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853978712A SU1378065A1 (en) 1985-11-19 1985-11-19 N-digital gray code converter

Country Status (1)

Country Link
SU (1) SU1378065A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Гитис Э. И. Преобразователи информации дл электронных цифровых вычислительных устройств. М.: Энерги , 1975, с. 157-161,Извести АН СССР. Техническа кибернетика, 19.63, № 5, с, 46, *

Similar Documents

Publication Publication Date Title
SU1378065A1 (en) N-digital gray code converter
US3603976A (en) Modular encoder
SU1438005A1 (en) Binary code to position-sign code converter
SU1262477A1 (en) Device for calculating inverse value
SU1196863A1 (en) Digital-frequency computing device
SU1105896A1 (en) Modulo 3 pyramidal convolution
SU1345349A2 (en) Delta-modulator
SU1444965A1 (en) Device for checking data presented in k-from-n code
SU1584107A2 (en) Code converter
SU1718382A1 (en) Digital-to-analog converter
SU1501030A1 (en) Series to parallel code converter
SU1267624A1 (en) Binary code-to-modular code converter
SU739522A1 (en) Code converter
SU1181153A1 (en) Four-bit converter of binary-coded decimal code to binary code
SU1345350A1 (en) Device for varying binary code sequence
SU1425845A1 (en) Device for convolution of binry code to modulo k code
SU1264224A1 (en) Converter of composite non-binary balanced signals
SU1587637A1 (en) Code converter
SU1569822A1 (en) Device for counting units in binary number
SU1193663A1 (en) Adder for compressed codes
SU1455341A1 (en) Device for extracting sample median from m numbers
SU1164891A1 (en) Direct fibonacci code-to-inverse fibonacci code converter
RU2190928C2 (en) Code configuration converter
SU1401452A1 (en) Modulo three adder
SU892703A1 (en) Analogue-digital converter