SU1282141A1 - Буферное запоминающее устройство - Google Patents

Буферное запоминающее устройство Download PDF

Info

Publication number
SU1282141A1
SU1282141A1 SU843773812A SU3773812A SU1282141A1 SU 1282141 A1 SU1282141 A1 SU 1282141A1 SU 843773812 A SU843773812 A SU 843773812A SU 3773812 A SU3773812 A SU 3773812A SU 1282141 A1 SU1282141 A1 SU 1282141A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
outputs
switch
registers
Prior art date
Application number
SU843773812A
Other languages
English (en)
Inventor
Владимир Афанасьевич Антонов
Роман Исаакович Гальпер
Original Assignee
Предприятие П/Я В-2749
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2749 filed Critical Предприятие П/Я В-2749
Priority to SU843773812A priority Critical patent/SU1282141A1/ru
Application granted granted Critical
Publication of SU1282141A1 publication Critical patent/SU1282141A1/ru

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Description

Зоиис,
ю
00
to
Изобретение относитс  к вычислительной технике и предназначено дл  использовани  в тех случа х, когда информаци  с выхода буферного запоминающего устройства до.лжна считыватьс  в том же пор дке, в каком она поступает на вход.
Цель изобретени  - повышение надежности и быстродействи  устройства
На чертеже приведена структурна  схема буферного запоминающего, устройства .
Устройство содержит регистры 1, коммутатор 2 данных, блоки 3 управлени  записью, дешифратор 4, первый 5 и второй 6 счетчики, коммутатор 7 адресов, элемент ИЛИ 8 и формирователь 9 импульсов.
Коммутатор 7 содержит элементы И 10 и 11 (в каждом разр де), элемент ИЛИ 12 и элемент НЕ 13.
Коммутатор 2 содержит элементы И 14 и элемент ИЛИ 15.
Один из разр дов каждого регистра 1 используетс  в качестве маркерного . В качестве блоков 3 могут быть использованы элементы И.
Устройство работает следующим образом.
Записываема  информаци  в виде параллельного кода поступает на входы всех регистров 1. При по влении импульса на входе Запись устройства происходит подключение выходов счетчика 5 через коммутатор 7 к входам дешифратора 4, который подает разрешающий потенциал на соответствующий блок 3. Происходит запись входного слова в соответствующий регистр 1, маркерный разр д которого устанавливаетс  в 1.
По вление импульса на входе Считывание устройства свидетельствует о том, что произошел съем информации с коммутатора 2 и необходимо извлечь информацию из следующего регистра 1 Этот импульс, пройд  через элемент ИЛИ 8 и соответствующий блок 3, запишет О в маркерный разр д соответствующего регистра 1. Этот О через коммутатор 2 поступает на вход формировател  9 и отпирает его.
Непрерывна  последовательность импульсов с выхода формировател  9 поступает на счетный вход счетчика 6, который считает до тех пор, пока
ВНИИПИ Заказ 7268/48
5
0
5
0
5
0
5
0
5
к коммутатору 2 не окажетс  подключен регистр 1, имеющий 1 в маркерном разр де. При этом формирова- .тель 9 окажетс  запертым.
Если информаци  записана в несколько регистров 1, то с приходом импульса считывани  на выходе формировател  9 по витс  только один импульс.
Если в регистрах 1 нет информации, то формирователь 9 вырабатывает непрерывную последовательность импульсов .
Таким образом, поступающа  на вход устройства информаци  записываетс  в регистры 1, а на выход устройства поступает в той же последовательности , что и на вход.

Claims (1)

  1. Формула изобретени 
    Буферное запоминающее устройство, содержащее регистры, первый и второй счетчики, блоки управлени  записью, выходы которых соединены с управл ю- щими входами соответствующих регистров , формирователь импульсов и элемент ИЛИ, отличающеес  тем, что, с целью повышени  надежности и быстродействи  устройства, в него введены коммутатор адресов, дешифратор и коммутатор данных, информационные входы которого подключены к выходам регистров, один из выходов соединен с входом формировател  им- пульсов, выход которого.подключён к счетному входу второго счетчика, выходы коммутатора данных  вл ютс  выходами устройства, выходы коммутатора адресов через дешифратор подключены к управл ющим входам коммутатора данных и первым входам блоков управлени  записью, вторые входы которых соединены с выходом элемента ИЛИ, первый вход которого, счетный вход первого счетчика и управл ющий вход коммутатора адресов  вл ютс  входом записи устройства, входом считывани  которого  вл етс  второй вход элемента ИЛИ, выходы счетчиков подключены к информационным входам коммутатора адресов, информационные входы регистров поразр дно соединены и  вл ютс  информационными входами устройс ва.
    Тираж 670 Подписное
SU843773812A 1984-07-27 1984-07-27 Буферное запоминающее устройство SU1282141A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843773812A SU1282141A1 (ru) 1984-07-27 1984-07-27 Буферное запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843773812A SU1282141A1 (ru) 1984-07-27 1984-07-27 Буферное запоминающее устройство

Publications (1)

Publication Number Publication Date
SU1282141A1 true SU1282141A1 (ru) 1987-01-07

Family

ID=21131955

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843773812A SU1282141A1 (ru) 1984-07-27 1984-07-27 Буферное запоминающее устройство

Country Status (1)

Country Link
SU (1) SU1282141A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свродетельство СССР .№ 548889, кл. G 11 С 11/00, 1974. Патент US № 3992699, кл. 365/36, опублик. 1976. *

Similar Documents

Publication Publication Date Title
SU1282141A1 (ru) Буферное запоминающее устройство
SU1383441A1 (ru) Оперативное запоминающее устройство
SU1564695A1 (ru) Буферное запоминающее устройство
SU1010653A1 (ru) Запоминающее устройство
SU1410100A1 (ru) Запоминающее устройство с последовательным вводом информации
SU515155A1 (ru) Устройство дл обмена информацией между регистрами
SU515154A1 (ru) Буферное запоминающее устройство
SU1187207A1 (ru) Устройство дл магнитной записи
SU1365131A1 (ru) Буферное запоминающее устройство
SU1399821A1 (ru) Буферное запоминающее устройство
SU497634A1 (ru) Буферное запоминающее устройство
SU1251187A1 (ru) Устройство дл контрол блоков пам ти
SU826417A1 (ru) Запоминающее устройство
SU1160410A1 (ru) Устройство адресации пам ти
SU1160472A1 (ru) Буферное запоминающее. устройство
SU911506A1 (ru) Устройство дл упор дочени данных
SU1363225A2 (ru) Устройство дл ввода информации
SU369562A1 (ru) Устройство для ввода информации
SU1252817A1 (ru) Запоминающее устройство с автономным контролем
SU1494007A1 (ru) Устройство адресации пам ти
SU1203595A1 (ru) Буферное запоминающее устройство
SU790017A1 (ru) Логическое запоминающее устройство
SU507897A1 (ru) Запоминающее устройство
SU1053161A1 (ru) Устройство управлени дл доменной пам ти
SU1265856A1 (ru) Устройство управлени дл доменной пам ти