SU1275444A1 - Многофункциональный логический модуль двух переменных с самоконтролем - Google Patents

Многофункциональный логический модуль двух переменных с самоконтролем Download PDF

Info

Publication number
SU1275444A1
SU1275444A1 SU843757721A SU3757721A SU1275444A1 SU 1275444 A1 SU1275444 A1 SU 1275444A1 SU 843757721 A SU843757721 A SU 843757721A SU 3757721 A SU3757721 A SU 3757721A SU 1275444 A1 SU1275444 A1 SU 1275444A1
Authority
SU
USSR - Soviet Union
Prior art keywords
equivalence
module
input
inputs
output
Prior art date
Application number
SU843757721A
Other languages
English (en)
Inventor
Леонид Болеславович Авгуль
Виктор Иосифович Бенкевич
Валентин Александрович Мищенко
Владимир Сергеевич Панчиков
Original Assignee
Минское Высшее Инженерное Зенитное Ракетное Училище Противовоздушной Обороны
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Минское Высшее Инженерное Зенитное Ракетное Училище Противовоздушной Обороны filed Critical Минское Высшее Инженерное Зенитное Ракетное Училище Противовоздушной Обороны
Priority to SU843757721A priority Critical patent/SU1275444A1/ru
Application granted granted Critical
Publication of SU1275444A1 publication Critical patent/SU1275444A1/ru

Links

Landscapes

  • Hardware Redundancy (AREA)

Abstract

Изобретение относитс  к вычислительной технике и предназначено дл  реализации всех логических функций . Цель изобретени  - повышение достоверности за счет обнаружени  неисправности произвольной кратности. Модульсодержит дес ть элементов равнозначности . Из них четыре элемента относ тс  к средствам контрол . Модуль работает в двух режимах. В режиме контрол  модуль становитс  самопровер емым за счет осуществлени  подачи сигнала с выхода модул  через обратную св зь на модуль. В случае неисправности в каком-либо элементе возникает генераци . Показан также принцип построени  модул  дл  п переменных . 2 ил., 1 табл. to

Description

Изобретение относится к вычислительной технике и предназначено для реализации всех логических функций двух переменных.
Цель изобретения - повышение достоверности за счет обнаружения неисправности произвольной кратности. На фиг.1 показан модуль двух переменных с самоконтролем; на фиг.2 принцип построения модуля η переменных.
Модуль содержит (фиг.1) элементы равнозначности 1-10, адресные входы 11-14, информационные входы 15 и 16 модуля, вход 17 задания первого датчика контроля модуля, вход 18 задания второго режима контроля модуля , вход 19 задания режима работы модуля, информационный выход 20 модуля .
Модуль (фиг.2) содержит элементы равнозначности 21.1-21.п, 22.122 ,п.
Модуль работает в двух режимах.
В рабочем режиме на информационные входы 15 и 16 поступают булевы переменные х( и х? соответственно, а на адресные входы 11-14 - сигналы адресов И(..,И4 соответственно, принадлежащие множеству (0,1), причем компоненты вектора адреса совпадают с таблицей истинности .реализуемой функции на соответствующих наборах (см.табл.). Значение f(x(, х?) снимается с выхода 20.
На входы 17 и 18 задания первого и второго режимов контроля поступают сигналы логического нуля, а на вход 19 задания режима работы модуля сигнал логической единицы.
• На первый 17 и второй 18 управляющие входы подаются сигналы логического нуля, а на управляющий вход · 19 - сигнал логической единицы.
При этом элементы РАВНОЗНАЧНОСТЬ 1 и 2 работают в режиме инверторов, элементы РАВНОЗНАЧНОСТЬ 7-9 - в режиме элементов ИЛИ-HE, а на выходе элемента РАВНОЗНАЧНОСТЬ 10 постоянно присутствует сигнал логической единицы, который, поступая на вход элементов РАВНОЗНАЧНОСТЬ 3-6, переводит их в режим конъюнкторов. Таким, образом, в рабочем режиме модуль эквивалентен классическому мультиплексору и реализует любую булеву функцию двух переменных д соответствии с адресом настройки U.
В режиме контроля предлагаемый модуль перестраивается в легко тестируемую схему и становится самопроверяемым.
'· В первом подрежиме контроля на адресные входы 11-14, на входы 17 и 18 задания режимов контроля, а также на информационные входы 15 и 16 подается сигнал логической единицы, Ю а на вход 19 задания режима работы модуля - сигнал логического нуля (см.табл.).
При исправности модуля на его выходе 20 появляется непрерывная пос15 ледовательность импульсов типа меандр с периодом ЮХ, где С - задержка на вентиль (период определяется удвоенной глубиной схемы).
Во втором подрежиме контроля на 20 вход задания первого режима контроля 17 подается сигнал логического нуля (см.табл.), а на все остальные входы модуля - сигнал логического нуля.
25 Если модуль исправен, на его выходе 20 также появляется непрерывная последовательность импульсов с периодом 10£.
Появление любой константной не30 исправности произвольной кратности приведет к-срыву генерации импульсов.либо в двух подрежимах контроля, либо в одном из них. В режиме контроля не проверяются только две коя35- стантные неисправности: константа 1 на первом входе (17 = 1) и константа 0 на входе. (19=0). Поскольку эти входы доступны, то проверка указанных неисправностей не вызыва40 ет затруднений.

Claims (1)

  1. Изобретение относитс  к вычислительной технике и предназначено дл  реализации всех логических функций двух переменных. Цель изобретени  - повышение достоверности за счет обнаружени  неисправности произвольной кратности. На фиг.1 показан модуль двух переменных с самоконтролем; на фиг.2 принцип построени  модул  п переменных . Модуль содержит (фигш) элементы равнозначности 1-10, адресные входы 11-14, информационные входы 15 и 16 модул , вход 17 задани  первого датчика контрол  модул , вход 18 задани  второго режима контрол  модул , вход 19 задани  режима работы модул , информационный выход 20 моДУЛЯ . Модуль (фиг.2) содержит элементы равнозначности 21.1-21.п, 22.122 .п. Модуль работает в двух режимах, В рабочем режиме на информационные входы 15 и 16 поступают булевы переменные х и х соответствен но, а на адресные входы 11-14 - сиг налы адресов И(...И соответственно , принадлежащие множеству (0,1), причем компоненты вектора адреса совпадают с таблицей истинности .реа лизуемой функции на соответствующих наборах (см.табл.). Значение f(x , X ) снимаетс  с выхода 20. На входы 17 и 18 задани  первого и второго режимов контрол  поступаю сигналы логического нул , а на вход 19 задани  режима работы модул  сигнал логической единицы. На первый 17 и второй 18 управл  щие входы подаютс  сигналы логического нул , а на управл ющий вход 19 - сигнал логической единицы. При этом элементы РАВНОЗНАЧНОСТЬ 1 и 2 работают в режиме инверторов, элементы РАВНОЗНАЧНОСТЬ 7-9 - в режиме элементов ИЛИ-НЕ, а на выходе элемента РАВНОЗНАЧНОСТЬ 10 посто нно присутствует сигнал логической единицы, который, поступа  на вход элементов РАВНОЗНАЧНОСТЬ 3-6, перев дит их в режим конъюнкторов. Таким образом, в рабочем режиме модуль эквивалентен классическому мультиплексору и реализует любую булеву функцию двух переменных в соответст вии с адресом настройки U. В режиме контрол  предлагаемый модуль перестраиваетс  в легко тестируемую схему и становитс  самопровер емым . В первом подрежиме контрол  на адресные входы 11-14, на входы 17 и 18 задани  режимов контрол , а также на информационные входы 15 и 16 подаетс  сигнал логической единицы, а на вход 19 задани  режима работы модул  - сигнал логического нул  (см.табл.). При исправности модул  на его выходе 20 по вл етс  непрерывна  последовательность импульсов типа меандр с периодом lot, где - задержка на вентиль (период определ етс  удвоенной глубиной схемы). Во втором подрежиме контрол  на вход задани  первого режима контрол  17 подаетс  сигнал логического нул  (см.табл.), а на все остальные входы модул  - сигнал логического нул , Если модуль исправен, на его выходе 20 также по вл етс  непрерывна  последовательность импульсов с периодом 10. По вление любой константной неисправности произвольной кратности приведет к-срыву генерации импульсов ..тшбо в двух подрежимах контрол , либо в одном из них. В режиме контрол  не провер ютс  только две константные неисправности: константа 1 на первом входе () и константа О на входе (). Поскольку эти входы доступны, то проверка указанных неисправностей не вызывабт затруднений. Формула изобретени  Многофункциональный логический модуль двух переменных с самоконтролем , содержащий дес ть элементов равнозначности, причем первый и второй информационные входы модул  соединены с первым и вторым входами первого и второго элементов равнозначности соответственно, выход первого элемента равнозначности соединен с первыми входами третьего и четвертого элементов равнозначности, выход второго элемента равнозначности соединен с вторым входом четвертого элемента равнозначности, выход которого соединен с первым входом
    3
    п того элемента равнозначности, о тличающийс  тем, что, с целью повьпвени  достоверности за счет обнаружени  неисправности произвольной кратности, первые входы шестого и седьмого элементов равнозначности соединены с первым информационным входом модул , второй вхо третьего элемента равнозначности соединен с выходом первого элемента равнозначности и вторым входом шестого элемента равнозначности, второй вход седьмого элемента равнозначности соединен с выходом второго элемента равнозначности, третьи входы третьего, четвертого, шестого и седьмого элементов равнозначности образуют группу адресных входов модул , выходы третьего, шестого и седьмого элементов равнозначности соединены с вторым, третьим и четве тым входами п того элемента равнозначности , п тый вход которого объединен с первыми входами восьмого и дев того элементов равнозначности
    754444
    и подключен к шине нулевого потенциала модул , выход дев того элемента равнозначности соединен с четвертыми входами третьего, четверто5 го, шестого и седьмого элементов равнозначности, выход п того элемента равнозначности соединен с первым входом дес того элемента равнозначности , выход которого соединен с
    10 вторым входом восьмого элемента равнозначности и  вл етс  информационным выходом модул , выход восьмого элемента равнозначности соединен с вторым входом дев того эле15 мента равнозначности, третий вход восьмого элемента равнозначности  вл етс  входом задани  режима модул , вторые входы первого и второго элементов равнозначности
    0 образуют вход задани  первого режима контрол  модул , второй вход дес того элемента равнозначности  вл етс  входом задани  второго режима контрол  моду5 л .
    абочий 0000 0001 0010 0011 0100 0101 0110 0111
    X, Х 1000 1001 1010 1011
    FO о
    - X,
    г X,- г
    F, X,
    F, х,.х
    F Y
    F, X, ,X
    о о 1
    Fy X.vX,
    8 ХгХг
    ч X, , Х
    F,o
    - X,V Х
    Продолжение таблицы
SU843757721A 1984-06-21 1984-06-21 Многофункциональный логический модуль двух переменных с самоконтролем SU1275444A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843757721A SU1275444A1 (ru) 1984-06-21 1984-06-21 Многофункциональный логический модуль двух переменных с самоконтролем

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843757721A SU1275444A1 (ru) 1984-06-21 1984-06-21 Многофункциональный логический модуль двух переменных с самоконтролем

Publications (1)

Publication Number Publication Date
SU1275444A1 true SU1275444A1 (ru) 1986-12-07

Family

ID=21125567

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843757721A SU1275444A1 (ru) 1984-06-21 1984-06-21 Многофункциональный логический модуль двух переменных с самоконтролем

Country Status (1)

Country Link
SU (1) SU1275444A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Малев В.А. Структурна избыточность в логических устройствах. М.: Св зь, 1978, с. 115, рис. 2.3. Авторское свидетельство СССР № 1037255, кл. G 06 F 11/00, 1981. *

Similar Documents

Publication Publication Date Title
SU1275444A1 (ru) Многофункциональный логический модуль двух переменных с самоконтролем
SU1621199A1 (ru) Мажоритарно-резервированное устройство
SU1103373A1 (ru) Мажоритарно-резервированное устройство
SU1577026A1 (ru) Устройство дл управлени трехфазным инвертором
SU1629963A1 (ru) ДV-триггер
SU807511A1 (ru) Многоканальное резервированноеуСТРОйСТВО
SU813433A1 (ru) Резервированный генератор тактовыхиМпульСОВ
SU1238245A1 (ru) Самопровер емое устройство контрол кода
SU1688405A1 (ru) Управл емый делитель частоты следовани импульсов
SU1644168A1 (ru) Самодиагностируемое парафазное асинхронное логическое устройство
SU1667241A1 (ru) Многофункциональный логический элемент
SU1149265A1 (ru) Устройство дл формировани тестов диагностики дискретных блоков
SU775732A1 (ru) Устройство дл построени провер ющего теста и диагностировани бесповторных комбинационных схем
SU1649523A1 (ru) Счетчик с контролем
SU1642456A2 (ru) Стабилизированный источник посто нного напр жени
SU1501060A1 (ru) Самодиагностируемый парафазный элемент И
SU1242955A1 (ru) Контролируемый сумматор
SU788378A1 (ru) Устройство контрол кода "1 из
SU1180898A1 (ru) Устройство дл контрол логических блоков
SU1136336A1 (ru) Мажоритарно-резервированное устройство
SU782168A1 (ru) Двоичный счетчик
SU613323A1 (ru) Устройство дл контрол цифровых управл ющих систем
SU1325485A1 (ru) Устройство дл мажоритарного выбора сигналов
SU362428A1 (ru) Триггерное устройство со счетным входом
SU1363182A1 (ru) Схема сравнени с контролем