SU1226337A1 - Pulse duration-to-voltage converter - Google Patents
Pulse duration-to-voltage converter Download PDFInfo
- Publication number
- SU1226337A1 SU1226337A1 SU843814092A SU3814092A SU1226337A1 SU 1226337 A1 SU1226337 A1 SU 1226337A1 SU 843814092 A SU843814092 A SU 843814092A SU 3814092 A SU3814092 A SU 3814092A SU 1226337 A1 SU1226337 A1 SU 1226337A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- integrator
- input
- output
- voltage
- key
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Abstract
Изобретение может быть использовано в информационно-измерительной технике, а также в цифровых и аналоговых приборах. Цель изобретени - повышение точности преобразовани при преобразовании последовательности импульсов линейно измен ющейс длительности. Устройство содержит источник I образцового напр жени , ключ 2, интегратор 3, фиксатор 4, формирователь 5 и интегратор 6. Повышение точности достигаетс за счет введени интегратора 6. В описании представлены формулы напр жений на выходах интеграторов 3 и 6. 2 ил. с о ГчЭ ГО а со 00 Фиг.The invention can be used in information-measuring technology, as well as in digital and analog devices. The purpose of the invention is to improve the conversion accuracy when converting a sequence of pulses of a linearly varying duration. The device contains a source of standard voltage I, key 2, integrator 3, latch 4, driver 5 and integrator 6. Accuracy improvement is achieved by introducing integrator 6. The description presents voltage formulas at the outputs of integrators 3 and 6. 2 Il. с о ГЧЭ ГО and с 00 Fig.
Description
1one
Изобретение относитс к информа- 1щонно-измерительной технике и может быть использовано дл построени как цифровых, так и аналоговых приборов,The invention relates to information-measuring technology and can be used to build both digital and analog devices.
Цель изобретени - повышение точности преобразовани при преобразовании последовательности импульсов линейно измен ющейс длительности.The purpose of the invention is to improve the conversion accuracy when converting a sequence of pulses of a linearly varying duration.
На фиг. 1 представлена функциональна схема предлагаемого устрой- .ства; на фиг. 2 - временные диаграммы работы устройства.FIG. 1 shows a functional diagram of the proposed device; in fig. 2 - timing charts of the device.
Устройство содержит источник 1 образцового напр жени , ключ 2, первый интегратор 3, фиксатор 4, формирователь 5 и второй интегратор 6, При этом источник 1 образцового напр жени , ключ 2, интегратор 3, ,фиксатор 4 и интегратор 6 включены последовательно. Выходы фиксатора 4 и интегратора 6 подключены к соответствующим входам интегратора 3. Вход устройства подключен к управл ющему входу ключа 2 и через формирователь 5 к управл ющему входу фиксатора 4. Выход интегратора 6 вл ес выходом устройства.The device contains source 1 of model voltage, key 2, first integrator 3, latch 4, driver 5 and second integrator 6, and source 1 of model voltage, key 2, integrator 3, latch 4 and integrator 6 are connected in series. The outputs of the clamp 4 and the integrator 6 are connected to the corresponding inputs of the integrator 3. The device input is connected to the control input of the key 2 and through the driver 5 to the control input of the clamp 4. The output of the integrator 6 is the output of the device.
Устройство работает следующим образом.The device works as follows.
Ключ 2-замыкаетс под действием входного сигнала на интервалы времени входной последовательности импульсов.The key 2 is closed under the action of the input signal at intervals of the input pulse sequence.
Таким образом, на входе интегратора 3 действует напр жение 0 при nh ,t nh + Л ttn3; О, при nh + U t (n+1 )h. Thus, at the input of the integrator 3, voltage 0 acts at nh, t nh + Л ttn3; Oh, with nh + U t (n + 1) h.
Результат интегрировани интегратора 3 определ етс как напр жением и, так и выходными напр жени ми фисатора 4 и интегратора 6. Запишем последовательно напр жение на выход интегратора 3, начина с нулевых начальных условийThe result of the integration of the integrator 3 is determined by both the voltage and the output voltages of the fissor 4 and the integrator 6. Let us write successively the voltage at the output of the integrator 3, starting with zero initial conditions
и, р и, 1 ;and, p and, 1;
Ub И Ub 1 +Ua 2Ub and Ub 1 + Ua 2
иand
ь Jjj jjj
иand
ifi+ifi), ifi + ifi),
b W и.b W and.
n + и n-1n + and n-1
(1 + (2)(1 + (2)
263372263372
где I, и J - коэффициенты обратных св зей по петл м с выхода фиксатора 4 и интегратора 6 на вход интегратора 3 соответственно.where I and J are the feedback loop coefficients from the output of latch 4 and integrator 6 to the input of integrator 3, respectively.
5Напр жение U п определ етс соотношением5 The voltage U p is determined by the relation
tn-l)h+Qt пtn-l) h + Qt p
а U,dt,and u, dt,
U, JU, J
10(n-l)h10 (n-l) h
где R; С -посто нна интегрировани интегратора 3. При записи выражений дл U учитываетс , что фиксатор 4 под действи15 ем сигнала формировател 5 осуществл ет запоминание выходного сигнала интегратора 3 в конце каждого такта преобразовани и хранит это значение в течение всего следующего такта пре20 образовани (напр жение Up на временных диаграммах, фиг. 2).where is R; C-constant integration of integrator 3. When writing expressions for U, it is taken into account that latch 4, under the action of a signal from shaper 5, memorizes the output signal of integrator 3 at the end of each conversion cycle and stores this value for the entire next conversion clock (voltage Up on timing diagrams, Fig. 2).
Выходное напр жение устройстваDevice Output Voltage
определ етс как результат интегри- 25 ровани напр жени Uj интегратором 6defined as the result of integrating the voltage Uj by the integrator 6
Uj (nh+t) ; j U , приUj (nh + t); j U, with
О t t .t h,,About t t .t h ,,
nhnh
(5)(five)
где С , - посто нна интегрироwhere C, is a constant integra
1 one
вани интегратора 6,vani integrator 6,
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843814092A SU1226337A1 (en) | 1984-11-19 | 1984-11-19 | Pulse duration-to-voltage converter |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843814092A SU1226337A1 (en) | 1984-11-19 | 1984-11-19 | Pulse duration-to-voltage converter |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1226337A1 true SU1226337A1 (en) | 1986-04-23 |
Family
ID=21147361
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843814092A SU1226337A1 (en) | 1984-11-19 | 1984-11-19 | Pulse duration-to-voltage converter |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1226337A1 (en) |
-
1984
- 1984-11-19 SU SU843814092A patent/SU1226337A1/en active
Non-Patent Citations (1)
Title |
---|
Глинченко А. С., Кузнецкий С. С., Фиштейн А. М., Чмых М. К, Цифровые методы измерени сдвига фаз. - Новосибирск: Наука, 1979, с. 288. Март шин А. И., Шахов Э. К., Шл ндин В. М. Преобразователи электрических параметров дл систем контрол и измерени . - М.: Энерги , 1976, с. 267, рис. 4-44. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1226337A1 (en) | Pulse duration-to-voltage converter | |
SU1200200A1 (en) | Resistance-to-frequency ratio converter | |
SU1259479A1 (en) | Digital pulse-width modulator | |
SU1483620A1 (en) | Device for generating signals at specified relative pulse duration with variable input frequency | |
SU1312618A1 (en) | Device for extracting square root of sum of two squared voltages | |
SU1474853A1 (en) | Parallel-to-serial code converter | |
SU1259296A2 (en) | Logarithmic function generator | |
SU1363481A1 (en) | Code converter | |
SU1238030A1 (en) | Reversible digital integrator | |
SU1193815A1 (en) | Converter of rate of change of analog to signal time interval | |
SU1315973A2 (en) | Time interval-to-binary code converter | |
SU737965A1 (en) | Analogue-digital converter of digit-by-digit balancing | |
SU1285602A1 (en) | Device for generating blocked balanced ternary code | |
SU1224760A1 (en) | Logging graph plotter | |
SU1184090A1 (en) | Analog-to-digital servo converter | |
SU602953A1 (en) | Time-probability converter | |
SU434593A1 (en) | FOLLOWING INTEGRATING ANALOG-DIGITAL CONVERTER | |
SU1345350A1 (en) | Device for varying binary code sequence | |
SU436437A1 (en) | DIGITAL AND ANALOG FUNCTIONAL CONVERTER | |
SU1325700A1 (en) | Displacement-to-code converter | |
SU1707778A1 (en) | Device for receiving bipulse code | |
SU780184A1 (en) | Follow-up analogue-digital converter | |
SU1501274A1 (en) | Code conversion device | |
SU843218A1 (en) | Digital code-to-time interval converter | |
SU712955A1 (en) | Arrangement for converting digital code into time interval |