SU1221747A1 - Синхронный делитель частоты на 12 - Google Patents

Синхронный делитель частоты на 12 Download PDF

Info

Publication number
SU1221747A1
SU1221747A1 SU843791527A SU3791527A SU1221747A1 SU 1221747 A1 SU1221747 A1 SU 1221747A1 SU 843791527 A SU843791527 A SU 843791527A SU 3791527 A SU3791527 A SU 3791527A SU 1221747 A1 SU1221747 A1 SU 1221747A1
Authority
SU
USSR - Soviet Union
Prior art keywords
flip
bus
flop
inputs
flops
Prior art date
Application number
SU843791527A
Other languages
English (en)
Inventor
Владимир Иванович Мяснов
Original Assignee
Myasnov Vladimir
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Myasnov Vladimir filed Critical Myasnov Vladimir
Priority to SU843791527A priority Critical patent/SU1221747A1/ru
Application granted granted Critical
Publication of SU1221747A1 publication Critical patent/SU1221747A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к цифровой технике и может быть использовано при построен ии цифровых синтезаторов частоты. Устройство содержит четыре 1К-триггера 1, 2, 3 и 4, элемент 5 И, шину 6 логической 1,- тактовую шину 7, шину, 8 сброса и выходные шины 9 и 10. В устройстве используетс  меньшее число блоков и св зей, чем обеспечиваетс  повышение его надежности работы при одновременном упрощении устройства,. В описании приведены, временные диаграммы работы устройства. 2 ип. (Л С tc to

Description

1
Изобретение относитс  к цифровой технике и может быть использовано при построении цифровых синтезаторов частоты, цифровых часов, счетчика мес цев электронного цифрового календар , и т.п.
Цель изобретени  - повышение надежности работы устройства за счет сокращени  числа элементов и цепей, что одновременно приводит к его упрощению.
На фиг. 1 приведена функциональна  схема синхронного делител  частоты на 12j на фиг. 2 - временные диаграммы его работы.
Синхронный делитель tacTOT на 12 содержит четыре 1К-триггера 1, 2, 3 и 4, элемент И 5, шину 6 логической 1, тактовую шину 7, шину 8 сброса и выходные шины 9 и 10.
Счетные входы всех 1К-триггеров 1, 2, 3 и 4 соединены с тактовой шиной 7 устройства, входы R всех 1К-триггеров 1, 2, 3,и 4 соединены с шиной 8 сброса устройства, выходы четвертого 1К-триггера 4  вл ютс  выходными шинами 9 и 10 устройства, I- и К-входь первого 1К-триггера 1 и К-входы второго и третьего IK- триггеров 2 и 3 соединены с шиной 6 логической 1. Пр мые выходы первого и третьего 1К-триггеров. 1 и 3 соединены соответственно с первым и вторым входами элемента И 5, выход которого соединен с I- и К-входами четвертого 1К-триггера 4.1-входвторго 1К-триггера2 соединен с инверсным выходом третьего 1К-триггера 3,1-вход которого соединен с пр мым выходом второго 1К-триггера 2. .
На фиг. 2 обозначено: а - входно сигнал на тактовой шине 7, б - нал Q, на пр мом выходе первого IK- триггера 1; в - сигнал Q на пр мом выходе второго 1К-триггера 2, г - сигнал QJ на пр мом выходе третьего 1К-триггера 3 Д - сигнал Q на пр мом выходе четвертого 1К-тригге- ра 4.
Устройство работает следующим образом.
По сигналу Сброс, поступающему в виде импульса по шине 8 сброса устройства, все 1К-триггеры 1, 2, 3 и 4 синхронного делител  частоты 12 устанавливаютс  в исходное ну217472
левое положение..Йри этом состо ни  выходов равны (фиг. 2, при ):
Q,U, Q5, .
5 На основании логических уравнений дл  I- и К-входов 1К-триггеров состо ни  входов будут следующими:
т т Т Т . -1-2 у -I i и- I I It . т,-- 1 И , ъ -It III. V- -tto l
10 KI- Ц 3 5 0
По первому тактовому импульсу на шине 7 первый и второй триггеры 1 и 2 переключатс  в состо ние ло- гической 1, а третий и четвертый 15 1К-триггеры не измен т своего состо ни  (фиг. 2, при ). При этом состо ни  выходов равны:
Q tt1tl Q -IlltlI, -tint ,-. -ttnll
1 ч 2 ч 3 44 - и
20 Измен тс  и состо ни  входов:
т tt 1 tl , Y tl(lt, -г- tl 1 It -г 1l,-itl
1,- I , ij- 1 , 1,- 1 , ±л- и ;
V- М 1 It , V- tl 1 It v- -tlilt. ir .
- - 1 ; 1 ; 0 .
в результате по следующему, вто- 25 рому, тактовому импульсу, поступившему по тактовой шине 7, синхронньш .делитель частоты на 12 перейдет во второе состо ние (фиг. 2, при ),которое будет характеризовать- 30 с  следующими значени ми выходов и входов 1К-триггеров:
Q., Q Q, Q 1,Г 5 1, 1.
. V - 1 tt . V -tl 1 It . V- tlntl ,- 1 ; к - I ; к - 1 ; К О .
3574
в третьем такте (фиг. 2, при ) состо ни  выходов и входов равны:
Q О Q Q, 40 I I, I, I,
К -It lit. w- tl 1 It , v -ttltl. T/- -tin ,- 1 ; 1 ; K,- 1 ; K,- 0 .
Рассматрива  далее таким же образом работу предлагаемого синхрон- д5 ного делител  частоты на 12 на IK- триггерах,. Получим все состо ни  входов и выходов каждого 1К-тригге- ра 1, 2, 3 и 4 при всех 1 согласно фиг. 2.
50 ,
Таким образом, предлагаемое устройство осуществл ет деление на 12 частот следовани  импульсов по шине 7 и при этом содержит меньшее
55 число блоков и св зей чем устройство-прототип , чем обеспечиваетс  повьшение надежности работы при одновременном упрощении устройства.

Claims (1)

  1. Формула изобретени 
    Синхронный делитель частоты на 12, содержащий четыре 1К-триггера и элемент И, счетные входы всех 1К-триггеров соединены с тактовой шиной устройства, входы R всех IK- триггеров соединены с шиной сброса устройства, I- и К-входы первого 1К-триггера соединены с шиной логической Ь, выходы четвертого IK- триггера  вл ютс  выходными шинами устройства, а пр мые выходы первого и третьего 1К-триггеров соединены соответственно с первым и вторым
    входами элемента И, выход которого соединен с 1-входом четвертого IK- триггера, отличающийс  тем, что, с целью повышени  надежности -работы при одновременном уп- рошений устройства, второго и третьего 1К-триггеров соединены с К-входом первого 1К-триггера-, 1-вход второго ГК-триггера соединен с инверсным выходом третьего IK- триггера, 1-вход которого соединен с пр мым выходом второго 1К-тригге- ра, К - вход четвертого 1К - триггера соединен с выходом элемента .
    Фиг, 2
SU843791527A 1984-09-13 1984-09-13 Синхронный делитель частоты на 12 SU1221747A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843791527A SU1221747A1 (ru) 1984-09-13 1984-09-13 Синхронный делитель частоты на 12

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843791527A SU1221747A1 (ru) 1984-09-13 1984-09-13 Синхронный делитель частоты на 12

Publications (1)

Publication Number Publication Date
SU1221747A1 true SU1221747A1 (ru) 1986-03-30

Family

ID=21138833

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843791527A SU1221747A1 (ru) 1984-09-13 1984-09-13 Синхронный делитель частоты на 12

Country Status (1)

Country Link
SU (1) SU1221747A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 501484, кл. Н 03 К 23/24, 1975. Будинский Я. Логические цепи в цифровой технике /Под ред. Б.А.Ка- лабекова, М.: Св зь, 1977, с. 245, табл. 6. Зв, Ml2. *

Similar Documents

Publication Publication Date Title
SU1221747A1 (ru) Синхронный делитель частоты на 12
SU1396275A1 (ru) Синхронный делитель частоты
SU1378055A1 (ru) Синхронный делитель частоты на 9
SU1225009A1 (ru) Синхронный делитель частоты на 10
SU1406787A1 (ru) Синхронный делитель частоты
SU1226660A1 (ru) Делитель частоты на 19
SU1172004A1 (ru) Управл емый делитель частоты
SU1396273A1 (ru) Синхронный делитель частоты
SU984057A1 (ru) Делитель частоты импульсов
SU1385291A1 (ru) Синхронный делитель частоты
SU439925A1 (ru) Делитель частоты
SU1522396A1 (ru) Управл емый делитель частоты
SU595862A1 (ru) Удвоитель частоты импульсов
SU376772A1 (ru) Гибридный функциональный преобразователь
SU1330757A1 (ru) Декадный счетчик дл семисегментных индикаторов
SU1431068A1 (ru) Синхронный делитель частоты на 12
SU1267613A1 (ru) Синхронный делитель частоты на 21
SU441523A1 (ru) Цифровое устройство дл измерени мгновенного значени сдвига фаз
SU1374425A1 (ru) Синхронный делитель частоты
SU1298903A1 (ru) Синхронный делитель частоты по модулю 2 @ -1
SU1170608A1 (ru) Делитель частоты следовани импульсов с переменным коэффициентом делени
SU1287281A1 (ru) Делитель частоты с дробным коэффициентом делени
SU1578714A1 (ru) Генератор тестов
SU1368983A1 (ru) Синхронный делитель частоты на 14
SU1394416A1 (ru) Формирователь импульсов